Устройство приемо-передачи двоичной информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(5 Н 04 Е 7/О ЫЙ КОМИТЕТИЯМ И ОТКРЫТИЯМ ОСУДАРСТВЕ ПО ИЗОБРЕТЕ ПРИ ГКНТ ССС фф"МЕЮзлйксаъув р, фР ОПИСА Е ИЗОБРЕТЕН СВИДЕТЕЛЬСТВУ. СКО К 1 .,: .:. 2(21) 4853601/09 : . регистр проверочнйх кодов 10, 1 регистр (22) 23.07;90 -информационных символов 11, 7 суммато- (46) 23.08.92. Бюл, М 31:. ров по модулю два 12, 15, 18, 27, 36, 38, 2 (71) Воронежский научно-исследбватель- анализатора прямой синхропосылки 13, 16, ский институт связи:, . .: 2 анализатора инверсной синхропосылки (72) И.Г.Беэгинов, Н,В.Волчкова и А,Н.Вол-: . 22, 23, 2 дополнительнйх регисгра 14, 37, 1 чков :.: .: элемент И 17, 1 регистробнаруженияошиб- (56) Авторское свидетельство СССР. ,- ки 19, 1 опорный датчик синхропосылки 20, . В 1019654,.кл. Н 04 1. 7/06, 1982. . : 2 элемента ИЛИ 24, 25,.1 триггер формирования импульсов служебной информации (54) УСТРОЙСТВО ПРИЕМОПЕРЕДАЧИ.: . 26, 2 регистра задержки 28, 29, 1 тактовый ДВОИЧНОЙ ИНФОРМАЦИИ . . синхройиэатор 33, 1 триггер управления (57) Сущность изобретения: устройствосо- коммутатором 34, 1 ойорный генератор ПСП держит на передающей стороне 1 формиру-. 35. 1-2-4-5-9-11-12-29-21-19-17-18-38, 1-2, ющий регйстр 1, 4 сумматора по модулю два 11-28-18, 9-10-12, 10-15-16-25-34-9;-.Бф 3-34, 2; 4, 6, 31; 1 датчик синхропосылки.З, 1 11-14-15-23-25, 13-24-35-36-37-38,Ф 2-24,.13- коммутатор 5, 1 генератор тактовой частты26-27-21. 22-26-36, 194 Т, 24-204: 33-11, 33- 3 7, 1 датчикслужебной информации 8, 1 ге-, . 10, 33-16, 33-21; 33-1 Ъ.33-14, )3-28, 33-29, у р нератор псевдослучайной последователь-. 33-19; 33-22,.12-13, 12-,22; 33-20, 33-35, 33- ности (ПСП) 32, 1 источник информацйи 30. .37 10-15, 1-2, 1-5,.7-8-6-4. 7-32-31-1. 7-3-6, СНа приемной стороне - 1 коммутатор 9, 1 7-32, 7-30-31. 7-.5, 7-5; 8-31, 7-1, 1 ил.МИзобретение относится к передаче дискретных сообщений и может быть использовано в системах передачи двоичнойинформации непрерывными кодами по каналам связи.Известно устройство для одновременной тактовой и групповой синхронизациирабочими посылками в каналах с относительной фазовой и частотно-фазовой мани- пуляцией и информационными кодами, Вустройстве производится вращение фазынэ границах элементарных посылок и награницах кодовых групп на уголвдвое меньше угла информационной модуляции, а наприеме производится оценка угла вращения и, следовательно, выделение границ кодовых групп,Недостатком этого устройства являетсяснижение помехоустойчивости выделениясинхросигнала при увеличении длины кодового слова в нестационарных каналах,Известно также устройство-для совместной передачи кодированной двоичной информации и сигналовцикловойсинхронизации по общему каналу, в кото ром проверочйые символы непрерывногоинформационного кода суммируются по модулю два с элементами цикловой синхропосылки, а на приеме производитсясуммирование по модулю два элементовсуммарной последовэтельностй с информационными символами, в результате которого нэ выходе сумматора выделяется сигнал цикловой синхронизации.Однако это устройство не обеспечивает передачу йо общему каналу служебной информации.Известйо устройство приемопередачи двоичной информации. обеспечивающее передачу основной информации, кодированной непрерывным кодом, служебной ин. формации исигналов цикловой синхронизации по общему каналу путем до-.полнительной инверсной манипуляции синхропосылки символами служебнойинформации. Устройство содержит на передающей стороне источник информации.формирующий регистр. выходы соответствующих разрядов которого через первый сумматор по модулю два соединены с первым входом второго сумматора по модулю два, выход которого соединен с первым входом коммутатора, второй вход которого соедийен с выходом формирующего регистра, последовательно соединенные датчик синхропосылок и третий сумматор по модуладва, второй вход которого соединен с выходом дачика служебной информации, а выход соединен с вторым входом второго сумматора по модулю два, и блок фиксацииначала синхропосылки, вход которого соединен с вторым выходом датчика синхропосылки, а выход соединен с входом датчика служебной информации, на приемной стороне - коммутатор, первый и второй выходы которого соединены с входами регистра проверочных символов и регистра информационных символов, соответственно, причем выходы соответствующих разрядов регист 10 ра информационных символов соединены с первым и вторым входами первого сумматора по модулю два, третий вход которого соединен с соответствующим выходом регистра проверочных символов, выходы соответствующих разрядов которого соединены с первым и вторым входами второго сумматора по модулю два, третий вход которого соединен с выходом дополнительного регистра, вход которого соединен с выхо 20 дом регистра информационных символов и входом первого регистра задержки, выход которого соединен с первым входом третьего сумматора по модулю два, выход которого является: выходом основной информации, выход первого сумматора по модулю два соединен с входом второго ре- гйстра задержки и входами первых анализа. 25 торов прямой и инверсной синхропосылок його элемента ИЛИ и триггера формирования импульсов служебной информации, Вторые входы которых соединены с выходом первого анализатора 35 инверсной синхропосылки, выход вторбго сумматора по модулю два соединен с входами вторых анализаторов прямой и инверсной синхропосылок, выходы которых соединены с входами второго элемента 40 ИЛИ, последовательно соединенные опорный датчик синхропосылки, четвертый. пятый сумматоры по модулюдвэ и регистр обнаружения ошибок, причем вход установки начального состояния опорного -датчика45 синхропосылок соединен с выходом первого элемейта ИЛИ, второй вход четвертого сумматора йо модулю два подключен к выходу триггера формирования импульсов служебной информации, второй вход пятого50 сумматора по модулю два соединен с выходом второго регистра задержки, выходы регистра обнаружения ошибок соединены с входами элемента. И, выход которого соединен с вторым входом третьего сумматора по модулю два, а выход триггера формирования импульсов служебной информации является выходом служебной информации устройства. Однако известное устройство не обеспечивает информационной скрытности певыход первого анализатора прямой синхро 30 посылкисоединен с первыми входами перредаваемых сообщений, так как информационные символы поступают в канал связи поочередно с символами суммарной последовательности без какого-либо преобразования.Цель изобретения - обеспечение информационной скрытности передаваемых сообщений,Поставленная цель достигается тем, что в устройство приемопередачи двоичной ин формации, содержащее на передающей стороне источник информации, формирующий регистр, выходы соответствующих раз- рядов которого через первый сумматор по модулю два соединены с первым входом 15 второго сумматора по модулю два, выход которого соединен с первым входом коммутатора, второй вход которого соединен с выходом формирующего регистра, последовательно соединенные датчик синхропосы лок и третий сумматор по модулю два, второй вход которого соединен с выходом датчика служебной информации, а выход со- единен с вторым входом второго сумматора по модулю два. на приемной стороне - ком мутатор, первый и второй выходы которого соединены с входами регистра провербчных символов и регистра информационных символов соответственно, причем выходы соответствующих разрядов регистра ин формационных символов соединены с первым и вторым входами первого суммэтоРа по модулю два, третий вход которогосоединен с соответствующим выходом регистра проверочных символов, выходы соответст вующих разрядов которого соединены с первым и вторым входами второго сумматора по модулю два, третий вход которого соединен с выходом дополнительного реГи- . стра, вход которого соединен с выходом ре гистра информационных символов,и входом первого регистра задержки, выход которого соединен с первым входом третьего сумматора по модулю два, выход первого сумматора по модулю два соединен с входом 45 второго регистра задержки и входами первых анализаторов прямой и инверсной сйн- хропосылок, выход первого анализатора прямой синхропосылки соединен с первыми входами первого элемента ИЛИ и триг гера формирования импульсов служебной информации, вторые входы которых соединены с выходом первого анализатора инверсной синхропосылки, выход второго сумматора по модулю два соединен с входа ми вторых анализаторов прямой и инверсной синхропосылок, выходы которых соединены с входами второго элемента ИЛИ, последовательно соединенные опорный датчик синхропосылки, четвертый, пятый сумматоры по модулю два и регисгр обнаружения ошибок, причем вход установки начального состояния опорного датчика синхропосылки соединен с выходом первого элемента ИЛИ, второй вход четвертого сумматора по модулю два подключен к выходу триггера формирования импульсов служебной информации, второй вход пятого сумматора по модулю два соединен с выходом второго регистра задержки, выходы регистра обнаружения ошибок соединены с входами элемента И, выход которого соединен с вторым входом третьего сумматора по модулю два, авыход триггера формирования импульсов служебной информации является выходом служебной информации устройства, введены на передающей стороне четвертый сумматор по модулю два, генератор тактовых частот и генератор псевдослучайной последовательности фСП), причем первый вход четвертого сумматора по модулю два соединен с источником информации, второй и третий входы соединены соответственно с выходом датчика служебной информации и генератора ПСП, а выход соединен с входом формирующего регистра, первый выход гейератора тактовых частот соединен с тактовыми входами датчика синхропосылки; генератора ПСП, Формирующего "регистра и источника йнФормации, второй выход генератора т, ктовых частот соединей с тактовым входом . датчика служебной информации и входами установки начальной фазы синхропосылки датчика синхропосылки и генератора ПСП, а третий выход генератора тактовых частот - с управляющим входом коммутатора, а на приемной стороне - последовательно соединенные тактовый синхронизатор и триггерр уп ра вл ения коммутатором, последовательно соединенные опорный генератор ПСП, шестой сумматор по модулю два, второй дополнительный регистр и седьмой сумматор по модулю два, причем вход тактового синхронизатора соединен с входом коммутатора,вгорой выход тактового синхройизатора подключен к тактовым входам регистра проверочйых символов, регистра информационныхсимволов, первого и второго анализаторов синхропосылки, первого и второго анализаторов инверсной синхропосылки, первого и второго полнительных регистров, первого и втого регистров задержки, регистра обнару- ения ошибок, опорного датчиканхропосылки и опорного генератора ПСП, управляющий вход триггера управления коммутатором соединен с выходом второго элемента ИЛИ, вйход триггера управления коммутатором подключен к управляющему1757115 20 25 30 35 40 входу коммутатора,"вход установки начальной фазы генератора ПСП соединен с выходом первого элемента ИЛИ; второй вход шестого сумматора по модулю два подключен к выходу триггера Формирования импульсов служебной информации, а второй вход седьмого сумматора по ллодулю два - к выходу третьего сумматора по модулю два, выход седьмого сумматора по модулю два является выходом информации устройства Суммирование по модулю два информационных символов с элементами ПСП, формируемой генератором ПСП, и с символами служебной информации препятствует раскрытию информационного содеркайия передаваемых сообщений при несанкционированном вхождении в канал связи путем радиоперехвата или подключения к кабельной линии связи, так как для выделения информации требуется знаниекак структуры ПСП, выполняющей функцию ключа, так и смыслового содержания передаваемой служебной информации.На чертеже приведена структурная электрическая схема устройства Устройство приемопередачи двоичной информации содержит на передающей стороне формирующий регистр 1, первый сумматор 2 по модулю два, датчик 3 синхропосылки, второй сумматор 4 по модулю два, коммутатор 5, третий сумматор 6 по модулю два, генератор 7 тактовых частот, датчик 8 служебной информацйи,"источник 30 йнформации, четвертый сумматор 31 по модулю два и генератор 32 ПСП, на приемйой стороне - коммутатор 9, регистр 10 проверочных символов, регистр 11 информационных символов, первый сумматор 12 по модулю два, первый анализатор 13 синхропосылки, дополнительный регистр 14, второй сумматор 15 по модулю два, второй анализатор 16 синхропосылки, элемент И 17, третий сумматор 18 по модулю два, регистр 19 обнаружения ошибок, опорныйл датчик 20 синхропосылки, четвертый сумматор 21 по модулю два, первый 22 и второй 23 анализаторы инверсной синхропасылки, первый 24 и второй 25 элементы ИЛИ, триггер 26 формирования импульсов служебной информации, пятый сумматор 27 по модулю два, первый 28 и второй 29 регистры задержки, тактовый синхронизатор 33, триггер 34управлейия коммутатором, опорный генератор 35 ПСП. шестой сумматор 36 по модулю два, второй дополнительный регистр 37 и седьмой сумматор 38 по модулю два,Устройство работает следующим образом. Генератор 7 тактовых частот формируеттактовые импульсы, следующие с частотой,равной скорости передачи служебной информации, которые с второго выхода генератора 7 тактовых частот поступают на вход установки начальной фазы синхропосылки датчика 3 сицхропосылки и вход установки начальной. фазы ПСП генератора 32 ПСП, а также на вход запроса выдачи символов слукебцой информации датчика 8 служебной информации, При поступлении каждого очередного тактового импульса на вход датчика 8 служебной информации он выдает очередной символ служебной информации, который с выхода датчика 8 поступает на второй вход сумматора 6 по модулю два и на второй вход сумматора 31 по модулю два. Одновременно генератор 7 тактовых частот формирует на первом выходе тактовые импульсы, следуюшие с частотой, равной скорости передачи основной информации, которая превышает скорость г 1 ередачи служебной информации в число раз, равное количеству элементов (символов) сицхропосылки, формируемой датчиком 3 синхропосылки, Ука-. занные иллпульсы поступают на вход запроса выдачи информационных символов источника 30 информации и тактовые входы датчика 3 сицхропосылки, генератора 32 ПСП и Формирующего регистра 1.Таким образом, обеспечивается сицхронность по времени выдачи символов информации источника 30 информации и элементов синхропоследовательности и ПСП, Формируемых датчиком 3 синхропосылки и генератором 32 ПСП соответственно, а такхе совпадение периодов генерации данных последовательностей с периодом выдачи символов служебной информации датчиком 8 служебной информации.Элементы ПСП, формируемые генератором 32 ПСП, поступают на третий вход сумма,ора 31 по модулю два, на первый вход которого поступают информационные символы с выхода источника 30 информации. На выходе сумматора 31 по модулю два последовательность информационных символов преобразуется в скремблированную последовательность, каждый элемент которой представляет собой результат суммирования по модулю два информационного символа, символа служебной информации и элемента ПСП, Формируемой генератором 32 ПСП, С выхода сумматора 31 по ллодулю два скремблированцая последовательность поступает на вход формирующего регистра 1 и после соответствующей задержки в этом регистре подается ца первый вход коммутатора 5. Одновременно формируется последовательность проверочных символов путем суммирования по модулю два скремблированных информационных символов,поступающих на входы первого сумматора 2 по модулю два с выходов соответствующих разрядов формирующего регистра 1,Датчик 3 синхропосылки периодически, с периодом, равным длительности символа 5 служебной информации, генерирует синхропоследовательность, которая подается на первый вход сумматора 6 по модулюдва. Ка выходе сумматора 6 по модулю два формируется в зависимости от поступающего на 10 . его второй вход символа служебной информации("0" или "1") либо прямая, либо инвер.- сная синхропосылка, Так, при подаче на второй вход сумматора 6 по моДула два символа "0" на выходесумматора 6 по моду лю два присутствует прямая синхропосылка, а при подаче "1" - инверсная. С выхода сумматора 6 по модулю два прямая или инверсная синхропосылка поступает на второй вход сумматора 4 по модулю два, на 20 первый вход которого подается последовательность проверочнь 1 х символов с вьхода сумматора 2 по модулю два. Суммарная последовательность с выхода сумматора 4 по модулю два подается на второй вход комму татора 5, который поочередно выдает на выход символы скремблированной и сум- .марной последовательностей. Работой коммутатора 5 управляет генератор 7 тактовйх частот. с третьего выхода которого на управ ляющий вход коммутатора 5 подается управляющая последовательность импульсов в виде меандра с частотой следования импульсов, равной скорости передачи информационных символов. Последовательйость 35 кодовых символов в виде поочередно следующих символов суммарной и скрвмблированной последовательностей с выхода .коммутатора 5 передается по каналу связи и поступает далее на вход коммутатора 9, 40 работающего синхронно и синфазно с коммутатором 5, и вход тактового синхронизатора 33.Синхронизация работы обоих коммута- .торов, прием символов служебной инфор : мации и выделение информационной . последовательности символов осуществля- ется следующим образом.Тактовый синхронизатор 33 осуществляет подстройку моментов выдачи тактовых 50 импульсов по принимаемым сигналам (символам) и формирует две последовательности тактовых импульсов; первая последовательность тактовых импульсов, которая имеет частоту следования импуль сов, равнуюскорости передачи двойчных символов в канале связи, поступает на триггер 34 управления коммутатором 9, а вторая последовательность тактовых импульсов, которая имеет частоту следования импуль сов, равную половине частоты следования тактовых импульсов первой последовательности, т.е. скорости передачи информации, осуществляет тактИрование всех регистров сдвига, входящих в состав устройства, а также анализаторов 16, 23, 13 и 22 синхропосылок, опорного датчика 20 синхропосылки и опорного генератора 35 П СП. С выхода триггера 34 управления коммутатором.управляющая последовательность импульсов в виде меандра с частотОй следования импульсов, равной скорости передачи информационных символов, подается на управляющий вход коммутатора 9. При правильной фазе коммутации коммутатор 9 направляет скремблированную последовательность информационных символов в регистр 11 информационных символов, а суммарную последовательность - в регистр 10 проверочных символов. С выхода регистра 10 проверочных символов суммарная последовательность поступает на третий вход сумматора 12 по модулю два, на первый и второй входы которого подаются скремблированные информационные символы с выходов соответствующих разрядов. регистра 11 информационных символов, При этом на выходе первого сумматора 12 по модулю два выделяется йрямая или инверсная (в зависимости от передаваемого в данный момент символа Служебной информации) синхрониэирующая последовательность (синхропосылка), которая подается далее на входы первых анализаторов 13 и 22 прямой и инверсной синхропосылок анализирующих посгупаЮщую на их вход последовательность на принадлежность ее ирямой или инверсной синхропосылке. Если передается прямаясйнхропосылка, то на выходе первого анализатора 13 синхропосылки формируется импульс опознания этой синхропосылки. Аналогично при передаче инверсной синхропосылки импульс опознания формируется на выходе первого анализатора 22 инверсной синхропосылки. Так как выходы первых анализаторов 13 и 22 прямой и инверсной синхропосылок обьединены первым элементом ИЛИ 24, то при правильной фазе коммутации коммутатора 9 на выходе первого элемента ИЛИ 24 формируется синхронизйрующий импульс. подтверждающий правильность фазы коммутации коммутатора 9, который подается на входы установки начальных фаэ ПСП, генерируемых опорным датчиком 20 синхропосылки и опорным генератором 35 ПСП,. Одновременно с Формированием синхронизирующих импульсов происходит выделение символов служебной информации на выходе триггеров формирования импульсов служебной информации путем установки выхода триггера 26 в состояние "0" при подаче импульса опознания прямой синхропосылки с выхода первого анализатора.13 синхропосылкина нулевой вход триггера 26 и, соответственно, в состояние "1" при подаче импульса опознания инверсной синхропосылки с выхода первого анализатора 22 инверсной. синхропосылки нэ единичный вход триггера 26 формирования импульсов служебной информации.Последовательность символов, поступэющих на входы вторых анализаторов 16 и 23 прямой и инверсной синхропосылок, при правильной фазе коммутатора 9 является случайной и, следовательно, не прйводит к формированию импульсов опознэния на выходе второго элемента ИЛИ 25, обьединяющего выходы вторых анализаторов 16 и 23 прямой и инверсной синхропосылок, В случае неправильной фазы коммутации коммутатора 9 скремблировэнная информационная последовательность направляется коммутатором 9 в регистр 10 проверочных символов, а суммарная последовательность - в регистр 11 информационных символов, Прямая или инверсная синхропосылка при этом выделяется нэ выходе сумматора 15 по модулю два, э на выходе сумматорэ 12 по модулю два выделяется некоторая случэйная последовательность символов. Следовательно, импульс опознания синхропосылки формируется в этом случае нэ выходе второго анализатора 16 синхропосылки или второго анализатора 23 инверсной синхропосылки, выходы которых обьединены вторым элементом ИЛИ 25. Импульс цикловой синхронизации формируется при этом на выходе второго элемента ИЛИ 25, что свидетельствует об обратной фазе коммутации коммутатора 9 и, следовательно, о необходимости изменения этой фазы нэ противоположную. Для этого импульс цикловой синхронизации с выхода второго элемента ИЛИ 25 подается на управляющий вход триггера 34 управления коммутатором, что вызывает внеочередное срабатывание триггерэ 34 и, следовательно, приводит к - изменению фазы меандра на выходе триггера 34 на обратную. Это, в свою очередь, вызывает изменение Фазы коммутации коммутатора 9 на противоположную, чем и достигается правильная работа коммутэтора 9, т.е, обеспечение синфазности работы коммутаторов 5 и 9.После установления цикловой синхронизации декодирование непрерывного кодэисправить ошибки. С выхода сумматора 27 по модулю двэ исправляющая последова тельность поступает на вход регистра 19обнэружения ошибок. При появлении единиц в разрядах регистра 19 обнаруженияошибок, соединенных с входами элемента И 17, появляется единица на выходе этого элемента и; следовательно, на первом входе третьего сумматора 18 по модулю двэ, сое-диненном с выходом элемента И 17. В этомслучае ошибочно принятый скремблировэнный информационный символ, поступающий нэ второй вход сумматора 18 по модулю 5 10 15 20354045 осуществляется следующим путем, Опорный датчик 20 синхропосылки фазируется синхронизирующими импульсами, выдаваемыми первым элементом ИЛИ 24, и периодически генерируетсинхропоследовательность, которая с выхода датчика 20 синхропосылки поступает нэ второй вход сумматора 21 по модулю два, на первый вход которого подаются символы служебной информации с выхода триггера 26 формировэния импульсов служебной информэции.При этом сумматор 21 по модулю два осуществляет манипуляцию фазы синхропосылок нэ 180 в моменты смены символов служебной информации, что позволяет синхронизировать смену знаков синхропосылок нэ передающей и приемной сторонах с задержкой, определяемой защитным промежутком используемого кода и длительно-. стью синхропосылки, Для правильного декодирований элемейтов кода скремблированная информационная последовательность, поступающая с выхода регистра 11 информационных символов, и прямая илиинверсная синхропоследовательность, поступающая с выхода сумматора 12 по модулю двэ искаженные в общем случаепомехами), также задерживаются на длительность синхропосылки посредством регистров 28 и 29 задержки соответственно и подаются; скремблированная информационная последовательность - на второй входсумматора 18 по модулю два, э синхропоследовательность в соответствующей фазе - на второй вход сумматора 27 по модулю два, нэ первый вход которого подается синхропоследовательность с выхода сумматора 21 по модулю двэ в фазе, совпадающей с фазойсинхропоследовательности, поступэющейнэ второй вход этого сумматора. На выходе сумматора 27 по модулю два выделяетсяисправляющая последовательность, состоящая из одних нулей при отсутствии ошибок в передаваемой информации, Если же в нейимеются ощибки, то исправляющая последовательность содержит единицы в оп ределенном расположении, позволяющем20 мационных символов подвергалась на передающеи стороне преднамеренному искажению путем суммирования ее по модула два с ПСП и последовательностью символов служебной информации т,е,скремблираванию), та на приемной стороне необходимо восстановить истинные значения информационных символов. Это асуществляется посредством последовательно соединенных опорного генератора 35 ПСП,30 сумматора 36 па модулю два, второго допол- нительного регистра 37 сдвига и сумматора 38 по модулю два. Опорный генератор 35 ПСП фазируется синхронизирующими импульсами, поступающими на его вход установки начальной фазы ПСП с выхода 35 первого элемента ИЛИ 24 и периодически генерирует. ПСП, совпадающую по структуре с ПСП, генерируемой на передающей стороне генератором 32 ПСП, Эти последовательности поступают на первый вход сум матара 36 по модулю два, на второй вход которого поступают символы служебной ин-. формации с выхода триггера 26 формирования импульсов служебной информации. С. выхода сумматора 36 па модулю два сум марная последовательность символов через второй дополнительный регистр 37 задерж-. ки поступает на второй вход сумматора 38. па модулю два, на первый вход которого 50 поступает последовательность скремблированных информационных символов, Второй дополнительный регистр 37 служит для обеспечения синхронности поступления скремблированных информационных символов и суммарных символов ПСП и служебной информаЦии на входы сумматора 38 по модулю два и компенсирует дополнительную задержку.скремблированных информационных символов в регистре 11 информационных символов по отношению к два, заменяется на противоположный в.результате суммирования ега по модулю два с единицей, присутствующей.на его втором входе, чем и достигается исправление ошибки, Если же ошибка произошла при 5 приеме символа суммарной последовательности, та после снятия синхропоследовательности в сумматоре 21 по модулю два формирующаяся на его выходе исправляющая последовательность будет содержать лишь один единичный символ, который, продвигаясь по ячейкам регистра 19 обнаружения ошибок, не вызывает формирования единицы на выходе элемента И 17, Следовательно, ошибка в приеме символа суммар най последовательности не приводит к появлению ошибки н информационной последовательности симвалан.ПоскОльку последовательность инфорначальной фазе генерации ПСП генератором 35 ПСП и моментам выдачи символов служебной информации триггером 26 формирования импульсов служебной информации, В результате суммирования по людулю два скремблированных информационных символов с элементами ПСП и символами служебной информации на выходе сумматора 38 по модулю два восстанавливаются истинные значения информационных символов, которые и выдаются на выход устройства.Таким образом, для раскрытия информационного содержания передаваемого сообщения необходимо знать структуру ПСП, которая геиерируется генератором ПСП, и вид информации, передаваемой по каналу передачи служебной информации. В свою очередь, прием символов"служебной информации неьозможен без знания структуры синхропоследовательности, выдаваемой датчиком синхропосылки, Следовательно, информационная скрытность передачи сообщений определяется как структурой ПСП, так и структурой синхропосылки. Причем, если в качестве синхропоследовательности необходима с целью обеспечения высокой помехоустойчивости синхроканала выбирать последовательность с хорошими авто- корреляционными свойствами, то на структуру генерируемой генератором ПСП не налагается никаких ограничений и она может представлять собой любую последовательность из полного кода, т;е, любую из 2" последовательностей,где и - число элементов ПСП, равное числу элементов синхропосылки,Формула изобретения Устройство приемойередачи двоичной информации, содержащее на передающей стороне источник информации, формирующий регистр, выходы соответствующих разрядов которого через первый сумматор по модулю два соединены с первым входом сумматора по модулю два, выход которого соединен с первым входом коммутатора, второй вход которого соединен с выходом формирующего регистра, последовательно соединенные датчик синхропосылок и третий сумматор по модулю два, второй вход которого соединен с выходом датчика служебной информации, а вйход соединен с вторым входом второго сумматора по модулю два, на приемной стороне - коммутатор, первый и второй выходы которого соединены к входам регистра проверочных символов и регистра информационных символов соответственно, причем выходы соответствующих разрядов регистра информационных символов соединены с первым и вторым2 О ЗО второго анализаторов синхропосылки, пер 45 чей к выхОДу триггера формирования им 50 два является выходом информации устройства,входами первого сумматора по модулю два, третий вход которого соединен с соответствующим выходом регистра проверочных символов, выходы соответствующих разрядов которого соединены с первым и вторым входами второго сумматора по модулю два, третий вход которого соединен с выходом дополнительного регистра, первый вход которого соединенс выходом регистра информационных символов и первйм входом первого регистра задержки, выход которогосоединен с первым входом третьего сумматора по модулюдва; выход первого сумматора по модулю два соединен с входом второго регистра задержки и входами первых анализаторов прямой и инверсной синхропосылок, выход первого анализатора прямой синхропосылки соединен с первыми входами первого элемента ИЛИ и триггера формирования импульсов служебной информации, вторые входы которых соединеныи с выходом первого анализатора инверсной синхропосылки, выходвторого сумматора по модулю два соединен с входами вторых анализаторов прямой и инверс ной синхропосылок, выхбдыкоторых соединены с входами второго элемента ИЛИ, последовательноо соединенные опорный датчик синхропосылки, четвертый и пятый сумматорь 1 по модулю два и регистр обнаружения ошибок, причем вход установ. ки начального состояния опорного датчика синхропосылки соединен с выходом первого элемента ИЛИ, второй вход четвертого сумматора по модулю два подключен-к вы ходу триггера формирования импульсов служебной информации, второй вход пятого сумматора по модулю два соединен с выходом второго регистра задержки, выходы регистра обнаружения ошибок соединены с входами элемента И, выход которогосоединен с вторым входом третьео сумматорвло модулю два, выход триггера формированияслужебной информации является выходом служебной информации устройства, о т л и-ч а ю щ е е с я тем, что, с целью обеспечения информационной скрытности передаваемых сообщений, введены йа передающей стороне четвертый сумматор по модулю два, генератор тактовых частот игенератер псевдослучайной последовательности(ПСП), причем первый вход четвертого сумматора по модулю два соединен с источником информации, второй и третий входы соединены соответственно с выходом датчика служебной информации и генератора ПСП, а выход соединен с входом формирующего регистра, первый выхОд генератора тактовых частот соединен с тактовыми входами датчика сийхропосылки, генератора ПСП, формирующего регистра и источника информации, второй выход генератора тактовых частот соединен с тактовым входом датчика служебной информации и входами установки начальной фазы синхропосылки датчика синхропосылки и генератора ПСП,третий выход генератора тактовых частот - с управляющйм входом коммутатора, а на приемной стороне - последовательно соединенные тактовый синхронизатор и триггер управления коммутатором,последовательно соединенные опорный генератор ПСП, шестой сумматор по модула два, второй дополнительный регистр и седьмой сумматор по модулю два, причем вход тактового синхронизатора соединен с входом коммутатора, второй выход тактового синхронизатора подключен к тактовым входам регистра проверочных символов, регистра информационных символов, первого и вогаи второго анализаторов инверсной син-. хропосылки, первого и второго дополнительных регистров, первого и второго регистров задержки, регистра обнаружения ошибок, опорного датчика синхропосылки и опорного генератора ПСП. управляющий вход триггера управления коммутатором соедийен с выходом второго элемента ИЛИ, выход триггера управления коммутатором подключен к управляющему входу коммутатора, вход установки начальной взы генератора ПСП соединен с выходом первого элемента ИЛИ, второй вход шестого сумматора по модулю два подклюпульсов служебной информации, а второй вход седьмого сумматора по модулю два - к выходу третьего сумматора по модулю два, выход седьмого сумматора по модулю
СмотретьЗаявка
4853601, 23.07.1990
ВОРОНЕЖСКИЙ НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ СВЯЗИ
БЕЗГИНОВ ИВАН ГАВРИЛОВИЧ, ВОЛЧКОВА НИНА ВИТАЛЬЕВНА, ВОЛЧКОВ АЛЕКСАНДР НИКОЛАЕВИЧ
МПК / Метки
МПК: H04L 7/06
Метки: двоичной, информации, приемо-передачи
Опубликовано: 23.08.1992
Код ссылки
<a href="https://patents.su/8-1757115-ustrojjstvo-priemo-peredachi-dvoichnojj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство приемо-передачи двоичной информации</a>
Предыдущий патент: Устройство восстановления тактового сигнала из цифрового потока
Следующий патент: Устройство цикловой синхронизации многоканальных систем связи
Случайный патент: Уплотнение затвора сосуда высокого давления