Устройство защиты от импульсных помех

Номер патента: 1408533

Авторы: Галиев, Колесников, Кульчицкий, Мещанкин

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХ 9) Л СПУБЛИК 04 В 1/1 Галие нки тво ССС 1972,о СССР 1975. ЗАЩИТЫ ОТ ИМПУЛЬСНЬ ТРОИСТВ(56) Авторское свидетельсВ 418984, кл. Н 04 В 1/1Авторское свидетельствУ 536601, кл. Н 04 В 1/10 устойчивость в условиях одновременного воздействия узкополосных и импульсных помех (ИмП)Устр-во содержит элементы задержки 1, 20, 27, 29,30, 32, 33, 36, 38, 51, элемент 2 спеременным коэф. передачи, усилитель3 с автоматической регулировкой усиления, детектор 4 мгновенных значенийАЦП 5, ключевые блоки 6, 10, 34, 45,46, блок 7 элементов ИЛИ, делитель8 на постоянное число, блоки 9, 37,52 регистров сдвига, сумматор 11, умножитель 12 на постоянное число, блоки 13, 44, 53 оперативной памяти, блок14 сравнения, регистр сдвига 15, 22,14040, дешифратор 16, триггеры 17, 23, 43, элементы И 18, 19, 25, 26, 31, 35, 42, элементы ИЛИ 21, 28, 39, 48, инверторы 24, 4 1, ЦАП 47, генератор 49 тактовых импульсов, делитель 50 частоты и реле времени 54, Входной сигнал преобразуется с помощью АЦП 5 в последовательность отсчетов. Первые И отсчетов 11 (=1,И) принимаемой смесисигнала и помех используются для вычисления исходного среднего значенияМ,. По И отсчетам П;(1И), относящимся только к гладкой составляющей принимаемой смеси сигнала и помех,8533определяется текущее среднее значение М, Отсчеты 0, относящиеся к ИМП в вычислении значения М не участвуют.Относительно значения М осуществляется первичная классификация отсчетов П,. Если при первичной классификации обрабатываемого отсчета У; выясняется, что отсчет не относится к гладкой составляющей, осуществляется вторичная классификация обрабатываемого отсчета, в результате которой определяется, относится ли отсчет 0 к ИмП или к мощной сосредоточенной по- .мехе. 1 ил, Изобретение относится к радиотехнике и может быть использовано в составе радиоприемных устройств различ,ного назначения.Цель изобретения - повышение помехоустойчивости в условиях одновременного воздействия узкополосных и импульсных помех,На чертеже представлена структур,ная электрическая схема устройствазащиты от импульсных помех.Устройство содержит первый элемент1 задержки, элемент 2 с переменнымкоэффициентом передачи, усилитель 3автоматической регулировкой усилеия, детектор 4 мгновенных значений,аналого-цифровой преобразователь 5,1 ервый ключевой блок 6, блок 7 элеМентов ИЛИ, делитель 8 на постоянное 20число, первый блок 9 регистров сдвиГа, третий ключевой блок 10, сумматор 11, умножитель 12 на постоянноечисло, первый блок 13 оперативнойпамяти, блок 14 сравнения, третий 25регистр 15 сдвига, дешифратор 16, вто-рой триггер 17, пятый элемент И 18,четвертый элемент И 19, десятый элемент 20 задержки, второй элемент ИЛИ21, первый регистр 22 сдвига, первыйтриггер 23, первый инвертор 24, третий элемент И 25, первый элемент И26, третий эдемент 27 задержки, первый элемент ИЛИ 28, четвертый элемент 29 задержки, пятый элемент 3035задержки, второй элемент И 31, шестой элемент 32 задержки, седьмойэлемент 33 задержки, второй кЛючевойблок 34, шестой элемент И 35, восьмой элемент 36 задержки, второй блок37 регистров сдвига, девятый элемент38 задержки, третий элемент ИЛИ 39,второй регистр 40 сдвига, второй инвертор 4 1, седьмой элемент:И 42, третий триггер 43, второй блок 44 оперативной памяти, четвертый ключевойблок 45, пятый ключевой блок 46,цифроаналоговый преобразователь 47,четвертый элемент ИЛИ 48, генератор49 тактовых импульсов, делитель 50частоты, второй элемент 51 задержки,третий блок 52 регистров сдвига,третий блок 53 оперативной памяти,реле 54 времени,Устройство работает следующим образом.Сигнал, снимаемый с выхода общего тракта приемника (не показан), одновременно поступает на первый элемент 1 и усилитель 3, который предназначен для усиления сигнала до уровня, необходимого для нормальной работы детектора 4. С выхода усилителя 3 сигнал поступает на вход детектора 4. Постоянная времени детектора 4 "зт определяется исходя из условия выделения огибающей принимаемой смеси сигнала и помех с сохранением параметра длительности и амплитуды импульсной помехигде Ь Й - полоса пропускания общеготракта приемника. 5Продетектированная смесь сигнала и помех поступает на вход аналогоцифрового преобразователя 5, где происходит преобразование аналогового сигнала в последовательность отсчетов 10г Б; ,= 1, 1, следующих с интервалом ь (Т ( Т, где 1- любое цен "мчн 1лое положительное число; Т - минимально возможная длительность импуль 1са помехи; Т = Р , Рмн - минимннмальная частота спектра полезного сигнала. Каждый отсчет Б; на выходе аналого-цифрового преобразователя представлен в цифровой форме в К-раз рядном двоичном параллельном коде. Разрядность кода К выбирается из условиямаксдБТогда К ) 1 оя (-"- в ) = 1 ояд(ЭП),где 0 д РБ - максимально возможмакс минная величина огибающей принимаемойсмеси сигнала и помех;П - динамический диапазон изменения уровня сигнала;Б - значение огибающейминсигнала, соответствующее входному сигналу на уровне пороговой чувствительности;П - пикфактор сигнала;а Б = 0 - шаг квантования, С выхода аналого-циФрового преобразователя 5 отсчеты огибающей принимаемой смеси сигнала помех Ц в виде К- разрядного двоичного параллельного кода одновременно поступают на входы первого ключевого блока 6, второго элемента ИЛИ 21 и второго ключевого блока 34, Первый ключевой блок 6 открыт сигналом с выхода первого триггера 23 только на время приема первых отсчетов П; (д = 1,И) принимаемой смеси сигнала и помех.Величина И определяется из условия возможности вычисления по отсчетам среднего значения принимаемой смесисигнала и гладких помех1Лье-Рмин1 ОТогда М )а 11 мц нПервые Я отсчетов П;, х = 1, Ииспользуются для вычисления исходного среднего значения Мо. Далее также по М отсчетам Б,И, относящимся только к гладкой составляющей принимаемой смеси сигнала и помех, определяется текущее среднее значение М. Отсчеты Ц, относящиеся к импульсам помехи,в вычислении текущего среднего значения М не участвуют. На время обработки первых М отсчетов Ц ( = 1 М) второй ключевой блок 34 закрыт сигналом с второго выхода первого триггера 23. Установка первого триггера 23 в исходное положение осуществляется импульсом, сформированным с помощью первого инвертора 24 и третьего элемента И 25 иэ последовательности тактовых импульсов, сформированной на выходе второго элемента 5 на л, .Величина задержки последовательности импульсов равна с= дс, В даннома"случае и в дальнейшем величина задержкиотсчитывается относительЗаАно импульсной последовательности на выходе делителя 50Счетчик первых И импульсов отсчетов Б(И) построен на основе первого регистра 22 разрядности И.На М-м такте первый записанный в первый регистр 22 импульс наличия отсчета Б; ( = 1), сформированный на выходе второго элемента ИЛИ 21 и поступающий на вход первого регистра 22, изменяет состояние первого триггера 23. При этом первый ключевой блок 6 закрывается, а второй ключевой блок 34 открывается. Все последующие отсчеты П, (И) с выхода аналого-цифрового преобразователя 5 поступают для дальнейшей обработки отсчетов,а также в цифроаналоговый преобразователь 47 через второй ключевой блок 84. Первые И отсчетов П 1 (1 = 1, И) с выхода аналого-цифрового преобразователя 5 через первый ключевой блок 6 и первый блок 7 поступает в делитель 8, осуществляющий деление каждого поступившего отсчета П; (1 Ъ 1) на постоянную величину И.30 Такую же величину пикфактора можно принять и для шума. Поскольку предЛагаемое устройство выключается в широкополосную часть общего тракта приема и принимаемая смесь сигнала и помех в общем случае содержит сигналы многих излучений с разными видами модуляции, то коэффициент умножения умножителя 12 выбран равным П = 3,3, Результат умножения считываетсяимпульсом с выхода седьмого элемента 33 на зЯ( =Яд ) в первый блок 13. 50 Результат каждого отсчета Б; с выхода делителя 8 в К-разрядном двоичном параллельном коде поступает на вход первого блока 9 разрядности (И+1), т,е когда все разряды пер 5 рого блока 9, кроме первого, заполнеы, то во второй разряд записан И-й отсчет, в (И+1)-й разряд - первый тсчет. Импульсы первых И сдвигаюших 10 актов формируются из последователь- ости импульсов, снимаемой с выхода торого элемента 51 и прошедшей перый элемент И 26, третий элемент 27 а ЗЛЗ ( д = 4 ь) и первый элемент15И 28, После записи первых И отсчеов Б;( = 1, И) в первый блок 9,знаения этих отсчетов одновременно засываются в К-разрядном двоичном па" аллельном коде в сумматор 11 при по туплении на управляющий вход третьего ключевого блока 10 разрешающего мпульса, сформированного из послеовательности импульсов, снимаемойвыхода второго элемента 51 и про едшей пятый элемент 30 на 5 ь (Г,=6) и второй элемент И 31. В сумматоре 11 вычисляется сумма И преобазованных в делителе 8 отсчетов Ь - 1, И). 1Результат суммирования в К-разядном двоичном параллельном коде с ыхода сумматора 11 под действием мпульса считывания, поступившего с ыхода шестого элемента 32 на В (6 д=7 д,) считывается в умножитель 12, где осуществляется умножение полученной суммы на величину пикфактора П Принимаемой смеси сигнала и гладких Помех. Для сигналов с амплитудой ма" йипуляции ПФ 2, для сигналов с угловыми видами модуляции П т 1,41, для сигналов с амплитудной и однополосНой мопуляцией Пж 3,3.45 Таким образом, в первом блоке 13 после обработки первых отсчетов записана величинаМь = ПМ где М=" (д е 1,М),оВеличина Мо является исходным значением, а М - текущим значением порога, по отношению к которому осуществляется первичная классификация обрабатываемого отсчета Б, Если ПАМ то отсчет классифицируется как относящийся к гладкой составляющей принимаемой смеси сигнала и помех, Если У; И ОМ, то отсчет может относиться к импульсной помехе или мощной сосредоточенной помехе от радиостанции, которая или включилась для передачи, или излучает сигнал с амплитудной или однополосной модуляцией. В этом случае необходима вторичная классификация обрабатываемого отсчета Ц .Вторичная классификация отсчетаосуществляется с помощью третьего регистра 15 разрядности (К+1) и дешифратора 16. Существо вторичной классиФикации состоит в том, что если выброс отсчета относится к сосредоточенной помехе, то число таких последовательных отсчетов 1 будет больше числа аналогичных отсчетов К, но принадлежащих импульсной помехе (ИП) максимальной длительности, где1. =1удюисм нгПоэтому, если Р ( К, то отсчет относится к ИП, а если РК в . то к сосредоточенной помехе, где Р - число подрядследующих отсчетов с выхода аналогоцифрового преобразователя 5, для которых 0;) И"ОИ . (1%+1)-й отсчетБ;( = И+ 1) через второй ключевойблок 34, открытый сигналом с второговыхода первого триггера 23, поступаетна блок 14, на третий элемент ИЛИ 39и на второй блок 37. Одновременно сэтим тактовый импульс импульсной последовательности с выхода делителя 50(С р О) одновременно считывает вблок 14 и в третий блок 52 значениеМ, с первого блока 13,Если Б;М,(1"= И+1), то блок 14 формирует сигнал логического 0", который считывается тактовым импульсом, поступающимс выхода второго элемента 51 на42(Г 7=д) в третий регистр 15, 1408533ЕсЛи на (К+1)-м выходе третьего "регистра 15 будет сигнал логического "0", а на остальных выходах, не считая первого, любые значения ("0" или "1"), то на выходе дешифратора 16 формируется сигнал логического "0"Если на (К+1)-м выходе третьего регистра 15 будетсигнал логической "1", а на остальных выходах, не считая первого, хотя бы один "0", то дешифратор 16 формирует на .выходе сигнал логической "1".Если на всех выходах третьего регистра 15 будут сигналы логической "1", то дешифратор 16 формирует на выходе сигнал логического "0", так как в этом случае обрабатываемый отсчет относится к мощной сосредоточенной помехе. При этом далее сигнал 20 логического "0" формируется на выходе дешифратора 16 вне зависимости от состояния выходов третьего регистра 15 ("0" или " 1") до тех пор, пока на его (К+1)-м выходе не появится сигнал логического "0". После этого дешифратор 16 опять начинает формировать выходные сигналы по описанному правилу.Сигнал логического "0" или "1" с выхода дешифратора 16 поступает на вход второго триггера 17.До тех по пока К отсчетов Б ( = И+1), (И+К не заполнят второй блок 37 и К отсчетов среднего значения М не заполнят третий блок3 52, на выходе дешифратора 16 формируется,сМгнал логического "0" (где= О,Я, ЯК), При этом пятый ключевой блок 46 закрыт на цифроаналоговый преобразователь не поступают остчеты и,соответственно, на элемент 2 не поступает управляющее воздействие. После прихода К-го отсчета У( = И+К) полностью заполняются45 второй блок 37, третий блок 52 и четвертый регистр 40, имеющие разрядность К, а также третий регистр 15, имеющий разрядность К+1; Сигнал с выхода второго регистра 40, считанный импульсом с выхода второго элемента 51 на ь 2(йд =-дВ ), изменяет состояние третьего триггера 43, открывая шестой элемент И 35,Считывание (И+1)-го отсчета К-го 55 разряда из второго блока 37 во второй блок 44 и первого среднего значения М из третьего блока 52 в третий блок 53 осуществляется импульсом с выходавосьмого элемента 36 на зГ (а =2 ьГ),Одновременно этот импульс осуществляет считывание информации с К разрядов третьего регистра 15 (с 2-го по (К+1)-й разряд) в дешифратор 16, формирующий на выходе сигнал логическогоффО" или ф 1" Если на выходе дешифратора 16, входящего в состав реле 54, сформирован сигнал логического 0, то считанный из второго блока 37 отсчет относится к гладкой составляющей смеси сигнала и помех.При этом напряжение с первого выхода, второго триггера 17 открывает пятый элемент И 18 тогда тактовый импульс с выхода девятого элемента 38 на ьТ ( д, = 3 ьс ) проходит пятый элемент И 18, поступая одновременно на входы считывания второго блока 44 и третьего блока 53 через четвертый элемент ИЛИ 48 и на (К+1)-й вход четвертого ключевого блока 45.Тогда значение отсчета д, записанное во втором блоке 44, поступает на первый разряд первого блока 9 через четвертый ключевой блок 45, блок 7и делитель 8. После этого на тактовый вход первого блока 9 через десятый элемент 20 на ь Г ( , д = 4 ь, ), шестой элемент И 35 и первый элемент ИЛИ 28 поступает тактовый импульс, сдвигая записанные отсчеты на один разряд и освобождая первый разряд первого блока 9 для записи следующего отсчета. Далее устройство работает аналогично изложенному,Импульс с выхода четвертого элемента ИЛИ 48 считывает из тре.ьего блока 53 значение среднего М (3 а О,Яф э в цифроаналоговый преобразователь 47, используемое для формирования управляющего воздействия. Так как значение отсчета с выхода второго блока 44 в цифроаналоговый преобразователь не поступило, то тактовым импульсом с выхода пятого элемента 30 значение среднего в цифроаналоговом преобразователе 47 стирается, подготавливая устройство для использования следующего отсчета среднего значения.Если на выходе дешифратора 16 сфор мирован сигнал логической "1", то считываемый из второго блока 37 отсчет относится к импульсу помехи,При этом второй триггер 17 изменяет свое состояние, закрывая пятый элементМ - текущее среднее значениепринимаемой смеси сигнала игладкой помехи;25М: МП, т,е. М = ; 1 И+К.Отличие текущего М и первичного М, средних значений состоит в том, что при определении значения Мо могут быть использованы отсчеты, относящиеся к импульсам помехи, а М включает только те отсчеты из множества отсчетов П;, (х ) 1), которые относятся к значениям смеси сигнала и гладкой 35 составляющей помехи.Для осуществления арифметических операций деления в делителе 8, суммирования в сумматоре 11 и умножения в умножителе 12 используются тактовые импульсы, формируемые генератором 49. Эта импульсная последовательность делится в делителе 50 на величину,обеспечивающую выполнение условия: 1ь (тдСти где Р - частота следования импульТисов у формируемых генератором 49;ь С - интервал квантования огибающей принимаемого сигнала1ФР = - )кВ, ф55ьГ - величина шага задержки импульсной последовательности,тут.е. И 18, исключая тем самым воэможностьзаписи этого отсчета в первый блок 9,и открывая четвертый элемент И 19, через который импульс с выхода девя 5того элемента 38 на ьГ (с,а,р 3 аг) одновременно проходит на (К+1)-й вход пятого ключевого блока 46 и через четвертый элемент ИЛИ 48 на тре"тий блок 53 и на второй блок 44, про пуская отсчеты, считанные из второгоблока 44 и третьего блока 53, в цифроаналоговый преобразователь 47, где формируется управляющее напряжение,изменяющее коэффициент ослабленияэлемента 2 в число раз, определяемое величиной отношенияП; ФС = - для П) М, 16(И+1), 1;3 в О, 881, 20где При этом д ) Г, Где Са- мака макса 1 мккс симальное время выполнения арифметической операции в делителе 8, сумматоре 11 и умножителе 12.Схема установки исходного состояния третьего триггера 43 аналогична схеме установки исходного состояния первого триггера 23 и содержит вто-. рой инвертор 41 и седьмой элемент И 42. Этим же импульсом осуществляется установка исходного состояния третьего триггера 43.Величина задержки принимаемой смеси сигналов и помех в первом элементе 1 составляет величину, равную "и К АфФормула из обретения Устройство защиты от импульсных помех, содержащее формирователь управляющего напряжения, реле времени, соединенные последовательно первый элемент задержки, вход которого является входом устройства защиты от импульсных помех, и элемент с переменным коэффициентом передачи, выход которого является выходом устройства защиты от импульсных помех, соединенные последовательно усилитель с автоматической регулировкой усиления, вход которого соединен с входом устройства защиты от импульсных помех, и детектор мгновенных значений, о т л ич а ю щ е е с я тем, что, с целью повышения помехоустойчивости в условиях одновременного воздействия узкополосных и ймпульсных помех, в него введены соединенные последовательно генератор тактовых импульсов, делитель частоты, второй элемент задержки, первый элемент И,третий элемент задержки и первый элемент ИЛИ, четвертый элемент задержки, вход которого соединен с выходом второго элемента задержки, соединенные последовательно пятый элемент задержки, вход которого соединен с выходом второго элемента задержки, второй элемент И, шестой элемент задержки и седьмой элемент задержки, соединенные последовательно второй элемент ИЛИ, первый регистр сдвига, тактовый вход которого соединен с выходом четвертого элемента задержки, и первый триггер, первый выход которого соединен с другим входом первого элемента И, а второй выход соединен с другим входомвторого элемента И, соединенные по. следовательно первый инвертор, вход которого соединен с выходом первого регистра сдвига, и третий элемент И,5 два других входа которого соединены с вторым выходом первого триггера и выходом второго элемента задержки соответственнО, а выход соединен с входом начальной установки первого триггера, соединенные последовательно восьмой элемент задержки, вход которого соединен с вЫходом второго элемента задержки, девятый элемент задержки и четвертый элемент И, соединенные последовательно второй триггер, пятый элемент И, другой вход которого соединен с выходом девятого элемента задержки, десятый элемент задержки и шестой элемент И, выход которого соединен с другим входом первого элемента ИЛИ, соединенные последовательно третий элемент ИЛИ,второй регистр сдвига, третий триггер, выход которого соединен с другим вхо дом шестого элемента И, и седьмой элемент И, выход которого соединен с входами начальной установки второго и третьего триггеров, второй инвертор, вход которого соединен с выходом второго регистра сдвига, а выход соединенс вторым входом седьмого элемента И, четвертый элемент ИЛИ, первый и второй выходы которого соединены соответственно с выходами четвертого и пятого элементов И, аналого-цифровой пре образователь, вход и тактовый вход которого соединены соответственно с вы" ходом детектора мгновенных значений и выходом делителя частоты, первый ключевой блок, входы которого соединены 4 О с соответствующими выходами аналогоцифрового преобразователя, а управляющий вход соединен с первым выходом первого триггера, второй ключевой блок, каждый вход которого соединен с 45 соответствующим входом второго элемента ИЛИ и соответствующим выходом аналого-цифрового преобразователя, а управляющий вход соединен с вторым выходом первого триггера, блок элемен 50 тов ИЛИ, каждый вход из первой группы входов которого соединен с соответствующим выходом первого ключевого блока, делитель на постоянное число, входы котоРого соединены с соответ ствующими выходами блока элементов ИЛИ, вход считывания соединен с выходом второго элемента задержки, а тактовый вход соединен с выходом генератора тактовых импульсов, первый блокрегистров сдвига, входы которого соединены с соответствующими выходамиделителя на постоянное число, а тактовый вход соединенс выходом первогоэлемента ИЛИ, третий ключевой блок,каждый, вход которого соединен с соответствующим выходом первого блока регистров сдвига, а управляющий входсоединен с выходом второго элементаИ, сумматор, каждый вход которогосоединен с соответствующим выходомтретьего ключевого блока, вход считывания соединен с выходом шестого элемента задержки, а тактовый вход соединен с выходом генератора тактовыхимпульсов, умножитель на постоянноечисло, каждый вход которого соединенс соответствующим выходом сумматора,вход считывания соединен с выходомседьмого элемента задержки, а тактовый вход соединей с выходом генератора тактовых импульсов, первый блокоперативной памяти, входы которогосоединены с соответствующими выходамиумножителя на постоянное число и тактовый вход соединен, с выходом делителя частоты, блок сравнения, каждыйиз входов первой группы входов которого соединен с соответствующим выходом первого блока оперативной памяти,каждый из входов второй группы входовсоединен с соответствующим выходомвторого ключевого блока и соответствующим входом третьего элемента ИЛИ,авход считывания соединен с выходомвторого элемента задержки, тактовым входом второго регистра сдвига итретьим входом седьмого элемента И;четвертый ключевой блок, управляющийвход которого соединен с выходом пятого элемента И, а каждый выход соединен с соответствующим входом извторой группы входов блоков элементовИЛИ, второй блок регистров сдвига,каждый вход которого соединен с соответствующим выходом второго ключевогоблока, а тактовый вход соединен с вы-ходом восьмого элемента задержки,второй блок оперативной памяти, каждыйвход которого соединен с соответствующим выходом второго блока регистров сдвига, тактовый вход соединен свыходом четвертого элемента ИЛИ, акаждый выход соединен с соответствующим входом четвертого ключевого блока, третий блок Регистров сдвига,каж13 1408533 Составитель Н, МельниковТехред М,Дидык Корректор М. Демчик Редактор Н. Тупица Подписное Заказ 3361/57 . Тираж 660ВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб д. 4/5 Производственно-полиграфическое предприятие, г. Ужгород, ул, Проектная, 4 дый вход которого соединен с соответствующим выходом первого блока оперативной памяти, а тактовый вход сое, динен с выходом восьмого элемента задержки, третий блок памяти, каждый5 вход которого соединен с соответствующим выходом третьего блока регистров сдвига, вход соединен с выходом четвертого элемента ИЛИ, пятый ключе О вой блок, каждый вход которого соединен с соответствующим выходом второго блока оперативной памяти, а управляю щий вход соединен с выходом четвертого элемента И, реле времени выполнено в виде третьего регистра сдвига, вход которого соединен с выходом сравнения, а тактовый вход соединен с вы" ходом восьмого элемента задержки, и дешифратора, каждый из входов которого соединен с соответствующим выходомтретьего регистра сдвига, а выход соесоединен с другим входом второготриггера, выход которого соединен сдругим входом четвертого элемента И,формирователь управляющего напряжениявыполнен в виде цифроаналогового преобразователя, выход которого соединенс управляющим входом элемента с измененным коэффициентом передачи, каждыйвход соединен с соответствующим выходом пятого ключевого блока, каждыйвход опорного напряжения соединен ссоответствующим выходом третьего блока оперативной памяти, а вход начальной установки соединен с выходом пятого элемента задержки,

Смотреть

Заявка

4089345, 14.07.1986

ЛЕНИНГРАДСКОЕ ВЫСШЕЕ ВОЕННОЕ ИНЖЕНЕРНОЕ УЧИЛИЩЕ СВЯЗИ ИМ. ЛЕНСОВЕТА

КУЛЬЧИЦКИЙ ВАЛЕРИЙ КАЗИМИРОВИЧ, ГАЛИЕВ МАНСУР РАФАЭЛЬЕВИЧ, КОЛЕСНИКОВ ЕВГЕНИЙ ВИКТОРОВИЧ, МЕЩАНКИН КОНСТАНТИН ПЕТРОВИЧ

МПК / Метки

МПК: H04B 1/10

Метки: защиты, импульсных, помех

Опубликовано: 07.07.1988

Код ссылки

<a href="https://patents.su/8-1408533-ustrojjstvo-zashhity-ot-impulsnykh-pomekh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство защиты от импульсных помех</a>

Похожие патенты