Устройство для регистрации информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1234858
Автор: Зверев
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН 119) 1 А 1 11. Ц 06 к 1/12 Г ПИСАНИЕ ИЗОБРЕТЕ СВИДЕТЕПЬСТ ВТОРСН БГИСТРАЦИИ И измер ления и формея регист.и лазерью исел. Изоб- погрешенин слу инами- Устрмаци ных чисел, оговый ОСУДАРСТВЕННЫИ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬ 1 ТИ(71 Московский ордена Трудового Красного Знамени инженерно-физический институт(541 УСТРОЙСТВО ДЛЯ РФОРМАИИ(57) Устройство относится ктельной технике для представизмеряемых величин в цифровои может быть использовано длравш информации в искровойной масс-спектрометрии с целследования состава твердых третение позволяет уменьшитьность измерения средних значчайных величин с различнымическими диапазонами измерениройство для регистрации инфосодержит генератор 1 случайаналоговый ключ 2, цифроанал1234858 преобразователь 3, усилитель йг, первый регистр 5, аналого-цифровой преобразователь 6, блок 7 выборки максимума, дешифратор 8, мультиплексор 9,второй регистр 10, цифровой сумматор11, первый и второй запоминающие блоки 12 и 4 выполненньге в виде ОЗУ 1,адресный счетчик 13, буферный накопитель 5, узел 16 блокировки тактового генератора, тактовый генератор 17,блок 18 управления, первый, второйи третий входы 19, 20 и 24 считывания, вход 21 для разрешения запускаблока 18 управления, вход 22 для за.пуска блока 18 управления, вход 23для синхронизации блока 18 управлеУстройство относится к измеритель ной технике и может быть использовано для регистрации информации в искровой и лазерной масс-спектрометрии с целью исследования состава твердых тел, Целью изобретения является уменьшение погрешности измерения среднихзначений случайных величин с различными динамическими диапазонами измерения.На фиг приведена структурная схема устройства для регистрации информации; на фиг 2 - блок управления; на фиг, 3 - буферньгй някоггггтельна фиг,4 - блок выборки максимума,Устройство для регистрации информации содержит генератор 1 случайных чисел. ключ 2 цифроаналоговый преобразователь ЦАП 3, усилитель 4, первый регистр 5, аналого-циФровой преобразователь АЦП 6, блок 7 выборки максимума депгифратор 8, мультигглексор 9, второй регистр 10, цифровой сумматор 11, первый запоминающий блок 2, адресный счетчик 13 импульсов, второй запоминающий блок 14 буферный накопитель 5, узел 16 блокировки тактового генератора, тактовый генератор 17, блок 1 Я управления, первый и второй входгг 19 и 20 считываггия устройства, вход 2 разрешениязапуска, вход 23 синхроцизация вход 25 устройства. Блок 18 управлеция содержит восемь триггеров,два элемента ИЛИ-НЕ, пять счетчиков,дешифратор, запоминакш;ий блок ( выполненный в виде ПЗУ) и элементИЛИ-И/ИЛИ-И - НЕ, Буферный накопитель5 состоит из сети триггеров, четырех счетчиков, трех инверторов, двухэлементов ИЛИ-НЕ, элемента И, блокаэлементов ИЛИ-НЕ, арифметико-логического блока, дешифратора, мультивибратора, блока памяти, Блок 7 выборки максимума содержит семь триггеров, четыре элемента НЕ, кодирующий элемент с приоритетом, 3 з,п,Ф-лы, 4 ил. ции, третий вход 24 считывания устройства, вход 25 устройства,Блок 18 управления содержит первый триггер 26, первый элемент 275 ИЛИ-НЕ, второй триггер 28, первыйсчетчик 29, третий, четвертый и пятый триггеры 30, 31 и 32, второй элемент 33 ИЛИ-НЕ, шестой триггер 34,второй и третий счетчики 35 и 36,седьмой и восьмой триггеры 37 и 38,четвертый счетчик 39, элемент 40ИЛ-И/ИЛИ-И-НЕ пятый счетчик 41, дегггифратор 42 и запоминающий блок 43(вьгполненкьгй в виде ПЗУ) .Буферный накопитель 15 содержиттриггеры 44-50, счетчики 5-54 инверторы 55-57, элементы 58 и 59ИЛИ-НЕ, элемент 60 И блок 61 элементов ИЛИ-НЕ, ярифметико-логическийблок 1,АЛБ) 62, дешифратор 63, мультивибратор 64 и блок 65 памяти.Блок 7 выборки максимума содержиттриггеры 66-1 66-7, элементы67-70 НЕ, колируюшигг элемент 7 сприоритетом,Устройство для регистрации информации работает следующим образом,Запуск осуществляется подачей импуггьса на -вход триггера 26, котоЗО рый при этом переводится в единичноесос.тояние, Импульс, синхронизирующий начало развертки спектра, поступает на триггер 28 чер; эггемент 27ИЛИ-НЕ после чего происходит разблокировка счетчика 35 циклов. С цельюповышения точности спектрометриивременных интервалов привязка осуществляется к реперному пику, которыйпредставляет собой импульс определенной массы, синхронизирующий начало той части спектра, который подлежит регистрации. Импульс привязкипоступает на 5 -входы триггеров 30 иЭ 8, причем триггер 30 управляет режимами интервального счетчика 35, припомощи которого задаются временныеокна между соседними каналамиа припомощи триггера 38 задаются режимысчетчика 4, осуществляющего адресацию запоминающего блока 43, выполненного в виде ПЗУ, где хранятся коды временных интервалов. В исходномсостоянии в счетчик 35 записывается 10 код первого временного интервала, в счетчик 41 код числа информационных каналов, а в счетчик 36 - постоянный код, задающий ширину канала, который определяется максимальной длительностью измеряемых импульсовПосле 25 переводов триггеров 30 и 38 в единич" ное состояние счетчик 35 находится в реверсивном режиме счета (М =1) . Пос 30 ле его обнуления импульс на выходепереноса переводит триггер 31 в единичное состояние, При этом уже счетчик 36 находится в реверсйвном режиме счета, содержимое счетчика 41 иэменяется на единицу, и в счетчик 35записывается код очередного временного интервала, Одновременно импульспереноса счетчика 35 стробирует на 35 ется в единичное состояние, при этом происходит разблокировка счетчика 39 45 50 и дешифратора 42, В режиме оценки динамического диапазона, который определяется нулевым состоянием триггера 32, ключ 2 закрыт, на выходе первого регистра 5, в котором записан код динамического диапазона, устанавливается код, соответствующий максимальному опорному уровню ЦАП 3,мультиплексор 9 пропускает на выход код с выхода блока 7 выборки максимума, второй регистр 10 обнулен. Импульс с пятого выхода блока 18 управ ления производится запись из цифрового сумматора 1 в блок 12, импуль. 55 чало регистрации информации, переводятриггер 34 в единичное состояние. С 4 Оприходом импульса тактового генератора 17 триггер 37 также устанавлива. сом с шестого выхода блока 8 управления осуществляется наращивание содержимого адресного счетчика 13 импульсов, импульсом с девятого выходаблока 18 управления осуществляетсястробирование дешифратора 8, код свыхода которого записывается в блок7 выборки максимума, Заметим, что напервом цикле разверки спектра дешифратор 8 блокирован, чтобы иэ блока12 не была записана случайная информация (которая записывается в моментвключения питания 7 поэтому в блок 7выборки максимума будет записана информация только с АЦП 6, причем запись производится импульсом с третьего выхода блока 18 управления. Поскольку на этапе оценки динамическогодиапазона второй регистр 10 обнулен,то в блок 12 записываются коды амплитуд импульсов, причем если новое значение амплитуды больше амплитуды напрошлом цикле, то старое значениестирается и в блок 2 записываетсяновое значение, в противном случаесохраняется старое значение кода.После обнуления счетчика 39 триггеры34 и 37 сбрасываются в нулевое состояние до начала следующего информационного канала, Очередной временной интервал начинается после обнуления счетчика 36, импульс на выходекоторого сбрасывает триггер 31 внулевое состояние, и счетчик 35, вкоторый к этому времени записан кодочередного интервала, вновь находится в реверсивном режиме счета. Послеобнуления счетчика 41 триггер 30 устанавливается в нулевое состояние доначала очередного цикла разверткиспектра. После многократной прогонкиспектра в блоке 12 накапливается информация об амплитудах импульсов вкаждом канале, Эти значения применяются за динамические диапазоны изменения интенсивностей каждой массы.иносят случайный характер, поэтомуможно лишь с определенной вероятностью говорить о принадлежности их копределенному динамическому диапазону, Чем более точно необходимо определить средние значения измеряемыхвеличин, тем больше циклов необходимо потратить на оценку динамическихдиапазонов, Процесс усреднения начинается после г;еревода триггера 32 вединичное состояниеПри этом ключ2 открывается и опорные напряженияИ 3 0 начинают мадулироваться .Генераторам 1 спучайных п(сел. Кроме того происходит блокировка записи информации в блоке 12 и дешифраторе 8,Одновременно происходит разблокиравкя входа записи информации в блокег:ервом регистре 5 и втором регистре 10,Информация с АЦП 6 поступает .ерезмультиплексор 9 на первые входы цифрового Гумматора 11. Первым импульсомпятого выхода блока 18 управления информация из цифравога сумматора 11записывается в блок 14 вторым импульсом 1 ярятиг;яется (.Одержимое ядреспага счетчи(а 13 11 гузьсоз. НОГ-.ледним импульсам информация зяписьвзается з цифровой сумматор 11, Зтиы жеипуль(.ам в пелвььй реиста .5 из бпаеа12 записьгвает ;-: код очередного,динамического дапазона, Одновременнопроизводится сгробпроваьп(е АШ 1 6 изапись промежуточных результатов вовторой регистр 1 О, Дя того чтобь тачно выдерживать фазогые соотношенияь(ежду иром д)Ггтсч;ыми уК 10(зператЬчв схеме используется такговый генератор 17 имгульсь. на .ервом и пятавыходах которого сдвинуть на пслпе- риода а;1: вто-,.ом :, гретьм вз:ходахявляются Бх инверсиями Частогя с,1"дов Яния 1 П 1 ульГ 0 з 0 50 11 Ц ача сГ(ЗТЯ СЛЕДСВЯ(ИЯ И.ПУЛЬОВа ЧЕ 1 ВЕгк"Ом выходе - дс 100 11 ц, такиь. Обра ЗОМ, ЦИКЛ ИЗМОР( 1 ИЯ РЕДНИХ ЭНЯЕЗ(ийсОстОит из пик;я 01(епки Области гзененя к аж 01 с ",Г;а пай в епив Ка ОРОМ ОГ 0 эЕ 00 Н 1 ПЯВЯПГЕЛ ННОГО ЦП 6 фикспрая:и г цикла усредне"., НЕ(ИЯ З КСТ 01)0 СПО;Э;ЫР УООТЗТОПУЛИРУЮТСЯ г ЕНЕРЯТ 01 С. 11"н .ЯНЬ( ВСЕ, После окончания кя(г(ай прогонки спектра информапил из бпо;(Я, 4 ".еаепчсз-.вается в буферн.й Капитель 15, .уферный накапител 1: 5 работает в дзу- Рсж 1 МЯ";( ЗЕ(1 Г ПЕ , ЕЗЯПИ( т( 1(НС РЯ цпз из блока 1 После каждогсцикларчэвертки спектра на этапе усредпе"Нил информации н и( Пме (чи гьза нзя.гБ первом режиме после окончания ряззертки спектра перепад на вьгхадетриггера 38 переводит триггер 4 з ецин 1 чное састоян.-е, И"игльсоч так тового генелятаря 7 григгеч 6" тякжЕ ГЕРЕВаДИТСЯ В СаСтоЯНИЕ ЛОГ(гЕСКОЙ един(пы, При этом 1 рог(сха гячблокировка счетчика 52 па ЯсинхроннаМЪ ВХОзч 061 ЗОСя., Которая уППян.ЛЕТСЯ системой триггеров 41 47 и 48, причем послецнне два триггера 47 и 48 служат только гри работе буферного Накопителя 15 в режиме считывания, 1 мпульсом первсго выхода дешифратара 63 осуществляется установка триггера 38 в единичное состояние импульсомвторого выходя дешифргторя 63 осуществляется наращивание счетчика 51 и одновременное вычитание единицы из счетчика 41, третьим импульсам дешиф. ратора с 3 триггер 50 переводится в единичное состояние и осуществляется выборка блока 65 памяти, который при эам находится в состоянии считывания информации, Четвертым ьппульОм дешифратара 63 четыре младших разряда блока 65 памяти переписываются в счет-ик 51, а старшие разряды - в Гетчнк 53, прп этом с выходов счетчика 5 Й информация поступает на первые входы АЧБ 62, на. в:орые входы ко- ТОРОГО ПОСТУПЯЕ"г ИфОРМЯПИЯ НЭКОП лепная заданный цикл развертки спектра в блоке 14, Если возникает переяС ВЫ 1(ОЦ ЛЛ 1 Б 1 то гт( Оф 0 О вьхада деифра горя 6 осу(есвляется (яра(иванне содержимого счетчика 53. Однсвременно триггер 50 сбрасывается в пупспое состояние, Импульсом шестогопь(а,г(а дешифрятора осуществляется запи(.ь нОНОЙ нфармЯЦии в блОк 65 1(ЬТ(, И(ПуЛЬСОЬ СЕПЬМОГСЗЬП(огя цеьфратсра О(.ущесвляется сброс с етчикя 52 в нулевое состояие, Осле че:0 цикл перезаписи повторяется Певезьгись из блока 11 в бпок 65Я.1 ч и .Закончится гОГ:е Об:-уленияс-етчика 41 и сброса трнггеза 38 в,Осрмъ-ла изсб 1 эетения1 Устройс" во длл тзе(ис.раии инфорции содержащее усилитель, ана,: о-цифровой преобразователь, гене)итар слу-яйньх чисел пифрОБОЙ сум матор Цифроаналоговый преоб(азаватель и блок управ 1 ения первый выходкатарогс с.оелинен с первым входом аналога-пифрсвога преобразователя, 0 т,1 и ч а о ш е е с я тем, что, с цепью уменьшения псгр; "Ости изме 1234858рения средних значений случайных величин, в него введены ключ, первый и второй регистры, блок выборки максимума, мультиплексор, адресный счетчик импульсов, первый и второй запоминающие блоки, буферный накопитель, узел блокировки тактового генератора, тактовый генератор и дешифратор, выход генератора случайных чисел соединен с первым входом ключа, второй вход которого объединен с первым входом дешифратора, первым входом мультиплексора, первым входом второго запоминающего блока, первым входом бу 15 ферного накопителя и подключен к второму выходу блока управления выход ключа соединен с первым входом цифроаналогового преобразователя, вторые входы которого соединены с выходами .первого регистра, первый и второй выходы цифроаналогового преобразователя соединены соответственно с первым и вторым входами аналого-цифрового преобразователя, третий вход которого подключен к выходу усилителя, вход которого является входом устройства, четвертый вход аналого-циФрового преобразователя объединен с первым входом первого регистра, первым входом второго регистра, первым входом первого запоминающего блока и подключен к первому выходу блока управления, пятый вход аналого-цифрового преобра зователя соединен с первым выходом тактового генератора, первые выходы аналого-цифрового преобразователя соединены с первыми входами блока выборки максимума, а вторые выходы подключены к вторым всодам мульти 40 плексора, третьи входы которого соединены с выходами блока выборки максимума, выходы мультиплексора подключены к первым входам цифрового сумматора, вторые входы которого сое.45 динены с выходами второго регистра, а третий вход объединен с вторым входом первого регистра и подключен к третьему выходу блока управления, первые выходы цифрового сумматора подключены к вторым входам первого50 и второго запоминающих блоков, а вто рые выходы - к вторым входам второго регистра, третий вход второго запоми. нающего блока объединен с вторым входом буферного накопителя, вторым вхо дом дешифратора и подключен к четвер. тому выходу блока управления, четвертый вход второго запоминающего блока объединен с третьим входом первого запоминающего блока и подключенк пятому выходу блока управления, пятые входы второго запоминающего блокаобъединены с четвертыми входами первого запоминающего блока и подключены к выходам адресного счетчика импульсов, выходы второго запоминающего блока подключены к третьим входам первого регистра и дешифратора,выходы которого соединены с вторымивходами блока выборки максимума, первый вход адресного счетчика импульсовсоединен с шестым выходом блока управления, второй вход - с вторым выходом тактового генератора, а третийвход объединен с третьим входом буферного накопителя, входом узла блокировки тактового генератора, третьимвходом дешифратора и подключен кседьмому выходу блока управления, выход узла блокировки тактового генератора соединен с входом тактового генератора, выходы первого запоминающего блока подключены к четвертымвходам буферного накопителя, первыйвыход которого соединен с четвертымвходом первого запоминающего блока,а второй и третий выходы соединенысоответственно с первым и вторым входами блока управления, восьмой выходкоторого подключен к третьим входамблока выборки максимума и второго регистра, а девятый и десятый выходы -соответственно к четвертому и пятомувходам дешифратора, третий и четвертый входы блока управления подключены соответственно к третьему и четвертому выходам тактового генератора,пятый выход которого соединен с четвертым входом второго регистра и спятым входом блока управления, пятыйвход буферного накопителя являетсяпервым входом считывания устройства,шестой вход блока управления являетсявторым входом считывания устройства,седьмой вход блока управления является входом разрешения, восьмой входявляется входом запуска, девятыйвход - входом синхронизации, а десятый вход - третьим входом считыванияустройства,2, Устройство по и,1, о т л и ч аю щ е е с я тем, что блок управления содержит первый, второй, третий,четвертый, пятый, шестой, седьмой ивосьмой триггеры, первый и второйэлементы ИЛИЕ, первый, второй, Е 234858 Е 0третий, четвертый и пятый счетчики, дешифратор, запоминающий блок и элементы ИЛИ-И/ИЛИ-И-НЕ, 5 -вход первого триггера подключен к седьмому входу блока управления, а инверсный выход5 соединен с первым входом первого эле мента ИЛИ-НЕ, второй вход которого объединен с С-входом первого счетчика и подключен к восьмому входу блока управления, а выход соединен с С-входом второго триггера, инверсный выход которого объединен с 1 -входом первого счетчика и подключен к четвертому выходу блока управления, первый выход 15 первого счетчика объединен с С-входом первого триггера, к -входами второго и пятого триггеров и подключен к десятому выходу блока управления, второй выход первого счетчика соеди. нен с 5 -входом пятого триггера, пряМой и инверсный выходы которого соединены соответственно с вторым и первым выходами блока управления, первый 5 -вход шестого триггера, подключен к шестому входу блока управления, а второй 5 -вход объединен с 5-входом четвертого триггера, первым входом элемента ИЛИ-И/ИЛИ-И-НЕ и подключен к вьгходу второго счетчика, первые входы которого соединены с выходами запоминающего блока, 1 -вход подключен к инверсному выходу второго элемента ИЛИ-НЕ, а С-вход обьединен с С-входом третьего счетч ика, вторым входом элемента ИЛИ-И/ИЛИ-И-НЕ и под 35 ключен к четвертому входу блока управления, первый вход второго элемента ИЛИ-НЕ соединен с инверсным выходом третьего триггера, 5 -вход4 О которого объединен с 5 -входом восьмого триггера и подключен к девятому входу блока управления, С-вход третьего триггера объединен с 3 -входом восьмого триггера и подключен к вы 45 ходу переполнения пятого счетчика, выходы которого соединены с входами запоминающего блока, а С-вход подключен к инверсному выходу элемента ИЛИ-И/ИЛИ-И-НЕ, третий вход которого50 объединен с 7 -входом пятого счетчика, соединен с прямым выходом восьмого триггера и подключен к седьмому выходу блока управления, С-вход вось" мого триггера соединен с первым вхо 55 дом блока управления, а инверснъпл выход подключен к четвертому входу элемента ИЛИ-И/ИЛИ-И-НЕ, пятый и шес. той входы которого соединены соответственно с вторым и десятым входамиблока управления, второй вход второго элемента ИЛИ-НЕ объединен с 1входом третьего счетчика и подключенк выходу четвертого триггера, Свход которого соединен с выходомтретьего счетчика, пятый вход блокауправления соединен с С-входами седь.мого триггера и четвертого счетчика,выходы которого подключены к входамдешифратора, С-вход которого соединен с третьим входом блока управления, а первый, второй, третий и четвертый выходы подключены соответственно к пятому шестому, девятому итретьему выходам блока управления,1-входы шестого и седьмого триггеровобъединеныи подключены к выходу переполнения четвертого счетчикаЧвход которого соединен с выходомседьмого триггера и подключен к восьмому выходу блока управления, выходшестого триггера соединен с З -входом седьмого триггера,3, Устройство по п.Е, О т л и ч аю щ е е с я тем, что буферный накопитель содержит первый, второй, тре-тий, четвертьпл, пятый, шестой и седь.мой триггеры первый, второй, третийи четвертый счетчики, первый, второйи третий инверторы, первый и второйэлементы ИЛИ-НЕ, блок элементовИЛИ-НК, элемент И, арифметико-логический блок, дешифратор, мультивибра.тор и блок памяти, О -вхо,ц первоготриггера подключен к инверсному выХоду этого триггера, а С-вход и первый-вход подключены соответственно к второму и третьему входам буфер.ного накопителя, 5 -входы первого,четвертого и пятого триггеров объединены и подключены к пятому входубуферного накопителя, второй 1 -входпервого триггера объединен с ЕЕ твхо,цом третьего триггера и подключен кчетвертому входу буферного накопителя, прямой выход первого триггерасоединен с Л -входом второго триггера, С-вход которого поцключен к инверсному выходу мух 7.,"ивибраторар прямой выход которого соединен с С-входом второго счетчика и первым входомдешифратора вторые входы которогоподключены к выходам второго счетчика, Е -вход которого соединен с выходом блока элементов ИЛИ-НЕ, первыйвход которого соединен с прямым выходом второго триггера и подключен1234858 иг г к первому выходу буферного накопителя, второй вход блока элементов ИЛИНЕ объединен с 3 -входом шестого триггера и подключен к прямому выходучетвертого триггера, инверсный выходкоторого соединен с третьим входомблока элементов ИЛИ-НЕ, четвертыйвход которого соединен с выходом пятого триггера, а пятый вход объединен с 11 -входом пятого триггера иподключен к первому выходу дешифратора, второй выход которого объединенс 1 -входом шестого триггера и подключен к второму выходу буферного на.копителя, третий выход соединен с Свходом первого счетчика и подключенк третьему выходу буферного накопи теля, четвертый выход соединен с Свходом шестого триггера и 5 -входомседьмого триггера, С-вход которогосоединен с входом первого инвертораи подключен к пятому выходу дешифратора, шестой выход которого соединенс первым входом третьего счетчика иС-входом четвертого счетчика, первыевходы которого соединены с первымивыходами блока памяти, второй входобъединен с-входом третьего счетчика и подключен к инверсному выходутретьего триггера, С-вход которогообъединен с С-входом четвертого триггера, к - входом первого счетчика иподключен к инверсному выходу второготриггера, седьмой выход дешифратора соединен с входом второго инвертораи первым входом элемента И, второйвход которого соединен с инверснымвыходом шестого. триггера, а выходподключен к первому входу блока памяти, второй вход которого соединенс выходом второго элемента ИЛИ-НЕ,первый и второй входы которого подключены соответственно к прямым выходам седьмого и шестого триггеров, атретий вход соединен с выходом второго инвертора, выходы первого счетчикасоединены с третьими входами блокапамяти, вторые выходы которого подключены к вторым входам третьегосчетчика, выходы которого соединеныс четвертыми входами блока памяти,пятые входы которого подключены кпервым выходам арифметико-логическогсблока, первые входы которого являютсяпервыми входами буферного накопителя,вторые входы подключены к выходамчетвертого счетчика, а второй выходчерез третий инвертор соединен с первым входом первого элемента ИЛИ-НЕ,второй вход которого подключен к выходу первого инвертора, а выход соединен с С-входом третьего счетчика,3-вход четвертого триггера подключенк общей шине,4. Устройство по п,1, о т л и ч аю щ е е с я тем, что блок выборки25 максимума содержит семь триггеров,четыре элемента НЕ и кодирующий элемент с приоритетом, С-входы и 5входы триггеров объединены соответстненно и являются первыми и вторымивходами бпока выборки максимума,1-входы триггеров объединены и подключены к выходу первого элемента НЕвход которого является третьим входом блока выборки максимума, 3 -входы триггеров соединены с шиной логической единицы, выходы триггеров под.ключены к соответствующим входам кодирующего элемента с приоритетом,С-вход которого соединен с входом логического нуля, а первый, второй итретий выходы соответственно черезвторой, третий и четвертый элементыНЕ подключены к выходам блока выборкимаксимума,1234858 О Тюринаович, Корректо Составитель Техред И,П Тяск( Редактор ткин каз 29 омитетаоткрытий нии аушская наб,роизводственно-полиграфческое предприятие,ВНИИПИ Государст по делам изобр 113035, Москва, раж 6 венног ПодписноССР Ужгород, ул, Проектная
СмотретьЗаявка
3778768, 06.08.1984
МОСКОВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ИНЖЕНЕРНО ФИЗИЧЕСКИЙ ИНСТИТУТ
ЗВЕРЕВ ЕВГЕНИЙ ГУРИЕВИЧ
МПК / Метки
МПК: G06K 1/12
Метки: информации, регистрации
Опубликовано: 30.05.1986
Код ссылки
<a href="https://patents.su/8-1234858-ustrojjstvo-dlya-registracii-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для регистрации информации</a>
Предыдущий патент: Устройство для моделирования импульсных помех
Следующий патент: Устройство для преобразования изображений объектов
Случайный патент: Предохранительный клапан