Способ определения разности фаз электрических сигналов и устройство для его осуществления
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХ СОЦИАЛИСТИЧЕСКИ 9) ( 18 ЕСПУБЛИК 01 К 25/00(5 ЗОБ РЕТ ОГ 1 ИСАН К АВТОРСКОМУ И ТЕЛЬСТВУ 2 ых ам, ИмГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР(56) Авторское свидетельство СССРФ 596891, кл. 6 01 Я 25/00, 1976,(54) СПОСОБ ОПРЕДЕЛЕНИЯ РАЗНОСТИФАЗ ЭЛЕКТРИЧЕСКИХ СИГНАЛОВ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ(57) Изобретение относится к радиоизмерительной технике и может быть использованодля контроля фазовых характеристик и электрических длин трактов устройств СВЧ различного назначения, С целью повышенияточности измерения разности фаз на СВЧ вустройстве использовано импульсное регулирование входными управляемыми аттенюаторами 1 и 2 для получения равн плитуд на входе фазового детектора пульсное регулирование синхрониэируется и управляется блоком 7 синхронизации, блоком 5 управления и запоминающими блоками 8 и 9. В течение первого интервала времени с помощью блока 4 сравнения устанавливается амплитуда первого сигнала при запертом втором аттенюаторе 2 и запоминается управляющее напряжение в запоминающем блоке 8, В течение второго интервала времени аналогично устанавливается амплитуда второго сигнала при запертом первом аттенюаторе 1. Затем производятся измерения фазы с помощью отсчетного блока 6 при заданном опорном напряжении источника 10, 2 с.п. ф-лы, 7 ил,Изобретение относится к рэдиоизмерительной технике, предназначено для определения разности фаз сигналов в широком диапазоне частот и может быть использовано в технике СВЧ для контроля фазовых характеристик и электрических длин различных устройств,Цель изобретения - .повышение точности измерения разности фаз при работе на сверхвысоких частотах,На фиг. 1 приведена структурная схема устройства, реализующего способ измерения разности фаз электрических сигналов; нафиг, 2 приведена схема фазового детектора СВЧ, для которого применим данный способ; на фиг. 3 представлена схема блока сравнения, на фиг. 4 - схема блока управления; на фиг. 5 - схема запоминающего блока; на фиг. б - схема блока синхронизации; на фиг, 7 даны временные диаграммы напряжений в цепях блока синхронизации,Способ применим в том случае, когда фазовое детектирование осуществляется путем векторного суммирования сигналов с последующим амплитудным детектированием суммарного сигнала, Для более точного выравнивания сигналов на входе их поочередно отключают, а неотключенный сигнал регулируют, добиваясь равенства продетектированного напряжения с заданным опорным напряжением. Затем измеряют продетектированное напряжение при подаче на вход обоих входных сигналов и определяют разность фаз р используя фор- мулу ЕР) = Оз 21 + соэ р где Е р) - выходное продетектированное напряжение;Оз - заданное опорное напряжение.Способ реализован в устройстве, схема которого приведена на фиг, 1,устройство содержит управляемые аттенюаторы 1, 2, фазовый детектор 3, блок 4 сравнения, блок 5 управления, отсчетный блок 6, блок 7 синхронизации, два запсминающих блока 8 и 9, источник 10 опорного напряжения,Выходы управляемых аттенюаторов 1 и 2 соединены с входами фазового детектора 3, вход которого соединен с ходо осне ного блока б и первым входом блока 4 сравнения, второй вход. которого соединен с выходом источника 10 опорного напряжения, управляющие входы управляемых аттенюаторов 1 и 2 соединены с выходами блока 5 управления и соответствующими выходами запоминающих блоков 8 и 9, первые вхо 5 10 15 20 25 30 35 ды которых подсоединены к выходу блока 4 сравнения, а вторые входы - соответственно к первому и второму выходам блока 7 синхронизации, третий и четвертый выходы которого соединены с первым и вторым входами блока 5 управления,Фазовый детектор, применяемый в диапазоне СВЧ, содержит входные соединители 11 и 12, которые через переходы 1 и 14 и полосковые линии передачи соединены с входами направленного ответвителя 15. Один из выходов направленного ответвителя 15 через резистор 16 и согласующий шлейф 17 соединен с амплитудным детектором 18, диодом СВЧ. Второй выход направленного ответвителя 15 соединен с согласованной нагрузкой 19, Выход амплитудного детектора 18 через переход 20 соединен с выходным соединителем 21,Блок 4 сравнения, показанный на фиг.3, содержит операционный усилитель 22, для повышения устойчивости которого в цепи обратной связи используется резисторы и конденсаторы. Блок 4 сравнения вырабатывает сигнал рассогласования, управляющий коэффициентом передачи аттенюаторов 1 и 2,Блок 5 управления, предназначенный для поочередного закрывания входных каналов фазового детектора на время регулирования амплитуды сигнала в неотключенном канале, содержит, как показано ча фиг. 4, два электронных ключа 23 и 24 и резисторы, подключенные к выводам Х 1, Х 2 ключей и ограничивающие ток управляющего сигнала, Ключи открыты при подаче на их управляющие входы У 1 и У 2 напряжений высокого уровня,Запоминающие блоки 8 и 9, выполненные по схеме фиг. 5, состоят из ключа 25, запоминающего конденсатора 26, операционного усилителя 27, включенного по схеме повторителя напряжения, и резистора 28, ограничивающего ток нагрузки.Блок 7 синхронизации, выполненный по схеме фиг. 6, содержит генератор 29 импульсов, частота следования которых стабилизирована кварцем 30, восьмиразрядный двоичный счетчик 31, О-триггер 32, два инвертора 33., 34, четырехвходовый элемент 4 И-НЕ 35, два элемента 2 ИЛИ-НЕ 36 и 37 и два элемента 2 И 38 и 39. Выход генератора 29 соединен со счетнь;м входом двоичного счетчика 31, выход второго разряда которого соединен с входом С синхронизации триггера 32, выход третьего разряда через инвертор 33 - с входом О триггера 32, а выход четвертого разряда - с одним из входов логического элемента 2 ИЛИ-НЕ 36 и через инвертор 34 - с одним из входов второго логического элемента 2 ИЛИ-НЕ 37, Выход логического элемента 4 И-НЕ 35, входы которого соединены соответственно с выходами счетчика 31, соединен входами элементов 2 ИЛИ-НЕ 36 и 37, выходы которых соединены соответственно с входами элементов 2 И 38 и 39, вторые входы которых соединены с выходом триггера 32. Формир;:,вание импульсных сигналов 10а-л в блоке 7 синхронизации поясняетсявременными диаграммами напряжений,приведенными на фиг. 7, где по оси ординатотложены логические уровни, а по оси абсцисс - время в условных единицах, кратных 15периоду То импульсов генератора 29. Сигналы а - г формируются счетчиком 31, сигналл с выхода элемента 4 И-НЕ 35 представляет из себя импульс низкого уровня длительностью 16 То с периодом следования 20Тс = 256 То. Для выходных сигналов блока 7синхронизации выполняются следующиесоотношения,В интервале времени от 0 до 8 То действует напряжение высокого уровня сигнала 25и, а от 8 То до 16 То - напряжение высокогоуровня сигнала ж, которые управляют от-,крытием соответственно ключей 24 и 23 блока 5 уп ра вл ения.В интервалах времени от 2 То до 6 То и 30от 10 То до 14 То соответственно действуютнапряжения высокого уровня сигналов к ил, которые управляют ключами 25 в блоках8 и 9 при запоминанил сигналов управленияаттенюаторами 1 и 2, 35В интервале времени от 16 То до 256 Тоключи 25 блоков 8 и 9 закрыты, а блок 5управления не препятствует прохождению входных сигналов через аттенюаторы,коэффициент передачи которьх устанавливается под действием сигналов управления с выходов запомлнающих блоков 8 и9, С периодом 256 То процессы повторяются.С учетом рассмотренной последовательности действий блока 7 синхронизации устройство работает следующимобразом,На входы устройства должны бытьподаны исследуемые сигналы СВЧ с уровнем, достаточным для получения на выходе фазового детектора напряжения,превосходящее заданное опорное напряжение, причем тогда, когда один из каналов блоком 5 управления закрыт. В 55соответствии с циклом работы блока синхронизации сначала от момента 0 до момента 16 Т, открыт ключ 24 в блоке 5управления и во входной управляющей цепи аттенюатора 2 протекает наибольший ток, например 10 мА, который обеспечива:.; наибольшее ослабление сигнала в а 1 тенюэ торе, закрывая второй входной канал Фазо вого детектора, Начиная с момента 2 Т включается контур автоматического регулирования сигнала первого канала, В процессе регулирования до момента б То в блоке 4 сравнения вырабатывается остаточный сигнал рассогласования, устанавливающий практическое равенство продетектированного сигнала и заданного опорного напряжения Оз. В интервале от 8 То до 16 То сигналом блока синхронизации открыт ключ 28 блока 5 управления, и во входной управляющей цепи аттенюатора 1 протекает наибольший ток, закрывающий первый входной канал Фазового детектора, В интервале времени от 10 То до 14 То включен контур автоматического регулирования сигнала второго канала, благодаря работе которого к моменту 14 То вырабатывается второй остаточный сигнал рассогласования, обеспечивающий практическое равенство другого продетектированного напряжения заданному опорному напряжению, Полученные первый и второй остаточные сигналы рассогласования от моментов б То и 14 То до конца цикла запоминаются на конденсаторах 26 соответственно запоминающих блоков 8 и 9. В течение большей части цикла, когда ключи 25 запоминающих блоков закрыты, напряжения на конденсаторах 26 изменяются весьма мало, что определяется суммарным током утечки через сопротивление закрытого ключа и входное сопротивление операционного усилителя, не превышающим долей микроампера,Таким образом, в результате поочередного автоматического регулирования и запоминания сигналов рассогласования в момент измерения выходного напряжения фазового детектора, по которому в отсче- ном блоке рассчитывается искомая разность фаз, обеспечивается выполнениеравенств:К, Ощ,=д Ощ,=Оз,где Оп, и Оп - амплитуды сигналов в конце интервала времени работы контура автоматического регулирования в первом или втором канале на входе фазового детектора;Мц - коэффициент передачи амплитудного детектора,Учет переходных процессов при выключении и включении сигналов на входе Фазо 1688188вого детектора и при переходе к процессу авторегулирования, осуществляемый блоком синхронизации, позволяет избежать случайных ошибок и более точно поддерживать приведенное выше равенство, 5Использование данного способа и устройства в диапазоне. СВЧ для измерения разности фаз позволяет более точно выравнивать амплитуды сигналов и уменьшать суммарную амплитудно-фазовую погреш ность измерения до 9 й Зо, даже при недостаточно совершенных узлах СЕЧ, вносящих фазовые ошибки порядка б,Формула изобретения 15 1, Способ определения разности фаз разности электрических сигналов. заключающийся в том, что перед фазовым детектированием выравнивают амплитуды входных сигналов, а фазовое детектирование произ водят последовательным векторным суммированием выравненных сигналов и детектированием суммарного сигнала; а затем измеряют полученное напряжение и определяют разность фаз, о т л и ч а ю щ и й с я тем, что, с целью повышения точности измерения разности фаэ на сверхвысоких частотах, выравнивание амплитуд входных сигналов производят при поочередном отключении первого или второго входного сиг нала путем регулирования неоткл .ченного сигнала до получения равенства продетектированного напряжения заданному опорному напряжению.2. Устройство для определения разности фаз электрических сигналов, содержащее блок сравнения, два управляемых аттенюатора, выходы которых соединены с входами фазового детектора, выход которого соединен с входом отсчетного блока, о тл ича ющееся тем, что, с целью повышения точности измерения разности фаз на сверхвысоких частотах, в устройство введены источник опорного напряжения, два запоминающих блока, блок управления и блок синхронизации, причем выход фазового детектора соединен с первым входом блока сравнения, второй вход которого соединен с выходом источника опорного напряжения, а выход - с первыми входами первого и второго запоминающих блоков, вторые входы которых соединены соответственно с первым и вторым выходами блока синхронизации, а выходы запоминающих блоков - соответственно с управляющими входами первого и второго управляемых аттенюаторов и выходами блока управления, первый и второй входы которого соединены с третьим и четвергым выходами блока синхронизации.1688188Составитель Ю,Макаревич актор Т,Лошкарева Техред М.Моргентал Корректор М.Максимишинецз 3706 Тираж 391 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СС113035, Москва, Ж, Раушская наб., 4/5оизводстаенно-издательский комбинат "Патент", г, Ужгород, ул. Гагарина, 101
СмотретьЗаявка
4673419, 03.04.1989
ОРГАНИЗАЦИЯ ПЯ В-8942
РОГАЧЕВ СТАНИСЛАВ НИКОЛАЕВИЧ, ЗАЙКИН ИГОРЬ ВЛАДИМИРОВИЧ
МПК / Метки
МПК: G01R 25/00
Метки: разности, сигналов, фаз, электрических
Опубликовано: 30.10.1991
Код ссылки
<a href="https://patents.su/7-1688188-sposob-opredeleniya-raznosti-faz-ehlektricheskikh-signalov-i-ustrojjstvo-dlya-ego-osushhestvleniya.html" target="_blank" rel="follow" title="База патентов СССР">Способ определения разности фаз электрических сигналов и устройство для его осуществления</a>
Предыдущий патент: Способ определения величины развязки между каналами двухканального измерительного устройства
Следующий патент: Цифровой фазометр
Случайный патент: Способ подачи инструмента камнерезной машины