Устройство для передачи сигналов начальной синхронизации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1123113
Автор: Родькин
Текст
(56) 1. Авторское свидеВ 896783, кл . Н 04 Ь 7/2. Мартынов Е.М. Синсистемах передачи дискрний. М., "Связь", 1972,ельство ССС О, 1980. ронизация в тных сообще с. 199,ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРпо делАм изОБРетений и ОтнРытий АВТОРСКОМУ СВИДЕТЕЛЬСТ(54) (57) УСТРО 11 СТВО ДЛЯ ПЕРЕДАЧИ СИГНАЛОВ НАЧАЛЬНОЙ СИНХРОНИЗАЦИИ, содержащее п-разрядный регистр сдвига,выходы разрядов которого подключенык входам сумматора по модулю два идешифратора сигнала окончания рекуррентного цикла, выход которого подключен к К-входу КЯ-триггера управле.ния передачей, Б-вход которого соеди.цен с входом Пуск устройства, приэтом выход сумматора по модулю дваподключен к П-входу первого разрядаи-разрядного регистра сдвига, С-входкоторого соединен с входом "Тактустройства, о т л и ч а ю щ е е с ятем, что, с целью расширения функцио.нальных возможностей путем обеспечения передачи сигналов адресной начальной синхронизации, в него введены КБ-триггер переключения сигналовначальной синхронизации, блок установки адресных условий, четыре элемента И, два элемента ИЛИ, Р-триггер,дешифратор сигнала окончания передачисигнальной побитовой синхронизации идешифратор нулевого состояния и-разрядного регистра сдвига, выход которого через блок установки адресныхусловий подключен к Э-входам всехразрядов, кроме первого п-разрядного регистра сдвига, выходы разрядов которого подключены к входам дешифратора нулевого состояния и-разрядного ргистра сдвига и дешифратора сигнала окончания передачи сигнала побитовой синхронизации, при этом выходпоследнего разряда и-разрядного регистра сдвига подключен к первомувходу первого элемента И, к второмувходу которого подключен инверсныйвыход КЯ-триггера переключения сиг -налов начальной синхронизации, Я-вхокоторого соединен с входом Пускустройства, а прямой выход КБ-триггера переключения сигналов начальнойсинхронизации подключен к первымвходам второго и третьего элементов 11, причем выход дешифратора сигнала окончания передачи сигнала побитовой синхронизации подключен к второ-, му входу третьего элемента И и К-входу КБ в тригге переключения сигнаЮиай лов начальной синхронизации, инвериавь сньп выход которого подключен к первому входу четвертого элемента И, к ф второму входу которого подключен ин- М версньп выход КБ-триггера управле- ффффф ния передачей, при этом выходы пер- Вфф вого и второго элементов И. подклю- ф) чены к входам первого элемента ИЛИ, выход которого подключен к Р-входу О-триггера, инверсный выход которого подключен к первому входу четвертого элемента И, к второму входу которого подключен инверсный выход Ы-триггера управления передачей, при этом выходы первого и второго элементов И подключены к входам первого элемента ИЛИ, выход которого подключен к Р-входу О-триггера, инверсный выход которого подключен к вто1123 113 рому входу второго элемента И, а выходы третьего и четвертого элементовИ подключены к входам второго элемента ИЛИ, выход которого подключенк К-входу н-разрядного регистра сдвиИзобретение относится к технике передачи дискретной информации и может быть использовано в аппаратуре сеансной связи для формирования сигналов "Начало сообщения".Известно устройство для передачи сигналов начальной синхронизации, содержащее регистр сдвига, выходы которого подключены к входам сумматора по модулю два, выход которо го подключен к одному из сигнальных входов выходного переключателя, к другому сигнальному входу которого подключен выход датчика сигналов Точки", а к одному из управляющих 5 входов подключен первый выход датчика меток времени, а также два элемента совпадения, элемент задержки и элемент Объединения, при этом второй выход датчика меток времени под ключен к одному из входов первого элемента совпадения и к входу элемента задержки, выход которого подключен к одному из входов второго элемента совпадения, выход которого 25 и выход первого элемента совпадения через элемент объединения подключены к другому управляющему входу выходного переключателя, дополнительный выход регистра сдвига под ключен к другим входам элемента совпадения, а выход выходного переключателя подключен к входу регистрасдвига 111.Однако такое устройство имеет Ог райиченное применение, так как авто- корреляционные функции рекурретных последовательностей не максимальной длины имеют значительные боковые выбросы и по этой причине их применяют в каналах связи с высокими ,значениями отношения сигнал/помеха. Кроме того, в таком устройстве невозможно установить точное соотношение между интервалами передачи очек и рекуррентной последовательга и К-входу В-триггера, тактовыйС-вход которого соединен с входомнТакт" устройства , выходом ко -торого является прямой выход0-триггера.1 ности из-за переключений с передачи точек на передачу рекуррентной после. довательности и окончания передачи рекурентной последовательности по сигналам датчика меток времени.Наиболее близким техническим решением к предлагаемому является устройство для передачи сигналов начальной синхронизации, содержащее и-разрядный регистр сдвига, выходы разрядов которого подключены к входам сумматора по модулю два и дешифратора сигнала окончания рекуррентного цикла, выход которого подключен к К-входу КБ-триггера управления передачей, Б-вход которого соединен с входом "Пуск" устройства, при этом выход сумматора по модулю два подключен к 0-входу первого разряда и-разрядного регистра сдвига, С-вход которого Соединен с входом "Такт" устройства 2 ДНедостатком известного устройства являются ограниченные функциональные возможности из-за невозможности пере дачи рекуррентных последовательностей с различными начальными условиями, что не позволяет применить устройство для осуществления адресной начальной синхронизации, Кроме того, в известном устройстве отсутствует возможность передачи сигнала установ ления побитовой синхронизации.Цель изобретения - расширение функциональных возможностей путем обеспечения передачи сигналов адресной начальной синхронизации.Для достижения поставленной цели в устройство для передачи сигналов начальной синхронизации, содержащее и-разрядный регистр сдвига, выходы разрядов которого подключены к входам сумматора по модулю два и дешифратора сигнала окончания рекуррентного цикла, выход которого подключен к Е-входу КЯ-триггера управления пере-.з 11231 дачей, Я-вход которого соединен с входом "Пуск" устройства, при этом выход сумматора по модулю два подключен к 0-входу первого разряда ,и-разрядного регистра сдвига, С-вход. которого соединен с входом "Такт устройства, введены КБ-триггер переключения сигналов начальной синхрони. зации, блок установки адресных условий, четыре элемента И, два элемента1 О ИЛИ, П-триггер, дешифратор сигнала окончания передачи сигнала побитовой синхронизации и дешифратор нуле вого состояния и-разрядного регистра сдвига, выход которого через блок15 установки адресных условий подключен к 0-входам всех разрядов, кроме первого и-разрядного регистра сдвига, выходы разрядов которого подключены к входам дешифратора нулево 20 го состояния и-разрядного регистра сдвига и дешифратора сигнала окончания передачи сигнала побитовой синхронизации, при этом выход последнего разряда и-разрядного регистра сдви 25 га подключен к первому входу первого элемента И, к второму входу которого подключен инверсный выход КБ- триггера переключения сигналов начальной синхронизации, Б-вход которого соединен с входом Пуск устФ и ЗО ройства, а прямой выход КБ-триггера переключения сигналов начальной синхронизации подключен к первым входам второго и третьего элементов И, причем выход дешифратора сигнала оконча- З 5 ния передачи сигнала побитовой синхронизации подключен к второму входу третьего элемента И и К-входу КЯ-триггера переключения сигналов начальной синхронизации, инверсный 4 О выход которого подключен к первому входу четвертого элемента И, к второму входу которого подключен инверсный выход КБ-триггера управления передачей, при этом выходы первого и 45 второго элементов И подключены к вхо дам первого элемента ИЛИ, выход которого подключен к 0-входу П-триггера, инверсный выход которого подключен к первому входу четвертого 5 О элемента И, к второму входу которого подключен инверсный выход КБ-триггера управления передачей, при этом выходы первого и второго элементов И подключены к входам первого элемен 55 та ИЛИ, выход которого подключен к 0-входу П-триггера, инверсный выход которого подключен к второму входу 13 4второго элемента И, а выходы третьего и четвертого элементов И,подключены .к входам второго элемента ИЛИ, выход которого подключен к К в вхо и-разрядного регистра сдвига и К-входу П-триггера, тактовый С-вход которого соединен с входом "Такт" устройства, выходом которого является пря прямой выход П-триггера.На чертеже представлена структурная электрическая схема устройства для передачи сигналов начальной синхронизации. Устройство для передачи сигналов начальной синхронизации содержит и-разрядный регистр 1 сдвига, дешифратор 2 сигнала окончания рекуррент ного цикла, КБ-триггер 3 управления передачей, сумматор 4 по модулю два, КБ-триггер 5 переключения сигналов начальной синхронизации, 0-триггер 6, блок 7 установки адресных условий,первый 8, второй 9, третий 10 и четвертый 11 элементы И, дешифратор 12 сигнала окончания передачи сигнала побитовой синхронизации, первый 13 и второй 14 элементы ИЛИ .Устройство для передачи сигналов начальной синхронизации работает следующим образом.В исходном состоянии КБ-триггер 3 управления передачей и КБ-триггер 5 переключения сигналов начальной син хронизации находятся в нулевом состоянии, что обеспечивает наличие сигнала на выходе четвертого элемен-. та И 11, который через второй эле-мент ИЛИ 14 удерживает в исходном, состоянии и-разрядный регистр 1 сдвига и 0-триггер 6 по К-входам.При поступлении сигнала на вход "Пуск" устройства КБ-триггер 3 управ ления передачей и КБ-триггер 5 переключения сигналов начальной синхронизации устанавливаются по Б-входам в единичное состояние, тем самым разрешая работу и-разрядного регистра 1 сдвига и П-триггера 6, при этом за счет подачи сигнала с прямого .выхода КБ-триггера 5 переключения сигналов начальной синхронизации на первый вход третьего элемента И 10 обеспечивается связь 0-входа П"триггера 6 по своим инверсным выходам че. рез первый элемент ИЛИ 13, П-триггер 6 начинает работать в режиме деления частоты тактовых импульсов на два, тем самым обеспечивая формирова.3113 б 5 0 15 20 25 ЗО 35 40 45 50 55 112 ние на выходе устройства сигнала начальной синхронизации в виде точек.По первому тактовому импульсу пос ле сигнала "Пуск", в и-разрядный регистр 1 сдвига осуществляется запись адресных условий путем подачи сигнала с выхода дешифратора 15 нулевого состояния и-разрядного регистра сдвига через блок 7 установки адресных условий на соответствующие Э-вхо. ды регистра 1 сдвига и тактового импульса на С-вход п-разрядного регист ра 1 сдвига. По остальным тактовым импульсам осуществляется формирование рекуррентной комбинации в соответствии с установленными через сумматор 4 по модулю два обратными свя= зями выходов разрядов и-разрядного регистра 1 сдвига с 0-входом первого разряда и-разрядного регистра 1 сдвига.ДешиФратор 12 сигнала окончания передачи сигнала побитовой синхронизации формирует сигнал при образо. вании на выходах разрядов и в разрядного регистра 1 сдвига рекуррентной комбинации, соответствующей окончанию времени передачи сигнала по - битовой синхронизации в виде вы - рабатываемых П-триггером 6 точек. Техническая реализация дешифратора 12 сигнала окончания передачи побитовой синхронизации сводится к построе. нию логической схемы, формирующей выходной сигнал только при единственном сочетании выходных сигналов, Сигнал с выхода дешйфратора 12 сигнала окончания передачи сигнала побитовой синхронизации (точек) поступает на К-вход КЯ-триггера 5 переключения сигнала начальной синхронизации и вход второго элемента И 9, при этом происходит установка в исходное состояние КЯ-триггера 5 переключения сигнала начальной синхронизации, п-раз рядного регистра 1 сдвига и 0-триггера 6 за счет образования сигнала на выходе второго элемента И 9 и второго элемента ИЛИ 14. Установка КЯ-триггера 5 переключения сигнала начальной синхронизации вызывает отключение Э-входа 0-триггера 6 от собственного инверсного входа за счет снятия сигнала с первого входа третьего элемента И 10, соединенного с прямым выходом КЯ-триггера 5 переключения сигнала начальной синхронизации, и подключение его к выходу и-го разряда и-разрядного регистра 1 Ъсдвига за счет подачи сигнала с инверсного выхода КЯ-триггера 5 переключения сигнала начальной синхронизации на второй вход первого эле-, мента И 8. С поступлением очередного тактового импульса начинается процесс формирования рекуррентной комбинации с начальных условий, ко - торые вводятся описанным способом с блока 7 адресных условий. Сигна - лы разрядов рекуррентной комбинации поступают на 0-вход Э-триггера 6 и далее под действием тактовых импульсов,поступающих на С-вход 0- триггера 6;на выход устройства,Процесс формирования рекуррентной комбинации длится до появления на выходах и-разрядного регистра 1 сдвига конечной комбинации, при кото - рой дешифратор 2 сигнала окончания рекуррентного цикла формирует сигнал, который поступает на Е-вход КЯ-триггера 3 управления передачей, Установка КЯ-триггера 3 управления передачей по К-Входу приводит к окончанию передачи сигнала начальной синхрониза - ции и установке устройства в исходное состояние.Техническая реализация дешифратора 2 сигнала окончания рекуррентного цикла отличается от описанной реализации дешифратора 12 сигнала оконча - ния передачи сигнала побитовой синхронизации только задаваемой комбинацией на выходах разрядов и-разрядного регистра 1 сдвига. Изменение адресных условий производится соответствующими переключателями в блоке 7 адресных условий и изменением конечной комбинации рекуррентного цикла путем перестройки деиифратора 2 сиг - нала окончания рекуррентного цикла.Таким образом, предлагаемое устройство для передачй сигналов начальной синхронизации обеспечивает более широкие функциональные возможности, так как в нем могут передаваться рекуррентные И-последовательности с адресными условиями и сигналы побитовой синхронизации в виде точек, высокую точность поддержания постоянства отношения времепн передачи сигнала "Точки" к времени передачи ре - куррентной комбинации за счет использования регистра, сдвига как для генерирования рекуррентной комбинации, так и для отсчета времени передачи сигнала "Точки", отсутствие временных искажений при переключениях с1123113 э 8155/44 аж 634 Подписно атевт", г.У ал ППП ул.Проектная передачи сигнала побитовой синхронизации на передачу рекуррентной комбинации за.счет использования 0-триггера при передаче обоих видов сигналаначальной синхронизаии, а также 5 возможность установления любых фазовых соотношений между сигналом побитовой синхронизации и рекуррентнои комбинации за счет ввода адрес .ных условий.
СмотретьЗаявка
3616132, 07.07.1983
ПРЕДПРИЯТИЕ ПЯ Р-6120
РОДЬКИН ИВАН ИВАНОВИЧ
МПК / Метки
МПК: H04L 7/10
Метки: начальной, передачи, сигналов, синхронизации
Опубликовано: 07.11.1984
Код ссылки
<a href="https://patents.su/5-1123113-ustrojjstvo-dlya-peredachi-signalov-nachalnojj-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для передачи сигналов начальной синхронизации</a>
Предыдущий патент: Устройство поиска шумоподобных сигналов
Следующий патент: Датчик испытательных сигналов параллельного кода
Случайный патент: Приспособление для закатывания стеклянных банок жестяными крышками