Устройство для получения сигналов настройки синхронизации границ посылок в многоканальных системах связи с ортогональными синусоидальными сигналами

Номер патента: 649147

Авторы: Байдан, Гинзбург, Палочкин, Рахович

ZIP архив

Текст

Союз Советских Социадистицеских РеснублмкОП ИСАНИЕ ИЗОБРЕТЕН ИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ и бйЫ.4. ид-ву 26 ополнительное к а 06.01.77 (2нием заявки 2) Заявл 2969/18-09 ( Н 041 7/О с присое Государственный комитет СССР по делам нзооретений н открытий) Заявитель РОЙКИАНАЛЬНЫХИДА ЛЬНЫ МИ ПОЛУЧЕНИЯ СИГНАЛОВ НГРАНИЦ ПОСЫЛОК В МНОГОС ОРТОГОНАЛЬНЫМИ СИНАЛАМИ Изобретение относится к технике связи и может использоваться в многочастотных модемах с ортогональными сигналами и фазоразностной модуляцией.По основному авт. св.265935 известно устройство для получения сигналов настройки синхронизации границ посылок в многоканальных системах связи с ортогональными синусоидальными сигналами, содержашее интегратор, блок сравнения напряжений, блок управления и блок памяти номера конденсатора, выход интегратора подключен через ключ к запоминающему конденсатору и к блоку сравнения напряжений, а выход последнего соединен с блоком памяти номера конденсатора с минимальным зарядом, имеюшим выходы для сигналов настройки синхронизации, опережение или отстава ние. Интегратор содержит усилитель постоянного тока с набором интегрируюших конденсаторов, подключаемых в цепь обратной отрицательной связи через ключи, соединенные по цепям управления с блоком управления. Блок сравнения напряжений со 2 держит схему сравнения с запоминающим конденсатором, подключаемым к ее второму входу ключом, а выход схемы сравнения со 54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ СИСТЕМАХ СВЯЗИ единен непосредственно с входом блока памяти номера конденсатора и через схему ИЛИ с управляющим входом ключа подключения выхода интегратора к запоминающему конденсатору 111.Однако в данном устройстве имеются 5 значительные потери информации.Цель изобретения - уменьшение потериинформации.Для этого в устройство для получениясигналов настройки синхронизации границ посылок в многоканальных системах связи ос ортогональными синусоидальными сигналами,содержащее интегратор, блок сравнения напряжений. блок управления и блок памяти номера конденсатора, выход интегратора подключен через ключ 5 к запоминаюШему конденсатору и кблоку сравнения напряжений, а выход последнего соединен с блоком памяти номера конденсатора с минимальным зарядом, имеюгцим выходы для сигналов настройки синхронизации, опережение или отставание.Интегратор содержит усилитель постоянного тока с набором интегрируюцих конденсаторов, подключаемых в цепь обрапгной отрицательной связи через ключи. соединенные поцепям управления с блоком управления, блок сравнения напряжений содержит схему сравнения с запоминающим конденсатором, подключаемым к ее второму входу ключом, а выход схемы сравнения соединен непосредственно с входом блока памяти номера конденсатора и через схему ИЛИ с управляющим входом ключа подключения выхода интегратора к запоминающему конденсатору, введены последовательно соединенные амплитудный детектор, дополнительный интегратор, компаратор и квадратор, выход которого подключен к информационному входу интегратора, причем дополнительные выходы блоКа управления подключены к входам управления дополнительного интегратора.На чертеже изображена структурная электрическая схема предложенного. устройства,Устройство для получения сигналов настройки .синхронизации границ посылок содержит дополнительный интегратор 1, блок сравнения 2 напряжений, блок управления 3, блок памяти 4 номера конденсатора, ключ 5, запоминающий конденсатор 6, амплитудный детектор 7, дополнительный интегратор 8, компаратор 9 и квадратор 10. Дополнительный интегратор 1 содержит усилитель 11 постоянного тока, набор интегрирующих конденсаторов 12, ключи 13 и резистор 14. Блок сравнения 2 напряжений содержит схему сравнения 15 с запоминающим конденсатором 6, общую шину 16, ключи 5, 17 и схему ИЛИ 18. Дополнительный интегратор 8 содержит резистор 19, усилитель 20, ключи 21 и конденсаторы 22, а блок памяти 4 номера конденсатора - счетчик 23, блок памяти 24 и клапан 25.Устройство работает следующим образом.Для обеспечения работоспособности устройства синхронизации оценку положения границ посылок необходимо осуществлять не по принимаемому сигналу, а по его огибающей, которая, как известно, не зависит от сдвига несущей частоты сигнала.Отсчеты огибающей принимаемого сигнала, определяемые с помощью амплитудного детектора 7 и ключей 13 дополнительного интегратора 1, поступают на конденсаторы 12, соответственно и запоминаются в них, далее отсчеты последовательно поступают на компаратор 9, на второй вход которого последовательно поступают отсчеты, задержанные относительно первых на время, равное интервалу ортогональности. После прохождения отсчетов сигнала через ключи 13, компаратор 9 квадратор 10, поступления их на интегратор 8 и запоминания их там, замыкаются в соответствующем порядке ключи 13, разряжая конденсаторы 12 и подготавливая их к новому циклу работы.Количество конденсаторов 12 в дополнительном интеграторе 1 определяется числом35 4045 50 55 5 10 15 0 25 зо котельниковских отсчетов на одном периоде огибающей принимаемого многочастотного сигнала.В квадраторе 10 происходит образование сигнала, имеющего нулевой уровень на интервале, равном длительности защитного промежутка. Сигнал с выхода квадратора О поступает через резистор 19 на вход усилителя 20, Ключи 21 подсоединяют к усилителю 20 один из конденсаторов 22, в которых образуются напряжения соответствующие величине интегралов.На выходе интегратора 8 наблюдаются напряжения, минимальное из которых соответствует точному положению границ посылок. Определение и запоминание минимального напряжения, а также номера конденсатора 22, на котором оно наблюдается, происходит в блоке сравнения напряжений 2. С выхода блока сравнения 2 сигнал поступает в блок памяти 4.К началу каждого цикла сравнения счетчик 23 находится в нулевом положении, а в блок памяти 24 через, клапан 25 записана единица.,Счетчик 23 продвигается на единицу при подключении к схеме сравнения 15 очередного конденсатора 22 интегратора 8. Если окажется, что напряжение на подключенном конденсаторе 22 меньше предыдущего, то блок сравнения 2 выдает импульс, отпирающий клапаны 25 и положение счетчика 23 переписывается в блок памяти 24.Таким образом, в конце цикла сравнения в блоке памяти 24 окажется зафиксированным номер конденсатора 22 с минимальным зарядом. Начало интегрирования огибающей принимаемого сигнала совпадает с началом интегрирования в конденсаторах 12 и 22. Если в блок памяти 24, записано число, отличное от значения два, то выдается сигнал подстройки синхронизации границ посылок запаздывания или опережения в блок управления 3 в зависимости от номера конденсатора 22 с минимальным зарядом. Если указанный номер меньше двух, то выдается сигнал опережение, по которому синхронизация установит более позднее начало интегрирования путем сдвига счетной схемы в блоке управления 3 на соответствующее число шагов назад. Если этот номер больше двух, то происходит обратный процесс.Количес во конденсаторов 22 интегратора 8 можно взять любым, но не малым, причем чем их больше, тем точнее можно установить границы посылки.При любом количестве конденсаторов 22 время подстройки всегда остается одинаковым и равно примерно длительности двух посылок, так как по номеру, зафиксированному в блоке памяти 4 в конце одного цикла однозначно устанавливается направление и649147 Формула изобретения Г Составитель Т.МаркинаТекред О. Луговая Корректор Д.Мельниченко Тираж 774 Подписное Редактор.Л. Гельфм анЗаказ 578/54 ЯНИИПИ Государственного комитета СССР по делам изобретений и откр ьггий 113035, Москва, Ж, Рауш скан наб., д. 4/5 Филиал ППП Патент, г. Ужгород, ул. Проектная, 4число шагов подстройки, которая производится в блоке управления 3.В предложенном устройстве оценка положения границ посылок не зависит от сдвига несущей частоты сигнала. При этом достоверность измерения положения границ посылок при заданной инерционности блока памяти 4 увеличивается за счет использования на отдельных отсчетов группового сигнала, а ик совокупности на длительности защитного интервала, что уменьшает на (30 - 40%) потери информации при вхождении приемника в связь. Устройство для получения сигналов настройки синхронизации границ посылок в многоканальных системах связи с ортогональными синусоидальными сигналами по авт. св.265935, отличающееся тем, что, с целью уменьшения потери информации, введены последовательно соединенные амплитудный детектор, дополнительный интегратор, компаратор и квадратор, выход которого подключен к информационному входу интегратора, причем дополнительные вы О ходы блока управления подключены к входам управления дополнительного интегратора. Источники информации, принятые во внимание при экспертизе 1. Авторское свидетельство СССР265935. кл. Н 04 1. 7/02, 1970.

Смотреть

Заявка

2442969, 06.01.1977

ПРЕДПРИЯТИЕ ПЯ Р-6510, ЛЕНИНГРАДСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ ИМ. ПРОФ. М. А. БОНЧ-БРУЕВИЧА, ОДЕССКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ ИМ. А. С. ПОПОВА

ПАЛОЧКИН ЮРИЙ ПЕТРОВИЧ, БАЙДАН ИГОРЬ ЕМЕЛЬЯНОВИЧ, ГИНЗБУРГ ВИКТОР ВУЛЬФОВИЧ, РАХОВИЧ ЛЕВ МОИСЕЕВИЧ

МПК / Метки

МПК: H04L 7/02

Метки: границ, многоканальных, настройки, ортогональными, посылок, связи, сигналами, сигналов, синусоидальными, синхронизации, системах

Опубликовано: 25.02.1979

Код ссылки

<a href="https://patents.su/3-649147-ustrojjstvo-dlya-polucheniya-signalov-nastrojjki-sinkhronizacii-granic-posylok-v-mnogokanalnykh-sistemakh-svyazi-s-ortogonalnymi-sinusoidalnymi-signalami.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для получения сигналов настройки синхронизации границ посылок в многоканальных системах связи с ортогональными синусоидальными сигналами</a>

Похожие патенты