Переключатель линий
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 974585
Автор: Букин
Текст
нии,й и Изобретение относится к вычислительной технике и технике связи иможет быть использовано для переклю"чения магистралей в многомашинныхвычислительных комплексах.Известен переключатель линий,содержащий включенные между первойи второй линиями встречно-параллельно соединенные группы, каждая из которых состоит из последовательносоединенных по первым входам первого и второго элементов И, причем вторые входы первого элемента И первойгруппы и второго элемента И второйгруппы подключены к шине управле,ния 1 ,Недостатком известного устройстваявляется низкая помехозащищенность,обусловленная отсутствием взаимнойблокировки групп во время прохождения сигналов.Известен также переключатель линий, содержащий включенные междупервой и второй линиями встречнопараллельно соединенные группы, каж",дая из которых состоит из последовательно соединенных по первым входам первого и второго элементов И, 5причем вторые входы первого элементаИ первой группы и второго элементаИ второй группы подключены к шинеуправления, элемент памяти, неинвертирующий выход которого соединен свторым, входом первого элемента И второй группы, резисторно-емкостнойэлемент задержки, включенный на вде элемента памяти, и блок управлния 2.Недостатком данного переключате"ля является большая сложность, обусловленная наличием элементов памятии задержки в каждой группе, элемента. включенные между перво второй ли 3 97458ниями встречно-параллельно соединен-,ные группы, каждая из которых состоит из последовательно соединенныхпо первым входам первого и второгоэлементов И, причем вторые входы 5первого элемента И первой группы ивторого элемента И второй группыподключены к шине управления, элемент памяти, неинвертирующий выходкоторого соединен с вторым входом 1 Опервого элемента И второй группы,резисторно-емкостной элемент задержки, включенный на входе элементапамяти, и блок управления, блокуправления выполнен в виде элемента днеравнозначности, первый вход которого соединен с выходом первого элемента И первой группы, второй вход "с выходом первого элемента И второйгруппы, а выход через резистор ре- щзисторно-емкостного элемента задержки подключен к входу синхронизации и входу "Сброс" элемента памяти,инвертирующий выход которого соединен с информационным входом и подклю- ууцен к второму входу второго элементаИ первой группы.На фиг,1 изображена функциональная схема предлагаемого переключателя;на фиг.2 - временные диаграммы работы,зоПереклюцатель линий ( фиг.1) содержит первую 11 и вторую 1,2 линию,первую 2.1 и вторую 2,2 группы. 11 ервая ( вторая) группа состоит из последовательно соединенных по первым входам первого 3.1 ( 3,2 ) и второго 4.1ЭЗ4.2) элементов И. Крометого, пере-,ключатель линий содержит блок управ.ления, в состав которого входят шина5 управления, элемент 6 памяти ( триггер), резисторно-емкостной элемент7 задержки и элемент 8 неравнозначности.Резисторно-емкостной элемент 7задержки включает последовательносоединенные резистор 9 и конденсатор 10.Первый вход элемента И 3.1 группы2,1 подключен к первой линии .1 и квыходу элемента И, 4.2 группы 2.2, апервый вход элемента И 3.2 - к второйлинии и к выходу элемента И 4.1 группы 2,1.Второй вход элемента И 3.1 группы2.1 и второй вход элемента И 4,2группы 2.2 подключены к шине 5 управ- ффления переключателя,Второй вход элемента 3.2 группы2.2 соединен с неинвертируащим выхо 5 4дом элемента 6 памяти, а второй входэлемента И 4.1 группы 2. 1 - с инвертирующим выходом и информационнымвходом элемента 6 памяти,Первый вход элемента 8 неравнозначности связан с выходом элемента И 3,1группы 2.1, а второй вход - с выходомэлемента И 3.2 группы 2,2, Выходэлемента 8 неравнознацности через резистор 9 элемента 7 задержки соединенс объединенными входами "Сброс" и"Синхронизация" элемента 6 памяти,а через последовательную цепочку изрезистора 9 и конденсатора 10 элемента 7 задержки - с общим,.полюсом источника питания ( на фиг,1 не показан),Вход 5 элемента памяти соединен с положительным йолюсом источника (значениелогической "1 н) . Элементы И 3 и 4 каждой группы являются элементами стремя состояниями: "Нуль""Единица"и "Разомкнуто" (высокое выходйоесопротивление), Состояние элементазависит от сигнала на управляющем(втором) входе. Если сигнал на управляющем входе равен единице, элементнаходится в третьем состоянии. Если:же этот сигнал равен нулю, состояниеэлемента определяется состояниемпервого входа ( линии) .Резисторно-емкостной элемент 7,задержки служит для реализации необходимого временного сдвига сигналовв линиях. В качестве элемента 6 памяти используется фронтовой триггер.На фиг.2 а показан сигнал на линиина фиг.2 б - сигнал на линии1.2; на фиг.2 в - сигнал на второмвходе элемента И 3.2 (сигнал на прямом выходе элемента 6 памяти); нафиг.2 г - сигнал на выходе элементаИ 3.2 группы 2.2 ( сигнал на выходеэлемента И 4.2 группы 2.2); нафиг.2 д - сигнал на инверсном выходеэлемента 6 памяти; на фиг.2 е - сигнал на выходе элемента И 4. 1 группы2, 1 на фиг,2 ж - сигнал на шине 5управления (показано нулевое значение сигнала); на фиг.2 з - сигнална синхровходе элемента б памятисигнал на входе "Сброс" элементапамяти) .Заштрихованные области соответствуют разомкнутому (третьему )состоянию (фиг.2 г и е).Переключатель линий работаетследующим образом (фиг.1 и 2),На шину 5 управления подаетсясигнал разрешения (логический ":;")5 974585 6еская "1") пере- , . иэ линии 1.1 в линию 1.2 ( группа 2.1мер, передача раз- замкнута, группа 2.2 разомкнута).зависимости от Если теперь появляется нулевой сигнал1 и 1.2 возможны и в линии 1. 2 ( фиг. 2 Ь ), то, поскольомбинации, 1 усть, 5 ку на втором входе элемента И 3.2ный момент обе группы 2.2 держится "Единица"единичном состоя- (Фиг.2 в), состояние элемента И 3,2нулевом (фиг,2 а, не изменяется, остается третье состояние Фиг.2 г, а следовательно, и висутствует нуле е остальной части схемы изменений непроисходит (фиг.2 д,е и з), т.е, соппы 2.2 -:сигнал, храняется передача из линии 1.1 валом в линии 1.2, линию 1.2 ( продолжается передача сг.2 г), Такой .же линии, в которой раньше появился,элемента И 4.2, И "Ноль" ) Так происходит до тех пор,5 управления пода- пока сигнал "Ноль" в линии 1.1 неиг.2 ж). По этой изменяется на сигнал "Единица"де элемента И 3. 1 ( фиг.2 а ). При этом на выходе элеует единичный сиг- мента И 3 1 группы .2. 1 появляетсяольку на второй 20 единичный сигнал, на выходе элемента1 группы 2.1 пода неравнознацности - нулевой, кото.2 д), элемент 4.1 рый через элемент 7 задержки с зании "Разомкнуто" держкойС поступает на входы Сбросв элементов И 3.1 . и "Синхронизация" элемента 6 памяти2.2 единичные сиг ( фиг.2 з ) и изменяет его состояние.лемент 8 неравно- На втором входе элемента И 3.2 появ"й сигнал с его ляется "Ноль" (фиг.2 в), на выходеерез элемент 7 эа- тоже "Ноль (фиг.2 г), вследствиеброс" и "Синхрони- чего элемент И 4.1 переходит в третьеемента 6 памяти. Эв состояние (фиг.2 е), в результатеединичных сигна- чего группа 2,1 размыкается и прои 1,2 передача из исходит передача из линии 1.2 в литствует. нию 1.1. При пропадании нулевого сигинии 1.1 появляет- нала в линии 1.2 ( фиг.26) с выхода), он снимается с з элемента И 3.2 единичный сигнал.по,1 группы 2,1 и дается на вход элемента 8 неравнолемента 8 неравно- значности ( фиг.2 г), с выхода котоа которого снимает" рого по-прежнему снимается нулевойл Последний через сигнал на входы Сброс и "Синхрониой элемент 7 задержщ эация" элемента 6 памяти (фиг.2 э),поступает на вход сохраняя состояние последнего неизнхрониэации элемен- менным. Передача из линии 1.2 пре 2 з). Схема фронтово.- кращается, и переключатель линииизована так,что , приходит в исходное состояние.Сброс" отрабатывает- , Использование изобретения позвоотносительно входа ляет значительно упростить переключатель по сравнению с прототипомения единичного сигд н чного сиг- при сохранении основных характериснхронизация" элемен- тик. Данный переключатель содержитяется состояние по- в 1,8 раэ меньше корпусов ( конденчное (фиг.2 в и 2 д ), сатор плюс резистор считается за одинппы корпус),Формула изобретения или запрета (логичдачи, Пусть наприрешена ( фиг.2 ж). Всостояния линий 1.четыре различные кнапример, в начальлинии находятся внии, а триггер 6 вб и д) . В этом случаетирующем выходе првой сигнал ( фиг.2 вэлемента И 3,2 грусовпадающий с сигнт.е. "Единица" (фисигнал .и на выходепоскольку на шинуно "Разрешение" (фже причине на выхогруппы 2.1 существнал (.фиг.2 а). Посквход элемента И 4.на "Единица" ( фиг.находится в состоя(фиг.2 е), С выходои 3,2 групп 2.1 иналы подаются на эзначности и нулевовыхода снимается чдержки на входы "Сзация" (, фиг.2 э ) элТаким образом, прилах на линиях 1.1линии в линию отсуКак только на лся "Нуль (фиг,2 авыхода элемента 3подается на вход эзначности, с выходся единичный сигнарезисторно-емкостнки с задержкой Г"Сброс" и выход сита 6 памяти (фиг.го триггера 6 реалсигнал по входу "ся с опережением"Синхронизация",В момент появлнала на входе "Сита 6 памяти изменследнего на единивследствие чего элемент И 3.2 гру2.2 переходит в третье состояние( фиг,2 г), а элемент И 4.1 группы 2.1транслирует нулевой сигнал ( фиг.2 е).Таким образом, при соотношениисигналов линий 1. 1 и 1.2 "Ноль" и ""Единица" соответственно происходиткоммутацияпередачи нулевого сигнала Переключатель линий, содержащий включенную между первой и второй линиями встречно-параллельно соединен 7 974585 . 8ные группы, каждая из которых сос- :-емкостного элемента задержки подклютоит из последовательно соединенных чен к входу синхронизации и входупо первым входам первого и второго "Сброс" элемента. памяти, инвертирую-элементов И, причем вторые входы пер- щий выход которого соединен с инфорвого элемента И первой группы и второ- мационным входом и подключен к втого элемента И второй группы подключе рому входу второго элемента И первойны к шине управления, элемент памяти, группы.неинвертирующий вьход которого соединен с вторым входом первого элемента Источники информацииИ второй группы, резисторно-емкостной е принятые во внимание при экспертизеэлемент задержки, включенный на входе 1.Вгоз-ГН/ГР;ОпЬцз иссЬ. Аог 3,элемента памяти, .и блок управления, 1973 Восцеепф Йо С 5-ИО-Г-19,о т л и ч а ю щ и й с я тем, что, Г 9,4-40 1.пе .о 9 ь гцпс.с целью упрощения, блок управления 2. Техническая документация ПЮ СИвыполнен в виде элемента неравно в 4501 ( переключатель шины) 2 б 3.089.значности, первый вход которого сое- ,49 б.ЗЗ, блок элементов БЗ 949 бдинен с выходом первого элемента И управление расширителем). И., Инотипервой группы, второй вход - с выхо- тут электронных управляющих машин,дом первого элемента И второй гРУппы 1980, альбом Н 3, приложение 2 (проа выход через резистор резисторно- щ тотип),оставитель И.Форафонтовехред М, Тепер Корректор В,Прохнен ор Л,Мексеенк е е ейш 735/78 ВНИИПИ Госудапо дела И 3035, Иоскв йей еТираж 9 э 9 рственного коми изобретений и, Ж, Раушск шйй еййшшйешйш е еешш
СмотретьЗаявка
3245979, 17.02.1981
заявитель: fS-: S. п И. М. Букин -.: .: ; . -; ) рНЕ.; «
БУКИН ИГОРЬ МИХАЙЛОВИЧ
МПК / Метки
МПК: H03K 17/66
Метки: линий, переключатель
Опубликовано: 15.11.1982
Код ссылки
<a href="https://patents.su/6-974585-pereklyuchatel-linijj.html" target="_blank" rel="follow" title="База патентов СССР">Переключатель линий</a>
Предыдущий патент: Переключатель напряжения
Следующий патент: Сенсорный переключатель
Случайный патент: Прокатный валок с внутренним охлаждением