Частотный манипулятор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 873450
Автор: Кренев
Текст
ОПИСАНИЕИЗОБРЕТЕНИЯН АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(22) Заявлено 11 Л 1,80 (21) 2868582/18-09 (51)М. Кл,. Союз Советских Социалистических Республикс присоединением заявки Мо(23) Приоритвт -Н 04 , 27/10Н 03 С 3/00 Государственный комитет СССР по делам изобретений и открытий(53) УДК 621. 394. .542(088.8) Дата опубликования описания 1510,81(54) ЧАСТОТНЫЙ МАНИПУЛЯТОР Изобретение относится к радиосвязи и может использоваться дляполучения частотно-манипулированного сигнала со скругленными по выбранному закону фронтами манипуляции для5систем передачи дискретной информации с ограниченным спектром.Известен частотный Манипулятор,содержащий последовательно соединенные фазовращатель, первый балансныйамплитудный модулятор и выходной сумматор, другой вход которого соединенс выходом второго амплитудного модулятора 11Однако в известном устройстве недостаточная помехозащищенность,Цель изобретения в . повышение помехозащищенности путем подавлениявнеполосных излучений.цель достигается тем, что в час.тотный манипулятор, содержащий последовательно соединенные фазовращатель, первый балансный амплитудныймодулятор и выходной сумматор, другой вход которого соединен с выходом второго балансного амплитудногомодулятора, введены инвертор, двакоммутатора, три дешифратора, 0-триггер, три постоянных запоминающихблока, реверсивный счетчик, запомина-ЗО ющий блок, двоичный счетчик, сумматор, преобразователь код-частота,два преобразователя код-аналог, причем выход ннвертора соединен с первыми входами коммутаторов., вторые входы которых соединены с одним входомП-триггера, соединенным с входом первого постоянного запоминающего блока, выход которого через последовательно соединенные сумматор, второйпостоянный запоминающий блок и первый преобразователь код-аналог соединен с первым входом второго балансного амплитудного модулятора, второйвход которого и вход фаэовращателяявляются входом устройства, третьивходы коммутаторов объединены и соединены с входом инвертора и первымвходом Р-триггера, другой выход которого соединен с четвертыми входами коМмутаторов, пятые и шестые входы которых объединены и являютсятактовыми входами, седьмой и восьмойвходы одного коммутатора соединеныс выходом первого дешифратора, седьмой и восьмой входы второго коммутатора соединены с выходом второго дешифратора, соединенного с одним входом третьего дешифратора, выход которого соединен.с вторым входом О-триг"гера, выходы коммутаторов соединены с соответствующими входами реверсивного счетчика, выход которого соединен с входами первого и второго дешифраторов и входом запоминающего блока, выход которого через последовательно соединенные преобразователь код-частота и двоичный счетчик соединен с входом третьего дешифратора, другим входом сумматора и входом третьего постоянного запоминающего блока, выход которого через второй преобразователь код-аналог соединен с другим входом первого балансного амплитудного модулятора, причем вход инвертора является информационным входом устройства.На фиг.1 изображена структурная электрическая схема предлагаемого ма нипулятора; на фиг.2 - диаграммы, поясняющие работу устройства.Частотный манипулятор содержит инвертор 1, коммутаторы 2 и 3, реверсивный счетчик 4, дешифраторы 5 и -6, запоминающий блок 7, преобразова-. тель 8 код-частота, двоичный счетчик 9, дешифратор 10, 2 -триггер 11, постоянный запоминающий блок 12, сумматор 13, постоянные запоминающие блоки 14 и 15, преобразователи 16 и 17 код-аналог, балансные амплитудные модуляторы 18 и 19, Фазовращатель 20, выходной сумматор 21. 15 20 Частотный манипулятор работает следующим образом.На информационный вход подается бинарный сигнал (фиг,2 а), несущий информацию, а на вход тактовой частоты такт тактовые импульсы с периодом следования не больше, чем к длительности самого короткого информационного импульса (где к - число 40 разрядов двоичного реверсивного счетчика 41 . Эти тактовые импульсы подаются на один из четырех входов четырех схем логического умножения, входящих в состав первого и второго коммутаторов 2 и 3, состоящих из элементов И-ИЛИ. Условно обозначим две схемы И первого коммутатора 2 через А, первые 4 входа, и В - вторые четыре входа, а две схемы И второго коммутатора 3 через С и 3 . Таким образом через первый коммутатор 2 тактовые импульсы могут поступать на вход сложения реверсивного счетчика 4, а через второй коммутатор 3 на вход вычитания, Оба коммутатора 55 2 и 3 управляются дешифраторами 5 и 6 максимальной и минимальной кодовых комбинаций, 2 -триггером 11 и входным информационным сигналом. В зависимости от состояния схемы в целом тактовые.импульсы могут вообще не поступать на входы реверсивного счетчика 4 либо поступать, проходя через одну из четырех схем логического умножения (А, В, С или 2). 65 Кодовые комбинации с выхода реверсивного счетчика 4 поступают на входы дешифраторов 5 и б максимальной (Я,и минимальной(6 1,) кодовых комбинаций соответственно, а также на адресный вход запоминающего блока 7. Каждому адресу на его входе ставится в соответствие выходной код большей разрядности, решения которого соответствуют требуемому закону скругления Фронта частотной манипуляции. Этот код подается на преобразователь 8, с помощью которого осуществляется преобразование его в частоту следования импульсов, которые подаются на вход двоичного счетчика 9, С помощью этого счетчика осуществляется преобразование потока импульсов в двоичный код, период повторения которого пропорционален частоте следования импульсов. Последовательность кодовых слов с выхода двоичного счетчика 9 подается на информационный вход дешифоатора 10 по- мента манипуляции фазы на первую груп пу входов сумматора постоянного запоминающего блока и на адресные входы. Изменение состояния счетчика 4 под воэдействием тактовых импульсов показано на фиг.2 о, а изменение частоты следования импульсов с выхода преобразователя 8 - на фиг.2 6. Кодовые комбинации с выхода двоичного счетчика 9 поступают на адресные входы постоянного запоминающего блока 14, таблица истинности которого составлена таким образом, что последовательность кодовых комбинаций адреса выбирается выходную кодовую последовательность большей разрядности, значения которой пропорциональны мгновенным значениям амплитуды гармонического сигнала на его периоде. Эта последовательность кодовых комбинаций преобразуется в гармонический, сигнал с помощью преобразователя 16. Период повторения кодовых комбинаций адреса постоянного запоминающего блока 14 равен периоду повторения кодовых комбинаций гармонического сигнала на его выходе. Сигнал с инверсного выхода ЯР -триггера 11 подается на адресный вход постоянного запоминающего блока 12, Если на его адресный вход подается логический "0", то выбирается-разрядное слово Ко, которое подается на вторую групйу входов сумматора 13, который осуществляет суммирование текущего кола с первой группы выходов с кодом КО.Эначение К выбрано таким образом, что его суммирование с текущим кодом дает положительный сдвиг на 1/4 периода повторения кодовых слов с выхода двоичного счетчика 9. Если на вход адреса постоянного запоминающего блока 12 воздействует логическая "1", то выбирается код Ко, который, суммируясь с текущим кодом01)=ООВМ аоф+-) О Ьп ФФ)Ф,где О - амплитуда высокочастотного о сигнала; Ц - амплитуда модулирующего сигЮ нала; Я - закон изменения частоты мо дулирующего сигнала ЧфсЯФ 3 6, 8)=ООЬЬ Ф 1 ОзЖрф 1У 40 О изображен на фиг.2 Ъ,фиг.2 д.частотного манипуляторавид 45 Сигнал О,а О 1) на На выходе сигнал имеетО М:Ой 0 Я=+О о,эииУМ),Вьж = а =- от частота выход - ного сигнала.Изменение частоты выходного сигнала приведено на фиг.2В зависимости от значения информационного сигнала на выходе манипу" лятора и состояния 2 -триггера 11 в первый момент после включения устройства возможны четыре исходные состояния. Первое исходное; инф. - ф 1 ф, Й - "0"; второе исходное: инф., - фОф, 9 - "0"1 третье исходное : инф. - ф 1" 0- "1"; четвертое исходное : инф.дОф,- д 1. если в первый момент времени после включения двоичный реверсивный счетчик 4 находится в про. межуточном состоянии не в экстре где щ 1,Я ) в сумматоре 13, приводит к отрицательному сдвигу (задержке) на 1/4 периода повторения выходного текущего кода сумматора 13, Выходные кодовые слова воздействуют на адресные входы постоянного запоминающего бло-ка 15, таблица истинности которого аналогична таблице истинности постоянного запоминающего блока 14. Таким образом на выходе преобразователя 17 также формируется гармонический сигнал с фазой, отличной от фазы гармонического сигнала. снимаемого с выхода преобразователя 16 на 1 /2.6Сигналы с его выходов и преобразователя 17 подаются,на первые входы балансных амплитудных модуляторов 18 и 15 19. На второй вход балансного амплитудного модулятора 19 подается высокочастотный сигнал с частотой Юо который через фазовращатель 20 на "/2 подается на второй вход баланс ного амплитудного модулятора 18.Сигнал с выходов обоих балансных амплитудных модуляторов (БАМ) суммируется выходным сумматором 21, выход которого является выходом частотного манипулятора, Сигналы на выходе БАМ 1 18 и БАМ 2 19 представлены в виде мальном), то с выходов дешифраторов5 и б максимальной и минимальной кодовых комбинаций на четвертые и восьмые входы первого и второго коммутатора 2 и 3 соответственно воздействуют логические "1". Допустим, что вмомент включения на информационныйвход воздействует логическая "1",тогда на пятые входы обоих коммутаторов 2 и 3 воздействует логическая "1", а на первые после инвертирования - логический "0". Возможныдва исходных состояния 2 -триггера 11:первое - триггер находится в состоянии "0", т.е. на выходе й - "0", ана выходе Я - 1; и второе - триггернаходится в состоянии "1", т.е. навыходе О, - "1", а на выходе Л - "0",В первом случае логическая "1" воздействует на второй вход первого коммутатора 2 и на шестой вход второгокоммутатора 3, а логический "0" нашестой вход первого коммутатора 2 ина второй вход второго коммутатора3. Во втором исходном состоянии логические "1" заменяются на логические "0" на соответствующих входах обоих коммутаторов и наоборот.При первом исходном состоянии импульсы тактовой частоты проходятчерез схему совпадений Э и, следовательно, воздействуют на вычитающий вход реверсивного счетчика 4,который последовательно изменяет своисостояния. При достижении состояния Я (нулевое состояние) срабаУО 113тывает дешифратор б минимального кодового состояния, и логическая "1" на четвертом и восьмом входах второго коммутатора 3 заменяется на логический "0", и тем самым поступление тактовых импульсов на реверсивный счетчик 4 блокируется. Логический "0" с выхода дешифратора б подается также на инверсный вход стробирования дешифратора 10 момента манипуляции фазы, на информационный вход которого продолжают поступать кодовые комбинации с выхода двоичного счетчика 9. Для уменьшения внеполосных излучений манипуляцию фазы модулирующего сигнала на выходе преобразователя 17 целесообразно производить при его переходе через нулевой уровень напряжения. С этой целью, если выходной код двоичного счетчика 9 дразрядный, дешифратор 10 по инфомационному входу настраивается на ш .кодовую комбинацию. Таким образой вход стробирования дешифратора 10 выполняет функцию локалиэатора момента манипуляции фазы в области минимальной частоты следования импульсов на выходе преобразователя 8. По импульсу с выхода дешифратора 10, поступающему на вход записи-триггера 11, триггер устанавливается в состояние, соответствующее логическому уровню на его информационномвходе, т,е. в данном случае в состояние логической "1", Тем самым происходит манипуляция фазы сигнала с выхода преобразователя 17 на + и/2.Открывается схема логического умножения В, и тактовые импульсы начинают наступать на вход сложения реверсивного счетчика 4, а значит .частота выходного сигнала частотного манипулятора начинает возрастать от и)до ж+дЮ (интервал В, Ъна Фйг.2 д- е ). Начиная с этого момента, мгновенная частота выходного сигнала частотного манипулятора полностью определяется информационным сигналом и заданным законом изменения частоты. При достижении ревер сивным счетчиком 4 состояния Я 0 (единичное состояние) срабатывает дешифратор 5 и, логические "1 ф на четвертом и восьмом входах первого коммутатора 2 заменяются на логические "0", тем самым блокируя .по- туцление тактовых импульсов на счетчик 4На выходе частотного манипулятора формируется верхнее значение частоты а)р Ф Ь Ш (момент 1 на фиг.2 0 - 8, которое остается до тех пор, пока логическая "1" на информационном входе не сменится на логический "О" (момент 1 на фиг.2 б - е). После этого открывается схема совпадений С, и тактовые импульсы начи- З 0 нают поступать на вход вычитания реверсивного счетчика, уменьшая тем самым частоту следования тактовых импульсов с выхода преобразователя 8, а значит и частоту гармонических 35 модулирующих сигналов на выходах преобразователей 16 и 17. Частота выходного сигнала манипулятора уменьшается от верхнего значения ю 0 аЮ до величины несколько большей, чем 0 ,40 которая определяется минимальной частотой следования тактовых импульсов с выхода преобразователя 8. Длянадежной работы частотного манипулятора должно выполняться условиеващЧтакт 1нимальная частота следования импульсов с выхода префбразователя 8. Вэтом случае достигается надежная локализация момента манипуляции Фазы дешифратором 10, После выделения момента Фазовой манипуляции импульсов с выхода дешифратора 10 Э -триггер 11 устанавливается в состояние ф 0", код К на выходе постоянного запоминающего блока 12 заменяется на К 0 и происходит манипуляция фазы на - п/2 в сигнале на выходе КАП 2 17 (моментна фиг.2 ц - 9). Тактовые импульсы ф начинают поступать через схемулогического умножения А на вход .сложения реверсивного счетчика 4, тсм самым частота на выходе манипулятора уменьшается,по заданному закону от щ 0 до д Юо-ьо. (интервал 1,на фнг.2 а - е). Затем по достижении происходит блокировка тактовых импульсов, и схема устанавливается в устойчивое состояние, а на выходе манийулятора устанавливается частота ио-ьщ (моментна фиг.2 д-е) . Это устойчивое состояние сохраняется до замены логического "О" на информационном входе на логическую "1"; Далее процесс повтоояется в описанномпорядке.Таким образом, предложенное устройство позволяет подавлять внеполосные излучения путем скругления фронтов манипуляции по любому выбранному закону, повышая помехозащищенноСть.Формула изобретенияЧастотный манипулятор, содержащий последовательно соединенные фаэовращатель, первый балансный амплитудный модулятор и выходной сумматор, другой вход которого соединен с выходом второго балансного амплитудного модулятора, о т л и ч а ю щ и й с я тем, что, с целью повышения помехозащищенности путем подавления внеполосных излучений, введены инвертор, два коммутатора, три дешифратора, Э-триггер, три постоянных запоминающих блока, реверсивный счетчик, запоминающий блок, двоичный счетчик, сумматор, преобразователь код-часто- . та, два преобразователя код-аналог, причем выход инвертора соединен с первыми входами коммутаторов, вторые входы которых соединены с одним входом Р - триггера, соединенным с входом первого постоянного запоминающего блока, выход которого через последовательно соединенные сумматор, второй постоянный запоминающий блок и первый преобразователь код-аналог соединен с первым входом второго балансного амплитудного модулятора, второй вход которого и вход Фазовращателя являются входом устройства, третьи входы коммутаторов объединены и соединены с входом инвертора и первым входом 2 -триггера, другой выход которого соединен с четвертыми входами коммутаторов, пятые и шестые входы которых объединены и являются тактовыми входами, седьмой и восьмой входы одного коммутатора соединены с выходом первого дешифратора,седьмой и восьмой входы второго коммутатора соединены с выходом второго дешифратора, соединенного с одним входом третьего дешифратора, выход которого соЕдинен с вторым входом 2 -трит,гера, выходы коммутаторов соединены с соответствующими входами реверсивного счетчика, выход которого соединен с входами первого и второго дешифраторов и входОм запоминающего блока,выход котоРого через последовательно соединенные преобразователь код-частота и двоичный счетчик соединен с входом третьего дешифратора, другим входом сумматора и входом третьего постоянного запоминающего.блока, выход которого через второй преобразователь код-аналог соединен с другим входом первого балансного амплитудного модулятора, причем вход инвертора является информационным входом устройства,Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР873450 Ы-з Составитель Н.Лаэареватор Т.Веселова Техред Ж.Кастелевич Корректор М.Шар Закаэ 9079/86 01 исное ВНИИПИ ве по д ре 113035, Ж- . 4/5Лб УМЖС ыф Е Эчм ИПодпнного комитета СССРтений и открытий35, Раушская наб., д филиал ППП "1 Патент, г.Ужгород, ул.Проектная
СмотретьЗаявка
2868582, 11.01.1980
ЯРОСЛАВСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ
КРЕНЕВ АЛЕКСАНДР НИКОЛАЕВИЧ
МПК / Метки
МПК: H04L 27/10
Метки: манипулятор, частотный
Опубликовано: 15.10.1981
Код ссылки
<a href="https://patents.su/6-873450-chastotnyjj-manipulyator.html" target="_blank" rel="follow" title="База патентов СССР">Частотный манипулятор</a>
Предыдущий патент: Коммутатор
Следующий патент: Устройство для приема дискретных сигналов
Случайный патент: Устройство электродугового испарения металлов для нанесения покрытий