Цифровой частотомер с нониусной интерполяцией
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Совхоз Советских Социалнстнческнх Республик868612 ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ(23) ПриоритетОпубликовано 30,0981.Бюллетень Йо 36Дата опубликования описания 300981 О 01 й 23/00 Государственный комитет СССР яо делам изобретеиик я открыткаИзобретение относится к электроИэмерительной технике и может быть использовано при создании прецизионных цифровых частотомеров.Известен цифровой измеритель частоты, отношения двух частот и процентного отклонения измеряемой частоты от номинальной, содержащий входной формирователь, синхронизируемое запоминающее устройство, ключ, основной счетчик Импульсов, селектор периода измеряемой частоты, нониусную схему отсчета дополнительных разрядов, образованную формирователем последовательности импульсов нониусной частоты, схемой совпадения, нониусным ключом и расширителем импульсов, а также счетчики дополнительных разрядов, при этом измеритель частоты снабжен линейным преобразователем длительности остаточных интервалов, схемой ИЛИ и коммутатором, причем входы линейного преобразователя подключены к выходам расши,рителя импульсов, входного формирователя и схемы совпадения, а выход через схему ИЛИ, второй вход которой подключен к выходу синхронизируемого запоминающего устройства формирования временного измерительного интервала, подключен ко входу запускаформирователя последовательности импульсов нониусной частоты и черезкоммутатор, подключенный вторым входом к выходу нониусного ключа - ковходам счетчиком дополнительных разрядов Г 1 .Недостаток известного устройства - низкая точность измерения.Наиболее близким к предлагаемомупо техническому решению являетсяцифровой частотомер с нониусной интерполяцией, содержащий генераторобразцовой частоты, подключенный 15 через ключ синхронизации измерительного временного интервала с импульсами измеряемой частоты на выходевходного формирователя к блоку пересчета, выходы которого, соединены, 20 с входами схемы сравнения, другиевходы которой соединены с выходамизапоминающего счетчика, а входпоследнего через ключ селектора подключен к выходу ключа синхронизации, 25 причем другой вход ключа селекторачерез селектор присоединен к выходувходного формирователя, нониусныйключ, вход которого соединен с выходом блока сравнения, а выход - с ко довым входом пересчетного блока ивходом блока сравнения последовательностей, основной счетчик, соединенный через основной ключ с выходом входного формирователя и выходом пересчетного .блока, и нониусные счетчики по числу этапов интерполирования, при этом частотомер снабжен коммутатором и блоком управления пересчетом, включенным в цепь обратной связи пересчетного блока, причем первый управляющий вход его соединен с выходом пересчетной схемы, а его второй управляющий вход и управляющий вход коммутатора подключены к выходу блока сравнения опорной и йониусной последовательностей, при этом выход блока сравнения кодов через нониусный ключ и коммутатор подключен к входу нониусных счетчиков 21.Недостатком известного устройства является сложность конструкции и низкая точность измерения частоты,Цель изобретения - повышение точности устройства. Указанная цель достигается тем, что в цифровой частотомер с нониусной интерполяцией, содержащий последовательно соединенные генератор образцовой частоты, ключ синхронизации, блок пересчета и блок сравнения, выход которого подключен к первому входу нониусного временного селектора, выход последнего соединен, со вторым входом блока пересчета, с первым входом блокасравнения последовательностей и с первым входом коммутатора, второй вход которого подключен к выходу блока сравнения последовательностей, входной Формирователь, выход которого соединен с вторым входом ключа синхронизации, с первым входом основного временного селектора и с вторым входом блока сваънения последовательностей, завоминающий счетчик, выходы которого подключены ко вторым входам блока сравнения, основной счетчик, вход которого соеДинен с выходом основного временного селектора, второй вход которого подключен к второму входу нониусного временного селектора и к второму выходу блока пересчета, а также и нониусных счетчиков, подключейных к первым выходам коммутатора, введен формирователь кодов периода, первый вход которого соединен с выходом входного формирователя,1 второй его вход подключен к выходф ключа синхронизации, третьи входы - ко вторым выходам коммутатора, четвертый вход - к выходу блока сравнения последовательностей, пятый вход - к входу основного счетчика, а выход Формирователя кодов периода подключен к входу запоминающего счетчика.зформирователь кодов периода выполнен в виде последовательно соеди 5 1 О 15 2 О 25 30 35 40 45 50 55 40 65 ненных первого дополнительного временного селектора первого триггера, второго дополнительного временного селектора, первого дополнительного блока пересчета и второго дополнительного блока пересчета, последовательно соединенных второго триггера, третьего дополнительного временного селектора, элемента ИЛИ и третьего триггера, а также формирователя короткого импульса, вход которого соединен с вторым выходом первого триггера, причем выход формирователя короткого импульса подключен к второму входу третьего триггера, выход которого соединен с входом первого дополнительного временного селектора, а вход элемента ИЛИ подключен к входу второго. триггера.Второй дополнительный блок пересчета формирователя кодов периода выполнен в виде последовательно соединенных счетной декады и дешифратора, последовательно соединенных первого блока задержки, блока запрета и второго блока задержки, причем вход счетной декады подключен к входу первого блока задержки, а выход дешифратора соединен с вторым входом блока запрета.На Фиг. 1 представлена функциональная схема устройства; на фиг. 2 блок-схема Формирователя кодов периода на фиг. 3 - блок-схема второй пересчетной схемы формирователя кодов периода.Частотомер с нониусной интерполяцией содержит генератор 1 образцовой частоты, ключ 2 синхронизации, блок 3 пересчета, блок 4 сравнения, нониусный временной селектор 5, входной формирователь 6, формирователь 7 кодов периода, запоминающий счетчик 8, основной временной селектор 9, нониусные счетчики 10"-10 , основной счетчик 11, коммутатор 12, блок 13 сравнения. В свою очередь Формирователь 7 кодов периода состоит из временного селектора 14, триггеров 15 и 16, формирователя 17 короткого импульса, временного селектора 18, пересчетных блоков 19 и 20, элемента 21 ИЛИ, временного селектора 22 и триггера 23, при этом пересчетный блок 20 содержит счетную декаду 24, дешифратор 25, элемент 26 задержки, блок 27 запрета и элемент 28 задержки.Устройство работает следующим образом.В исходном состоянии, в которое схема переводится сигналами "Сброс" ключ 2, временной селектор 9 закрыты, блок 3 и счетчики 8, 10 и 11 находятся в исходном нулевом состоянии.Процесс измерения начинается с Формирования входным формирователем 6 первоо импульса входной измеряемой частоты Г, Под действием этогоимпульса открывается ключ 2, через который импульсы с генератора 1 образцовой частоты начинают поступать на блок 3. Первый же импульс, поступающий на блок 3, образует на выходе его положительный потенциал, который открывает временной селектор 9. Через открытый временной селектор9 .импульсы со входного формирователяб поступают на вход основного счетчика 11. Счетчик 11 насчитывает число целых периодов входного сигнала за некоторый образцовый временнойинтервал Т, формируемый блоком 3. Пока счетчик 11 подсчитывает количество укаэанных периодов, блок 20формирователя 7 кодов периода записывает в счетчик 8 код, соответствующий длительности 0,9 периода входнойисследуемой частоты путем пропускания на счетчик 8 импульсов с выхода ключа 2 в течение интервала времени между двумя соседними импульсами на выходе входного формирователя б, а также путем деления этого количества импульсов на соответствующем пересчетном блоке. По окончании формирования блоком 3 временного интервала Т напряжение на выходе блока 3 прекращается, в результате чего запирается временной селектор 9, прекращая поступление импульсов на счетчик 11, и открывается временной селектор 5. Пересчетный блок 3 при этом возвращается в исходное нулевое состояниеПоскольку на пересчетный блок 3 продолжают поступать импульсы с ключа 2, пересчетный блок вновь начинает эаполн"ться до тех пор, пока не наступит равенство кодов, записанныхв пересчетный блок 3 и счетчик 8. В этот момент сигнал с выхода блока 4 сравнения кодов, пройдя через временной селектор 5, возвращает в нулевоесостояние блок 3 и поступает на входы блока 13 сравнения и коммутатора 12. Процесс заполнения и сброса пересчетной схемы повторяется, при этом на выходе временного селектора 5 формируется нониусная последовательность, период повторения которой за счет соответствующего кода в счетчике 8 равен 0,9 Тх. Импульсы нониусной последовательности через коммутатор 12 поступают на вход первого нониусного счетчика 101 При совпадении фаз опорной (Ту) и нониусной (0,9 Т) последовательностей срабатывает блок 13 сравнения и, воздействуя на коммутатор 12, подключает импульсы нониусной последовательности ко вхоу второго нониусного счетчика 10 . Одновременно ,сигнал с выхода блока 13 сравнения поступает на формирователь 7 кодов периода, который добавляет в счетчик 8 количество импульсов, соответствующее коду 0,09 Тх в результате45Первый же импульс измеряемой последовательности, поступившей с временного селектора 9, проходит черезвременной селектор 22. При этом онперебрасывает триггер 23, запирающийвременной селектор 22, и через элемент 21 перебрасывает триггер 16,в результате чего открывается временной селектор 14. Импульс с выходавходного формирователя б поступаетна счетный триггер, перебрасываетего и начинает формировать на еговыходе прямоугольный импульс, равныйпериоду Т. Этот импульс открываетвременной селектор 18, в результате Щ чего на выходе пересчетного блока 20имеются импульсы, поступающие с ключа 2 с общим коэффициентом пересчета0,9. После поступления через временной селектор 14 следующего импульса 65 с формирователя б, триггер 15 пере 5 1 О 15 20 25 30 35 40 чего код, записанный в счетчике 8,начинает соответствовать коду 0,99 ТгВ дальнейшем работа частотомерапроисходит аналогично. Путем сравне"ния кодов блока 3 и счетчика 8 навыходе временного селектора 5 формируется нониусная последовательностьс периодом 0,99 Ту, импульсы которой поступают на нониусный счетчик10 до момента совпадения Фаз опорной и нониусной последовательностей.После этого в счетчик 8 добавляетсякод, соответствующий 0,009 Т и но"вая нониусная последовательностькоммутируется на вход нониусногосчетчика 10Сравнение опорной и нониусной .последовательностей по изменениюФазы следования импульсов одной последовательности относительно другой исключает необходимость в Формировании строго определенной длительности импульсов одной из последовательностей. Кроме того, использование одного Формирователя нониус"ных последовательностей для всех этапов интерполяции в сочетании с неизменным пересчетньаи блоком 3 и изменяемым кодом в счетчике 8, существенно упрощает устройство, значительно уменьшает объем оборудованияи приводит к повыаению точности измерения,Работа формирователя 7.кодов периода (фиг.2) происходит следующимобразом.В исходном состоянии после подачисигнала "Сброс" триггер 23 держитоткрытым временной селектор 22, триг-гер 16 держит закрытым временной селектор 14, счетный триггер 15, держит закрытым временной селектор 18,а пересчетный блок 19 (по соответствующему сигналу с коммутатора 12)имеет коэффициент пересчета равный 1.Второй блок 20 имеет коэффициентпересчета 0,9.868612 брасывается, запирается временной селектор 18, прекращая формирование кодов в счетчике 8, через формирователь 17 короткого импульса перебрасывает триггер 16 и запирает временной селектор 14.После первого срабатывания блока 13 сравнения коммутатор 12 меняет свое состояние, обеспечивая изменение коэффициента пересчета блока 19 с 1 до 10, а сам импульс блока 13 сравнения через элемент 21 воздействует на триггер 16 и вновь открывает временной селектор 14. Два очередных импульса формирователя 6 заставляют триггер 15 на длительность периода Тх бткрыть временной селектор 18, через который импульсы образцовой частоты поступают на пересчетные блоки 19 и 20. Поскольку общий коэф-, 1фициент пересчета теперь равен 0,09, то число импульсов на выходе блока .20 соответствует коду О, 0,09 Т. В дальнейшем схема работает аналогично. Каждое новое срабатывание блока 13 сравнения увеличивает коэффициент пересчета блока 19 в десять раз, благодаря чему блок 19 может быть сформирован иэ соответствующего количества счетных декад;Работа пересчетного блока 20 (фиг.З) с коэффициентом пересчета 0,9 происходит следующим образом.В данной схеме элемент 26 задержки осуществляет задержку импульсов на время, равное примерно половине периода следования импульсов генератора 1 образцовой частоты. Элемент 28 задержки осуществляет задержку импульсов на время, превышающее длительность периода тех же сигналовДешифратор 25 вырабатывает на своем выходе напряжение при насчете декадой 24 девяти импульсов после нулевого состояния, Таким образом, каждые девять импульсов из десяти со входа пересчетного блока поступают с некоторой задержкой на ее выход, а десятый импульс не пропускается блоком 27, который запирается сигналом с дешифратора 25.Таким образом, введение в цифровой частотомер с нониусной интерполяцией формирователя кодов периода позволяет упростить устройство и приводит к повышению точности измерения. 5 О 15 20 25 ЗО 35 40 45 50 55 8нен со вторым входом блока пересче-.та, с первым входом блока сравненияпоследовательностей и с первым входом коммутатора, второй вход которого подключен к выходу блока сравнения последовательностей, входнойформирователь, выход которого соединен с вторым входом ключа синхронизации, с первым входом основноговременного селектора, и с вторымвходом блока сравнения последовательностей, запоминающий счетчик, выходы которого подключены ко вторымвходам блока сравнения, основнойсчетчик, вход которого соединен свыходом основного временного селектора, второй вход которого подключенко второму входу нониусного временного селектора и к второму выходублока пересчета, а также и нониусныхсчетчиков, подключенных к первымвыходам коммутатора, о т л и ч а ю -щ и й с я тем, что, с целью повышения точности в него введен формирователь кодов периода, первый входкоторого соединен с выходом входногоформирователя, второй его вход подключен к выходу ключа синхронизации,третьи входы - к вторым выходам коммутатора, четвертый вход - к выходублока сравнения последовательностей,пятый вход - к входу основного счетчика, а выход формирователя кодовпериода подключен к входу запоминающего счетчика.2. Частотомер по п.1, о т л ич а ю щ и й с я тем, что формирователь кодов периода выполнен в видепоследовательно соединенных первогодополнительного временного селекторапервого триггера, второго дополнительного временного селектора, первого дополнительного блока пересчетаи второго дополнительного блока пересчета, последовательно соединенныхвторого триггера, третьего дополнительного временного селектора,элемента ИЛИ и третьего триггера,а также Формирователя короткого импульса, вход которого соединен свторым выходом первого триггера,причем выход формирователя короткогоимпульса подключен к второму входутретьего триггера, выход которогосоединен с входом первого дополнительного временного селектора, авХод элемента ИЛИ подключен к входувторого триггера.формула изобретения 1. Цифровой частотомер с нониусной интерполяцией, содержащий последовательно соединенные генератор образцовой частОты, ключ синхронизации, блок пересчета и блок срарнения, выход которого подключен к первому входу нониусного временного селектора, выход последнего соедибО 65 3. Частотомер по п,2, о т л ич а ю щ и й с я тем, что второй дополнительный блок пересчета формирователя кодов периода выполнен в виде последовательно соединенных счетной декады и де:ифратора, последовательно соединенных первого блока эадержкк, блока запрета и второго блока задержкь, причем вход счетной декады подключен к входу первого блока эадераки, а выход дешифратора соединен с вторым входом блока эапрета.Источники информации, принятые во внимание при экспертиэе 1. Авторское свидетельство СССР 9468180, кл. 6. 01 й 23/10, 11.07.73. 2. Авторское свидетельство СССР 9365660, кл. С 01 В 25/00, 28.06.71.868612 Составитель Л.ВоронинаТехред Ж.Кастелевич КорректорМ.Пож акто ко аказ Проектн 16/64 Тираж 735ВНИИПИ Государственногопо делам изобретениЯ и 3035, Москва, Ж, Раушс лиал ППП "Патент", г. Ужгор Подпи омитета СССР открытиЯ я наб., д. 4/5
СмотретьЗаявка
2873946, 21.01.1980
ХАРЬКОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНОЕ УЧИЛИЩЕ ИМ. МАРШАЛА СОВЕТСКОГО СОЮЗА Н. И. КРЫЛОВА
БЫКОВ ВИКТОР НИКОЛАЕВИЧ, КОРОВИН РЕМИР ВЛАДИМИРОВИЧ, УЛИТЕНКО ВАЛЕНТИН ПАВЛОВИЧ
МПК / Метки
МПК: G01R 23/00
Метки: интерполяцией, нониусной, цифровой, частотомер
Опубликовано: 30.09.1981
Код ссылки
<a href="https://patents.su/6-868612-cifrovojj-chastotomer-s-noniusnojj-interpolyaciejj.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой частотомер с нониусной интерполяцией</a>
Предыдущий патент: Многодиапазонное устройство измерения частоты
Следующий патент: Спектроанализатор биологических сигналов
Случайный патент: Автомат поперечного управления транспортным средством