Устройство для передачи информации псевдослучайными сигналами
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1392625
Автор: Есельсон
Текст
/ фиЛИСАНИЕ ИЗОБРЕТЕНИВТОРСКОМУ СВИДЕТЕЛЬСТВУаю Сл ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРпО делАм изОБРетений и ОтнРытии(56) Авторское свидетельство СССР У 1177940, кл. Н 04 Ь 25/08, 1984, (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ИНФОРМАЦИИ ПСЕВДОСЛУЧАЙНЫМИ СИГНАЛАМИ (57) Изобретение относится к радиотехнике. Цель изобретения - повышение быстродействия и надежности работы путем исключения нерабочих тактов из формируемой последовательности и сбойных ситуаций. Устр-во содержит ВЯ-триггер (Т) 1, регистр (Р) 5 сдвига, сумматор 6 по модулю два, инвертор 7, генератор 8 тактовьм импульсов, двоичный счетчик (ДС) 9, блок 1 О сравнения кодов, блок 17 ввода шифра, шифратор 18, эл-т ИЛИ-НЕ 19, блок 20 инверторов, блок 21 Т, Введены ключи 2 и 3, эл-т 4 запрета, НЯ-Т 11 н 16, блок 12 выделения 1-го и последнего импульсов серии, эл-т ЯО 139262 ИЛИ 13, два ормирователя коротких импульсов (фКИ) 14 фронта, два ФКИ 15 среза, Повышение быстродействия имеет место вследствие того, что все цифровые эл-ты устр-ва, в частности ДС 9, обнуляются последним импульсом (фронтом) сформированной последовательности тактовьм импульсов, не дожидаясь переполнения ДС 9, а также потому, что исключается дополнительное время на запись сигнала сообщений в блок 17, т.к. это время выделяется между срезом 1-го и фронтом последнего импульсов тактовой серии. Сбойные ситуации исключаются за счет запрета подачи тактового импульса на Р 5 во время записи в него сигнала сообщения и за счет исключения записи в блок 17 в моменты времени, ког 11да на него подаются сигналы Считыва ние" и "Сброс". При подаче "1" на вход "Стоп" устр-ва, БЯ-Т 11 переходит в состояние "0", ключ 2 закрывается, прекращая прохождение тактовых импульсов с генератора Я, 3 ил, 1392625Изобретение относится к радиотехнике и может быть использовано припередаче потоков информации, характеризующихся определенной статичес 5кой избыточностью.Цель изобретения - повьппение быстродействия и надежности работы путем исключения нерабочих тактов иэформируемой последовательности исбойных ситуаций,На Фиг,1 представлена структурнаяэлектрическая схема устройства дляпередачи информации псевдослучайными сигнала; на Фиг 2 - структурная 5электрическая схема блока ввода шифра; на Фиг,3 - структурная электрическая схема иннертора,Устройство содержит первый ВБтриггер 1, первый 2 и второй 3 ключи, 20элемент ЗАПРЕТ 4, регистр 5 сдвига,сумматор б по модулю дна, инвертор7 генератор 8 тактовых импульсов,двоичньп счетчик 9, блок 10 сравнения кодов, нторой ВБ-триггер 11,25блок 12 вьщеления первого и последнего импульсов серии, элемент ИЛИ3, первый 14-1 и второй 14-2 Формирователи коротких импульсов Фронта,первый 15-1 и второй 15-2 Формирова- ЗОтели коротких импульсов среза, третий ВБ-триггер 1 б, блок 17 вводапифра шифратор 18, элемент ИЛИ-НЕ19, блок 20 инверторон, инверторы20-1, 20-2 20-к, блок 21 триггерон, триггеры 21-1, 21-221-к.При этом блок 17 ввода шифра содержит в каждом канале ВБ-триггер 22,первый элемент ИЛИ 23, первый элементИ 24, второй элемент ИЛИ 25, второй 40элемент И 2 б, третий элемент И 27,четнертый элемент И 28, повторитель29 напряжения, Инвертор 7 содержитэлемент ЗАПРЕТ 30, элемент ИЛИ 31,ключ 32, инвертор 33, 45Устройство для передачи информации псевдослучайными сигналами работает следующьсч образом.В зависимости от нужной длины отрезка псевдослучайной последовательности (ПСП) н блоке 21 триггеровустановка длины отсечки ПСП записывает н двоичном коде число элементарных сигналов (раэрядон), Информацияиз блока 21 поступает параллельнымкодом в блок 20, где она иннертируетя, и далее подается на нходы блока О, Перед началом работы цифровые1 лементы устройства обнуляются подачей сигнала 1" на вход "Установка нуля", Пуск устройства осуществляется подачей сигнала "1" на Б-вход второго ВБ-триггера 11, на ньмоде которого формируется напряжение, открывающее первый ключ 2, на выходе которого появляются тактовые импульсы, генерируемые генератором 8, которые поступают на вход первого ключа 2, с вьмода которого, если устройство нключено н режим "Пуск", подаются на вход второго ключа 3 и через него - на вход двоичного счетчика 9. Последний подсчитывает количество тактовых импульсов и вьщает информацию в параллельном коде на блок 10, При совпадении дноичньж кодов, поданных на входы блока 10, он выдает сигнал "1" на первый ВБ-триггер 1, который переходит из состояния "0" в состояние "1", До тех пор, пока первый ВБ-триггернаходится в состоянии "0", т,е. до прихода сигнала "1" на его вход, с инверсного выхода первого ВБ-триггера 1 сигнал поступает на управляющий вход второго. ключа 3, разрешая прохождение через него тактовых импульсов. При поступлении на Б-вход первого ВБ- триггера 1 сигнала "1" с выхода блока 1 О он вьщает по инверсному выходу сигнал пО", запрещающий прохождение через второй ключ 3 тактовых импульсов с генератора 8, прошедших через открытый первый ключ 2. С выхода второго ключа 3 сформированная последовательность (серия) тактовых импульсов поступает на входы элементы ЗАПРЕТ 4 и блока 12 для выделения первого и последнего импульсов в серии. Выделенный первый импульс серии передним фронтом через первый формирователь коротких импульсов фронта 14-1 запускает в режим Считывание" блок 17 и одновременно на время, необходимое для считывания информации и ввода ее в параллельном коде через шифратор 18 в регистр 5, переводит элемент ЗАПРЕТ 4 в запертое состояние, чем предотвращается прохождение тактового импульса на тактовый сдвигающий) вход регистра 5 и исключается воэможность сбойной ситуации. После окончания записи информации запрет снимается и регистр 5 переходоит в режим сдвига записанного содержимого.Выделенный на втором входе блока 12 последний импульс через элемент3 13ИЛИ 13, ца второй вход которого (п 1 ред началом работы) подается сигнал"1" с входа "установка нуля" устройства, поступает на Б-вход двоичногосчетчика 9 и обнуляет его, на Б-входпервого НБ-триггера 1 и переводитего в положение "О", подготавливая кочередному рабочему циклу, и ца Бвход регистра 5, прекращая его работу по формированию, совместно с сумматором 6, включенным в цепь обратной связи, псевдослучайцой последовательности, На Б- и Н-входы третьего НБ-триггера 16 поступают короткие положительные импульсы соответственно с первого формирователя15-1 коротких импульсов среза и второго формирователя 14-2 коротких импульсов фронта, поэтому на прямом выходе третьего ББ-триггера 16 образуется положительный импульс напряжения, длительность которого равна времени между срезом первого и 111 роцтомпоследнего импульсов последовательности. Этим импульсом блок 17 переводится (по синхронизирующему входу)в режим приема информации очередногосообщения, т.е, для приема информациидополнительного времени не требуется.В блоке 17 повторители 29 напряженияобеспечивают развязку между цепью,по которой на Н-входы триггеров 22поступает сигнал "Сброс", и входамиввода информации на Н-входы этихтриггеров.1:сходя из необходимости передачитого или иного сообщения в блоке 17на один из триггеров 22 подается сигнал, Если сигнал подан в промежутоквремени, когда блок 17 открыт, посинхронизирующему входу, соответствующий триггер 22 принимает и запоминает полученную информацию, Каждыйтриггер 22 обеспечивает задание двухсообщений: соответственно при подачесигнала на Б-вход (установки в "1")и на Н-вход (установки в "0"), Еслисигнал поступает на Б-вход, то блок17 по сигналу "Считывание" вьщает11 11сигнал 1 н а один из входов шиф р а тора 1 8 , с выхода которого в регистр 5в параллельном коде поступают первыеразряды отрезка ПСП ,Таким образом , шифратор 1 8 з ад а е тначальные условия дл я работы ре гис тра 5 . Одновременно блок 1 7 в ьщ а е т1 11сигнал 1 н а один из входов эл емецта ИЛИ-НЕ 1 9, который подает си г ца л"О" ця вход ццверторя 7 и включает 10 15 О30 35 40 45 50 55 е 1 о,Если сигнал поступает ня Б-вход,то блок 17 по сигналу "Считывание",вьщяет ця один из входов шифратора18 сигнал 1 , я ня один из входовэлемента 11 ЛИЕ 1 Ч - сигнал "О"Свыходя элемента ИЛИ-НЕ 1 С 1 ця управлякп 1 ий вход инверторя 7 поступаетсигнал "1", выключающий инвертор 7,Регистр 5 осу 11 ествляет сдвиг записанной в нем последовательности в моменты времени, определяемые поступлениемця его первый вход тактовых импульсон с выхода второго ключа 3 черезоткрытый элемент ЗАПРЕТ 4, В сумматоре 6 происходит сложение по модулюдва соответствующих разрядов, например третьего и пятого разрядов регистра 5, С выхода сумматора 6 информация записывается в первый разряд регистра 5. С выхода регистра 5 элементарные сигналы поступают на информационный вход инвертора 7.Если на управляющий вход инвертора 7 подан с выхода элемента ИЛИ-НЕ19 сигнал "1", то последовательностьформируется без инверсии. Если же наего вход подан сигналО , то происходит инверсия элементарных сигналов ПСП, С выхода инвертора 7 в линию связи или на вход радиопередаюшего устройства поступает соответственно прямая или инверсная последовательность,Ицвертор 7 работает следующим образом,Если на информационный вход поступает сФормированная ПСП, а науправляющий вход - сигнал "1", элемецт ЗАПРЕТ 30 заперт и инвертированная ццвертором 33 ПСП на первьп входэлемента ИЛИ 31 и на выход инвертора 7 не поступает, Ключ 32 при этомоткрыт и неицвертируемая ПСП черезэлемент ИЛИ 31 поступает на выходинвертора 7,Если же ня управляющий вход подансигнал "О", ключ 32 заперт и неинвертировяцная ПОП не поступает на выход, а элемент ЗАПРЕТ 3 О открыт иинвертируемая инвертором 33 ПСП черезэлемент ИЛИ 31 проходит на выход инвертора 7,При этом повьппецие быстродействияимеет место вследствие того что всецифровые элементы устройства, вчастности двои чный счетчик 9, обнуля1392625 5ются последним импульсом (фронтом) сформированной последовательности тактовых импулвсов, не дожидаясь переполнения двоичного счетчика 9, а также потому, что исключается дополнительное время на запись сигнала сообщения в блок 17, так как это время выделяется между срезом первого и фронтом последнего импульсов тактовой серии, т.е, практически н течение всего времени формирования ПСП и выдачи ее в линию связи, Сбойные ситуации исключаются эа счет запрета подачи тактового импульса на вход регистра 5 во время записи н него сигнала сообщения и за счет исключения записи сигнала сообщения н блок 17 в моменты времени, когда на него подаются сигналы "Гчитывание" и "Сброс".При подаче сигнала "1" на вход Стоп устройства второй НЯ-триггер 1 переходит н состояние "0", первый ключ 2 закрывается, прекращая прохождение тактовых импульсон с выхода генератора 8. Формула изобретения 1,устройство для передачи информации псевдослучайными сигналами, содержащее генератор тактовых импульсов, последовательно соединенные двоичный счетчик, блок сравнения кодов и первый ВБ-триггер, блок иннерторов и блок триггеров, выходы которого подключены к соответствующим входам блока инверторон, выходы которого соединены с соответствующими вторыми входами блока сравнения ко дов, последовательно соединенные блок ввода шифра, шифратор, регистр сдвига и сумматор по модулю два, второй вход и выход которого подключены соответственно к второму выходу и информационному входу регистра сдвига, элемент ИЛИ-НЕ, входы которого подключены к вторым выходам блока ввода шифра, инвертор, управляющий вход которого подключен к выходу элемента ИЛИ-НЕ, а выход является выходом устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия и надежности работы путем исключения нерабочих тактов из формируемой последовательности и сбойных ситуаций, введены последовательно соединенные второй НЯ-триггер, Я- и 6В-входы которого являются входамиПуск" и "Стоп" устройства соответственно, первый ключ, информационныйнход и выход которого подключены квыходу генератора тактовых импульсови счетному входу двоичного счетчикасоответственно, второй ключ, управляющий вход которого подключен кинверсному выходу первого ВБ-триггера, и элемент ЗАПРЕТ, выход которого соединен с тактовым входом регистра сдвига, инверсный вход элементаЗАПРЕТ соединен с входом "Считывание"блока ввода шифра, элемент ИЛИ, первый вход которого является входомУстановка нуля 1 устройства, а выходподключен к объединенным В-нходамрегистра сдвига, первого ВБ-триггераи двоичного счетчика, последовательно соединенные блок выделения первого и последнего импульсов серии,вход которого подключен к выходу второго ключа, а с выхода указанногоблока последний импульс серии поступает на второй вход элемента ИЛИ, ипервый формирователь коротких импульсов фронта, выход которого подключенк инверсному входу элемента ЗАПРЕТ,первый формирователь коротких импульсов среза, вход которого объединенс входом первого формирователя коротких импульсов фронта, второй формирователь коротких импульсов фронта ивторой формирователь коротких импульсов среза, нходы которых объединеныи подключены к выходу элемента ИЛИ,третий НЯ-триггер, Я- и В-входыкоторого соединены соответственно 40с выходами первого формирователя ко"ротких импульсов среза и второгоформирователя коротких импульсовфронта, при этом прямой выход третьего ВБ-триггера подключен к входусинхронизации блока ввода шифра,вход "Сброс" которого соединен свыходом второго формирователя коротких импульсов среза, при этом выходстаршего разряда регистра сдвига соединен с информационным входом инвертора.2,устройство по и1, о т л и -ч а ю щ е е с я тем, что блок вводашифра содержит в каждом из ш каналов последовательно соединенные повторитель напряжения, ВЯ-триггер, прямой выход которого соединен с первымвходом первого элемента ИЛИ, второйвход которого подключен к иннерсному выходу ВБ-триггера и к первому входу первого элемента И, второй вход которого соединен с первым входом второго элемента ИЛИ и с Я-входом5 ВБ-триггера, В-вход которого соединен с вторым входом второго элемента ИЛИ, выход которого подключен к первому входу второго элемента И, второй вход которого подключен к выходу 10 первого элемента ИЛИ, третий и чет" вертый элементы И, выход первого элемента И подключен к первому входу третьего элемента И, а выход второго элемента И подключен к первому входу четвертого элемента И, при этом тактовые входы БЛ-триггеров всех каналов объединены и являются входом синхронизации блока ввода шифра, входом Считывание" которого являются объединенные вторые входы третьих и четвертых элементов И всех каналов, выходы которых являются соответственно вторыми и первыми выходами блока ввода шифра, входом "Сброс которого являются объединенные входы повторителей напряжения всех каналов.392625 миУ Составитель Н.ЛебедянТехред М.Дидык Редактор Н;Слободяник орректор Г,Решетник 0 Заказ 189 сное тная, 4 Производственно-полиграфическое предприятие, г, Уаг Пр 6 ТирамВНИИПИ ГосУдарственнопо делам изобретени 13035, Москва, Ж, Ра о комитета ССС и открытий шская наб., д.
СмотретьЗаявка
4160637, 19.11.1986
ВОЙСКОВАЯ ЧАСТЬ 33872
ЕСЕЛЬСОН СЕМЕН АЛЕКСАНДРОВИЧ
МПК / Метки
МПК: H04L 25/08
Метки: информации, передачи, псевдослучайными, сигналами
Опубликовано: 30.04.1988
Код ссылки
<a href="https://patents.su/6-1392625-ustrojjstvo-dlya-peredachi-informacii-psevdosluchajjnymi-signalami.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для передачи информации псевдослучайными сигналами</a>
Предыдущий патент: Электронный распределитель
Следующий патент: Формирователь цифрового линейного сигнала
Случайный патент: Система автоматического регулирования толщины и профиля полосы проката