Датчик телеграфного кода
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1261127
Авторы: Гендельман, Катин, Пенязь, Семенов
Текст
(5 Ц 4 Н 04 Е 15/04 ОПИСАНИЕ ИЗОБРЕТЕНИЯН А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(56) Авторское свидетельство СССРФ 1001496, кл. Н 04 1, 15/04, 1981.(57) Изобретение .относится к технике связи. Расширяется диапазон формируемых кодовых комбинаций. Датчиксодержит блок ввода сигналов 1, формирователь пусковых сигналов 2, мультиглексор 3, коммутатор (К) 4, блок ЯО 1261127 А 1 установки команд (БУК) 5, два блокасовпадения 6 и 9, адресный блок(АВ) 7, элемент запрета 8, оперативный запоминающий блок 10 и формирователь кода 11. Цель достигаетсявведением К 4 АБ 7, блока совпадения9 мультиплексора 3, преобразующегопараллельный код в последовательный,и БУК 5, отрабатывающего полныйцикл .команд при осуществлении считывания и записи разрядов кода знакадля выбранного столбца. Отличиемдатчика является также выполнениеК 4, БУК 5 и АБ 7, даны иллюстрациипримеров их выполнения. 3 э.п. ф-лы,4 ил.Изобретение относится к технике связи и может использоваться для построения датчиков телеграфных кодов, в частности датчиков кода Морзе.Цель изобретения - расширение диапазона формируемых кодовых комбинаций.На фиг. 1 представлена структурная электрическая схема предлагаемого датчика, на фиг. 2 - коммутатор, вариант выполнения на фиг, 3 - блок установки команд, вариант выполнения," на фиг. 4 - адресный блок, вариант выполнения.Датчик телеграфного кода содержит (фиг. 1) блок 1 ввода сигналов, формирователь 2 пусковых сигналов, мультиплексор 3, коммутатор 4, блок 5 установки команд, первый блок 6 совпадения, адресный блок 7, элемент 8 запрета, второй блок 9 совпадения, оперативный запоминающий блок 10, формирователь 11 кода. Коммутатор 4 содержит (фиг. 2) два блока 12 и 13 совпадения, два элемента 14 и 15 задержки и собирательный блок 16. Блок 5 установки команд содержит (фиг. 3) три собирательных элемента 17-19, генератор 20 и распределитель 21. Адресный бяок 7 содержит (фиг, 4) три счетчика 22-24, элемент 25 совпадения и мультиплексор 26,Датчик телеграфного кода работает следующим образом.Блок 1 ввода сигналов на первом выходе (фиг. 1) вырабатывает сигнал "Пуск записи, который поступает на третий вход пуска записи формирователя 2 пусковых сигналовОдновременно с этим на других выходах блока 1 ввода сигналов появляется двоичный промежуточный код в параллельной форме, который соответствует введенному знаку. Этот код поступает на сигнальные входы мультиплексора 3 (преобразователя параллельного кода в последовательный) и фиксируется на нем в течение всего времени записи. Время записи определяется формирователем 2 пусковых сигналов. На первом выходе формирователя 2 пусковых сигналов появляется сигнал "Установка записи", который держится на нем в течение времени, которое необходимо для записи кода из блока 1 ввода сигналов в оперативный запоминающий блок 10. При этом сигнал "Установка записи"На второй группе выходов адресного блока 7 на выходе мультиплексора 26 имеется код записи адреса первого столбца. Этот код на второй группе выходов адресного блока 7 держится в течение всего времени запи 40 45 50 55 си первого знака, вводимого в ОЗУ 10в поле первой строки. После записипервого разряда кода знака в ОЗУ 10на первом выходе блока 5 установкикоманд формируется сигнал, которыйпоступает на установочный шестойвход, адресного блока 7 (тактовыйвход счетчика 22). По этому сигналуна выходах адресного блока 7 появляется новый код адреса второй строки. Этот код обеспечивает прохождение в ОЗУ 10 через мультиплексор 3второго разряда кода знака так же,как указывалось. На информационный 10 15 20 25 30 35 с второго выхода формирователя 2пусковых сигналов параллельно поступает на первый вход коммутатора 4,блок 12 совпадения, четвертый входуправления записью адресного блока7 (счетчик 22) и второй вход установки записи блока 5 установки команд, собирательный элемент 17,В исходном состоянии на первой группе выходов адресного блока 7 (счетчик 22) имеется код адреса записи первого разряда строки (фиг. 4 устанавливающийся по цепи сброса в момент включения датчика и поступающий параллельно на адресный вход строк оперативного запоминающего блока (ОЗУ)10 и на управляющие входы мультиплексора 3. Мультиплексор 3, преобразующий параллельный код в последовательный, пропускает в этом случае на свой выход только первый разряд параллельного кода, который поступает на его входы от блока 1 ввода сигналов, Одновременно блок 5 установки команд (фиг, 3) вырабатывает на своем третьем выходе, на выходе собирательного элемента 19 сигнал команды "Запись", а на втором выходе, на выходе собиратель ного элемента 18, - сигнал команды "Выбор кристалла". В момент формиро- вания сигнала команды "Выбор кристалла осуществляется запись первого элемента параллельного кода знака в ОЗУ 10 по установленному адресу, т.е. в первую ячейку первой строки первого столбца.0 15 вход ОЗУ 1 О элементы кода знака поступают через элемент 8 запрета.Код адреса записи выбранного столбца остается неизменным,а блок 5 установки команд, как указывалось, Б отрабатывает полный цикл команд, задаваемый генератором 20 (фиг. 3) для записи второго разряда кода знака. Этот процесс продолжается до тех пор, пока не записываются все строчные разряды кода знака для выбранного столбца записи. После записи каждого разряда кода знака счетчик 22 адресного блока 7 и распределитель 21 блока 5 установки команд приводятся в исходное состояние по сигналу третьего выхода коммутатора 4 выходу собирательного блока 16 (фиг. 2). По окончании за - писи всех разрядов кода первого 20 вводимого знака в адресном блокесчетчик 23 сигналом с первого выхода коммутатора 4 с выхода элемента 14 задержки устанавливается в состояние, при которомна второй группе 2 выходов адресного блока 7 устанавливается адрес вторОго столбца записи. Этим же сигналом приводится в исходное состояние цепь пуска записи Формирователя 2 блока 1. ЭО Сигнал с третьего выхода коммутатора 4 соответствует установке адреса (и+1) строки адресного блока 7, т.е. полному окончанию записи вводимого кода знака. В результате уста новки адреса (и+1) строки на девятом выходе адресного блока 7 появляется сигнал, который поступает на третий вход коммутатора 4. Этот сигнал, пройдя блоки 12 и 13 совпа дения, два элемента 14 и 15 задержки и собирательный блок 16 с его первого выхода коммутатора 4 устанав. ливает новый адрес столбца записи (в данном случае - второй) и.приво дит сигналом со своего третьего выхода и исходное состояние счетчик 22 адресного блока 7 и таким образом подготавливает ОЗУ 10 к примеру первого разряда кода нового знака. 50 При поступлении из блока 1 ввода сигналов кода второго знака указанный процесс записи новой строки кода повторяется. В момент записи сигналы с выхода блока ОЗУ 10 отсутствуют,55 так как второй блок 9 совпадения заперт. Этот процесс может длиться до полного заполнения ОЗУ 10. форинрователь 11 кода тем временем формирует на первом выходе знак кода, введенный ранее.Процесс считывания знака из ОЗУ 10 производится следующим образом. После окончания Формирования предыдущего знака на выходе датчика с второго выхода формирователя 11 появляется сигнал Пуск считывания который подается на четвертый вход формирователя 2 пусковых сигналов. В случае одновременного прихода сигналов Пуск записи" и "Пуск считывания" формирователь 2 пусковых сигналов запоминает оба эти сигнала и обеспечивает приоритет сигнала "Пуск считывания" во избежание нарушения интервала между знаками, которые выдаются формирователем 11 кода.Сигнал "Установка считывания" с второго выхода формирователя 2 пусковых сигналов параллельно поступает на второй вход коммутатора 4, пятый вход адресного блока 7, третий вход блока 5 установки команд, вторые входы первого и второго блоков 6 и 9 совпадения и элемента 8 запрета.В исходном состоянии на второй группе выходов адресного блока 7 име. ется код адреса считывания первой строки записанного ранее первого знака. Этот код адреса считывания первой строки первого знака, ранее записанного в ОЗУ 10, поступает параллельно на его адресный вход строк. Выход мультиплексора 3 при этом блокируется элементом 8 запрета. Одновременно блок 5 установки команд вырабатывает на своем третьем. выходе сигнал команды "Считывание", а на втором выходе сигнал команды "Выбор кристалла", команда "Выбор кристалла" обеспечивает момент считывания информации из ячейки памяти по установленному адресу, На второй группе выходов адресного блока 7 имеется код считывания адресов первого столбца. Этот код на выходе1адресного блока 7 держится в течение всего времени считывания кода ранее записанного первого знака. Итак, в начальной стадии считывания на выходе ОЗУ 10 появляется считываемый сигнал, соответствующий первому разряду первой строки считывания. Кодовые сигналы, поступающие с выхода ОЗУ 10, в соответствиис порядком считывания разрядов кода через второй блок 9 совпаденияпоследовательно передадутся н формирователь 11 кода, Ввод знаков вформирователь 11 кода синхронизируется сигналами с четвертого выходаблока 5 установки команд через первый блок 6 совпадения, После считывания первого разряда кода знакаиз ОЗУ 10 на первом выходе блока 5формируется сигнал, который поступает на установочный (шестой) входадресного блока 7 (первый вход счетчика 22), По этому сигналу на выходах адресного блока 7 на выходахсчетчика 22 и мультиплексора 26 появляется код адреса второго разрядапервой считываемой строки. Этот кодобеспечивает выход из ОЗУ 10 второго разряда кода знака. Код адреса выбранного столбца считывания остается неизменным, а блок 5 установки команд одновременно отрабатывает цикл команд для считывания второго разряда кода знака. Этот процесс продолжается до тех пор, пока не считываются все строчные разряды кода знака для выбранного столбца считывания. После считывания каждого разряда кода знака счетчик 22 адресного блока 7 и блок 5 установки команд приводятся в исходное состояние как и при уже УКазанном процессе записи,По окончании считывания всех разрядов кода первого считываемого из ОЗУ 10 знака на втором входе адресного блока 7 появляется сигнал с второго выхода коммутатора ч. При этом на второй группе выходов адресного блока 7 устанавливается адрес второго столбца считывания. Таким образом, ОЗУ 10 подготавливатся для считывания второго знака. При поступлении от формирователя 11 кода очередного сигнала пуска считывания, который появляется после окончания формирования предыдущего знака, указанный процесс считывания повторяется. В момент считывания сигналы с выхода ОЗУ 10 поступают на информационный вход формирователя 11 кода. формирователь 11 в свою очередь формирует необходимый код (например, код Морзе или МТК 2 в зависимости от конкретного исполнения ОЗУ 10),который с его выхода поступает в манипуля - ционную линию передающего устройства. 5 1 О 15 20 25 30 35 40 45 50 55 формула изобретения 1. Датчик телеграфного кода, содержащий блок ввода сигналов, вход и сигнальный выход которого соединены соответственно с первым и третьим входами формирователя пусковых сигналов, четвертый вход и первый выход которого соединены соответственно с выходом формирователя кода и с вторым входом первого блока совпадения, а также оперативный запоминающий блок и элемент запрета, о т л и ч а ю щ и й с я тем, что, с целью расширения диапазона формируемых кодовых комбинаций, в него введены коммутатор, адресный блок, блок установки команд, мультиплексор и второй блок совпадения, первый вход и выход которого соединены соответственно с выходом оперативного запоминающего блока и с первым входом формирователя кода, к второму входу которого подключены выход первого блока совпадения, второй вход которого соединен с вторым входом второго блока совпадения, с вторым входом элемента запрета, к первому входу которого подключен выход мультиплексора, с третьим входом блока установки команд, с пятым входом адресного блока, сигнальные выходы которого подключены к адресным входам оперативного запоминающего блока,и с вторым входом коммутатора, кпервому входу которого подключенвторой выход формирователя пусковыхсигналов, первый вход которого соединен с первым входом адресногоблока, соответствующие сигнальныевыходы которого подключены к управляющим входам мультиплексора, и спервым выходом коммутатора, второйвыход которого подключен к второмувходу адресного блока, третий входкоторого соединен с третьим выходомкоммутатора, к третьему входу которого подключены синхронизационныйвыход адресного блока, и с первымвходом блока установки команд, второй вход которого соединен с вторымвыходом формирователя пусковых сигналов и с четвертым входом адресно 1 .Тго блока, к шестому входу которогоподключен первый выход блока установки команд, второй и третий выходы которого соединены с командными входами оперативного запоминающе 1261127го блока, к информационному входу которого подключен выход элемента запрета, четвертый выход блока установки команд подключен к первому входу первого блока совпадения, при этом кодовые выходы блока ввода сигналов соединены с информационными входами мультиплексора.2. Датчик по п. 1, о т л и - ч а ю щ и й с я тем, что коммутатор содержит два элемента задержки, два блока совпадения и собирательный блок, к входам которого подключены выходы элементов задержки, к входам которых подключены выходы блоков совпадения, вторые входы которых объединены, при этом первые входы первого и второго блоков совпадения являются соответственно первым и вторым входами коммутатора, третьим входом, первым, вторым и третьим выходами которого являются соответственно второй вход первого блока совпадения, выход первого элемента задержки, выход второго элемента задержки и выход собиратель. ного блока3. Датчик по п. 1, о т л и ч а - ю щ и й с я тем, что блок установки команд содержит распределитель, три собирательных элемента и генератор, выход которого подключен к третьему входу распределителя, второй вход которого соединен с выходом первого собирательного элемента,при этом первый вход распределителя и входы первого собирательногоэлемента являются соответственнопервым, вторым и третьим входами 5 блока установки команд, первым, вторым,третьим и четвертым выходами которого являются соответственного одинвыход распределителя, выходы второго и третьего собирательных элементов, к входам которых подключеныдругие выходы распределителя, и соответствующий вход второго собирательного элемента.4. Датчик по п. 1, о т л и -ч а ю щ и Й с я тем, что адресныйблок содержит три счетчика, элементсовпадения и мультиплексор, к однимвходам которого подключены выходывторого и третьего счетчиков, пеРвыевходы которых объединены, а входыэлемента совпадения соединены с вторым входом и с соответствующими выходами первого счетчика, при этомвторой вход второго счетчика, второйвход третьего счетчика, первый входпервого счетчика, другие входы мультиплексора и второй вход первогосчетчика являются соответственнопервым, вторым, третьим, четвертым,пятым и шестым входами адресногоблока, сигнальными выходами которогоявляются выходы первого счетчикаи выходы мультиплексора, причем выход элемента совпадения является 35 синхронизационным выходом адресногоблока.12 б 127 Составитель Л, ИоскевиТехред И.Попович Редактор С.Лисина Коррек Знмокосо каз 524 Тираж 624Государственного комитета СССРделам изобретений и открытийМосква, Ж, Рауюская наб., д.4/ Подписное ВН 11303 Проектная роизводственно-полиграфическое предприятие, г. Ужгор
СмотретьЗаявка
3884030, 12.04.1985
ПРЕДПРИЯТИЕ ПЯ Р-6721
СЕМЕНОВ АЛЕКСАНДР АЛЕКСЕЕВИЧ, КАТИН МИХАИЛ ИСААКОВИЧ, ПЕНЯЗЬ АНАТОЛИЙ ИЛЬИЧ, ГЕНДЕЛЬМАН ЛЕВ СИМХОВИЧ
МПК / Метки
МПК: H04L 15/04
Метки: датчик, кода, телеграфного
Опубликовано: 30.09.1986
Код ссылки
<a href="https://patents.su/6-1261127-datchik-telegrafnogo-koda.html" target="_blank" rel="follow" title="База патентов СССР">Датчик телеграфного кода</a>
Предыдущий патент: Переключающее устройство в. г. вохмянина
Следующий патент: Приемное оконечное устройство стартстопных сигналов
Случайный патент: Устройство для решения задач нелинейного программирования