Устройство для приема дискретной информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 758544
Автор: Сулимов
Текст
ОП ИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистинеских Республик(51)М. Кл,Н 0 й1/16 Государственный комитетк СССРпо делам изобретенийи открытий(54) УСТРОЙСТВО ДЛЯ ПРИЕМА ДИСКРЕТНОЙ ИНФОРМАЦИИИзобретение относится к электросвязи и может использоваться для построения аппаратуры с решающей обратной связью,Известно устройство для приема дискретной информации, содержащее объединенные по входу анализатор и декодер, выход которого подключен к последовательно соединенным первому накопителю, первому клапану и приемнику информации, а также второй накопитель и последовательно соединенные блок управления и второй клапан, при этом управляющий выход анализатора подключен к первому вхо ду второго клапана, а выходы "ошибка" и "запрос" анализатора подключены к второму и третьему входам второго клапана и первому и второму входам блока управления, второй вы ход которого подключен к первому управляющему входу второго накопителя, выход которого подключен к выходу первого клапана 11 . Однако, у известного устройства недостаточная достоверность принимаемой информации. Цель изобретения - повышение достоверности принимаемой информации. ЭОДля этого в устройство для приема дискретной информации, содержащее объединенные по входу анализатор н декодер, выход которого подключен к последовательно соединенным первому накопителю, первому клапану и приемнику информации, а также второй накопитель и последовательно соединенные блок управления и второй клапан, при этом управляющий выход анализатора подключен к первому входу второго клапана, а выходы "ошибка" и "запрос" анализатора подключены к второмуи третьему входам второго клапана и первому и второму входам блока управления, второй выход которого подключен к первому управляющему входу второго накопителя, выход которого подключен к выходу первого клапана, введены элемент ИЛИ, детектор разблокировки, элемент задержки и буферный накопитель, а также последовательно соединенные счетчик, элемент И и блок памяти, выход которого подключен к второму управляющему входу второго накопителя, к информационному входу которого подключен выход буферного накопителя, вход которого ббъединен со входом первого клапана,управляющему входу которого подключен выход элемента ИЛИ и вход детектора разблокировки, выход которогоподключен к второму входу блока памяти и к первому дополнительномувходу блока управления, к второмудополнительному входу которого подключен второй выход второго накопителя,при этом выход второго клапана подключен ко входу счетчика и первому управляющему входу буферного накопителянепосредственно и через элемент задержки, а к первому, второму, третьему и четвертому входам элемента ИЛИподключены соответственно управляющий выход, выход "ошибка", выход "запрос" анализатора и первый выходблока управления, третий выход которого подключен к второму входу анализатора, причем второй вход элемента И,объединенный с вторым управляющимвходом буферного накопителя, подключен к выходу "запрос" анализатора, а 20третий управляющий вход буферного накОпителя подключен к выходу "ошибка"анализатора.На чертеже приведена структурнаяэлектрическая схема предложенног-. 25устройства,Устройство для приема дискретной информации содержит декодер 1,первый накопитель 2, первый клапан3, приемник 4 информации, анализа- ЗОтор 5, второй клапан б, блок 7 управления, второй накопитель 8, элемент9 ИЛИ, детектор 10 разблокировки,элемент 11 задержки, буферный накопитель 12, счетчик 13, элемент 14 Ии блок 15 памяти.Устройство для приема дискретнойинформации работает следующим обра зом.Принимаемые из канала связи через вход устройства кодовые блоки поступают на декодер 1 и анализатор 5, С выхода декодера 1 информационная часть кодового блока поступает в первый накопитель 2. Анализатор 5 проверяет. принятые кодовые блоки на 45 наличие в них ошибок или команды "запрос". Если анализатор 5 не обнаружил ни "ошибки" ни "запроса" в первом кодовом блоке, то разрешается вывод информации из первого накопителя 2 через первый клапан 3 в приемник 4. В противном случае анализатор 5 выдает со своих выходов сигнал "ошибка" или "запрос", которые через второй клапан б поступают на управляющий выход устройства в виде сигнала "переспрос" для повторения с передающей станции информации. Сигнал "ошибка" или "запрос" поступают также в блок 7 и на управляющие входы буферного накопителя 12. 60 Одновременно с этим анализатор 5 подает сигнал "ошибка" или "запрос" через элемент 9 ИЛИ на управляющий вход первого клапана 3, блокируя тем самым прохождения в приемник 4 из 65 первого накопителя 2 информации сошибкой или содержащей команду "запрос", что приводит к стиранию первогокодового блока. После обнаружения"ошибки" или команды "запрос" впервом кодовом блоке анализатор 5 выдает со своего управляющего выходаблокирующий сигнал, который поступает на второй клапан 6, запрещается формирование нового сигнала "переспрос" в случае поступления вовремя его действия сигналов "ошибка" или "запрос", и через элемент.9на управляющий вход первого клапана3, запрещая прохождение через первыйклапан 3 информации из первого накопителя 2. Блокирующий сигнал анализатором 5 подается на время приемаи блоков, поступающих после первогоискаженного, Информационные блоки свыхода первого накопителя 2 поступают также в буферный накопитель 12,который обеспечивает хранение (и+1)блоков. При поступлении каждого нового блока содержимое буферного накопителя 12 смещается на один блок,при этом блок, записанный в последнейячейке буферного накопителя 12, стирается. Если анализатор 5 обнаружилв принимаемом кодовом блоке "ошибку"или команду "запрос", то по соответствующему сигналу с анализатора5 на месте этого кодового блока вбуферном накопителе 12 делается пропуск (стирание), который отмечаетсяособым признаком. По сигналу "переспрос" с выхода второго клапана 6 избуферного накопителя 12 производится быстрый вывод хранящихся в немблоков в порядке их поступления внего, причем выводятся и пропуски (стертые блоки) вместе с отличающим их признаком. После выводахранящейся в нем информации буферный накопитель 12 освобождается полностью и готов снова к приему информации с выхода первого накопителя 2. Управление выводом информации из буферного накопителя 12 осуществляется не только по сигналамс выхода второго клапана 6, но ипо сигналам с выхода элемента 11,обеспечивающего задержку входныхсигналов на время, равноме длительности приема (и+1) кодовых блоков.Если будет происходить подряд несколько циклов "переспроса", то сигналы е выходов второго клапана б иэлемента 11 будут совпадать во времени (кроме первого сигнала со второго клапана б и последиего - с элемента 11). По сигналам с выходавторого клапана б или элемента 11производится начальная установка изапуск счетчика 13, изменяющего своесостояние на "единицу" за время приема одного кодового блока. Выход счет-чика 13 через элемент 14 подключен кблоку 15, который запоминает состоя 758544ние счетчика 13 на момент поступле-ния сигнала "запрос" от анализатора5 на второй вход элемента 14. Если"игнал "переспрос" с выхода второгоклапана 6 был вызван сигналом "запрос",то блок 15 зафиксирует состояние счетчика 13, равное "нулю". Если сигнал"запрос" будет выделен анализатором5 в блоке, следующем вслед за искаженным кодовым блоком, вызвавшим .блокировку устройства, то в блоке 15 зафиксируется состояние счетчика 13, равное "единице", и такдалее. Таким образом, счетчик 13,элемент 14 и блок 15 определяют изапоминают число кодовых блоков,разделяющих начало блокировки устройства и момент выделения сигнала "запрос". С блока 15 состояние счетчика13 вводится через управляющий входво второй накопитель 8 и определяетчисло первых информационных блоков, 20которые можно вводить во второйнакопитель 8 из последовательностиблоков, поступающих с выхода буферного накопителя 12, Если в блоке 15хранится "нуль", то во второй накопитель 8 не разрешается ввод новыхблоков,.если состояние блока 15 соответствует, например трем, то во второй накопитель 8 разрешается ввод первых трех информационных блоков в том 30числе и стертых), поступающих из буферного накопителя 12В результате повторения информации с передающей станции по сигналу"переспрос" во втором накопителе 8происходит накопление кодовых блоков,хотя бы раз принятых без ошибок впроцессе первоначальной передачи ипоследующих повторений. При этом накопление блоков производится лишьв случае приема хотя бы одной команды "запрос". Чем больше смещенмомент приема команды "запрос" отначала блокировки, тем больше будет накапливаться блоков во второмнакопителе 8,При приеме в процессе повторенияпервого кодового блока без ошибкицикл блокировки заканчивается ианализатор 5 сниМает сигнал блокировки со входа элемента 9 и со 50входа второго клапана 6, а так какна других выходах элемента 9 в этовремя отсутствуют блокировочные сигналы, то снимается сигнал блокировкис управляющего входа первого клапана 553 и разрешается прохождение информации из первого накопителя 2 в приемник 4. Снятие сигнала с выхода элемента 9 обнаруживается детектором 10,который сигналом со своего, выхода устанавливает в нулевое состояние блок15 и включает блок 7. Блок 7 после его включения выполняет функцииуправления устройством при переспросе. Сигналом с выхода блока65 7 изменяется режим работы анализатора 5, который в этом случае осуществляет.только анализ принимаемых кодовых блоков на наличие в них ошибок и команды "запрос", а блокировку второго и первого клапанов 6 и 3 в течение времени приема и блоков, следующих за искаженным блоком или блоком с командой "запрос", не производит. Если после передачи управления блоку 7 последующий второй кодовый блок принимается без ошибок, то он выводится через первый клапан 3 из первого накопителя 2 в приемник 4, при этом производится также сдвиг на один блок всей информации, хранимой во втором накопителе 8 со стиранием выходного блока. Если и последующий блок принят без искажений, то осуществляются укаэанные выше действия по выводу информации и сдвигу второго накопителя 8, которые повторяются до полного освобождения второго накопителя 8 от накопленной информации, в результате чего второй накопитель 8 сигналом со своего выхода выключает блок 7 и передает управление вновь анализатору 5. Если же второй после разблокировки кодовый блок принимается с ошибкой, а во втором накопителе 8 хранится этот блок от предыдущей передачи, блок 7 производит считывание этого блока из второго накопителя 8 на приемник 4 взамен заблокированного сигналом "ошибка" из первого накопителя 2. Одновременно блок 7 выдает блокирующий сигнал на управляющий вход второго клапана 6, сигнал "переспрос" не выдается. Если второй кодовый блок принят с ошибкой, а во втором накопителе 8 он отсутствует, блок 7 выключается, передается управление вновь анализатору 5, второй клапан 6 разблокируется, на его выходе формируется сигнал "переспрос" и производится блокировка вывода информации до правильного приема этого кодового блока. В любом слу" чае после первой попытки приема второго кодового блока (независимо от ее результата) блок 7 производит сдвиг на один блок всей информации во втором накопителе 8 со стиранием выходного блока. Прием третьего, четвертого и последующих кодовых блоков производится аналогично приему второго кодового блока. В предлагаемом устройстве накопление неискаженных кодовых блоков для их вывода в приемник 4 без переспросов и повторной передачи информации производится лишь в интервалы времени от начала блокировки приемника 4 до приема команды "запрос", что совместно с беспечением согласованной работы анализатора 5 и бяока 7 в режиме "переспроса" исключает возможность вывода в приемник 4 вместо одних инфорМационных блоков других, а также замены блока с искаженной командой "запрос" на неискаженный информационный блок, хранящийся во втором накопителе 8 и тем самым устраняет замены, 5 выпадения и вставки блоков информации, обусловленные применением накопления искаженной информации, и повышает достоверность принимаемой ин-. Формации. 10формула изобретенияУстройство для приема дискрет.ной информации, содержащее объединенные по входу анализатор и декодер, выход которого подключен к пос" ледовательно соединенным первому накопителю, первому клапану и приемнику информации, а также второй накопи тель и последовательно соединенные блок управления и второй клапан, при этом управляющий выход анализатора подключен к первому входу второго клапана, а выходы "ошибка" и 25 "запрос" анализатора подключены к второму и третьему входам второго клапана и первому и второму входам блока управления, второй выход ко- торого подключен к первому управ ляющему входу второго накопителя, выход которого подключен к выходу первого клапана, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности принимаемой информа- З 5 ции, введены элемент ИЛИ, детектор разблокировки, элемент задержки и буферный накопитель, а также последовательно соединенные счетчик, элемент И и блок памяти, выход которого подключен к второму управляющемувходу второго накопителя, к информационному входу которого подключенвыход буферного накопителя, вход которого объединен со входом первогоклапана, к управляющему входу которого подключен выход элемента ИЛИ ивход детектора разблокировки, выходкоторого подключен к второму входублока памяти и к первому дополнительному входу блока управления, к второму дополнительному входу которогоподключен второй выход второго накопителя, при этом выход второго клапана подключен ко входу счетчика и первому управляющему входу буферногонакопителя непосредственно и черезэлемент задержки, а к первому, второму, третьему и четвертому входамэлемента ИЛИ подключены соответственно управляющий выход, выход "ошибка", выход "запрос" анализатора и,первый выход блока управления, третийвыход которого подключен к второмувходу анализатора, причем второй входэлемента И, объединенный с вторымуправляющим входом буферного накопителя, подключен к выходу "запрос"анализатора, а третий управляющийвход буферного накопителя подключенк выходу "ошибка" анализатора.Источники информации,принятые во внимание при экспертизе1Авторское свидетельство СССРпо заявке Р 2547404/18-09,кл. Н 011/16, 1977 (прототип).758544 Составитель А. Сагадиевич Техред Н. Барадулина Корректор В. Бутяга Ли да Подписи Заказ от на Филиал ППП "Патент", г. Ужгород, ул. Проектная,5768/20 ТиЦНИИПИ Государстпо делам изоб 13035, Москва, Ж,аж 729енногоетенийРаушска та СССытийд4
СмотретьЗаявка
2674589, 12.10.1978
ПРЕДПРИЯТИЕ ПЯ Г-4812
СУЛИМОВ ЮРИЙ ВАСИЛЬЕВИЧ
МПК / Метки
МПК: H04L 1/16
Метки: дискретной, информации, приема
Опубликовано: 23.08.1980
Код ссылки
<a href="https://patents.su/5-758544-ustrojjstvo-dlya-priema-diskretnojj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для приема дискретной информации</a>
Предыдущий патент: Устройство для приема сообщений
Следующий патент: Устройство для имитации помех
Случайный патент: Способ приготовления керамзитобетонной слеси