Номер патента: 1728976

Автор: Радикайнен

ZIP архив

Текст

)5 Н 04 1 27/02 ГОСУДАРСТВЕПО ИЗОБРЕТЕНПРИ ГКНТ ССС И КОМИТЕТМ И ОТКРЫТИЯМ ПИСАНИЕ ИЗОБРЕТЕНИ ровна ижни росвязи, ах пере нствова 2507, повышеК АВТОРСКОМУ СВИДЕТЕЛЬСТ(56) Авторское свидетельство СССР М 1462507, кл. Н 04 1 27/02, 1986.(54) СИС 1 ЕМА ПЕРЕДАЧИ ДАННЫХ(57) Изобретение относится к электросвязии может найти применение в системах передачи данных, Целью изобретения является повышение помехозащищенности, Система передачи данных содержит на передающейстороне входной и согласующий блок, кодер, цифровой передающий фильтр, постоянные запоминающие блоки, преобразователь сигнала, циф логовый преобразователь, фильтр н х часИзобретение относится к элект может найти применение в систем дачи данных и является усоверше нием изобретения по авт, св, М 146Целью изобретения являетсяние помехозащищенности.На фиг, 1 и 2 изображены структурнотрические схемь. передающей и прием- сторон системы соответственно, Система передачи данных содержит на передающей стороне входной согласующий блок 1, кодер 2, цифровой передающий фильтр 3, первый постоянный запоминающий блок 4, преобразователь 5 сигнала, цифроаналоговый преобразователь б,тот и выходной согласующий блок, а на приемной стороне - генератор тактовой частоты, управляемый делитель, управляющий блок, блоки памяти, программный счетчик, вычитатели, переключатели, сумматоры, умножитель, блок быстрого преобразования Фурье, входной согласующий блок, аналого-цифровой преобразователь, адаптивный корректор, решающий блок, декодер, выходной согласующий блок и блок управления, 8 данной системе в адаптивном корректоре для каждого цикла преобразования, состоящем из и точек. Каждый весовой коэффициент формируется только один раз и число адаптаций для получения выход. ных данных уменьшается в и раз, Следовательно, значение постоянного коэффициента в рекурсивном алгоритме адаптивного корректора может быть сост- (Ы ветственно увеличен в и раз, благодаря чему повышается помехозащищенность, 2 ил,фильтр 7 нижних частот, выходной согласу- М ющий блок 8 и второй постоянный запоми- Я) нающий блок 9, при этом цифровой Щ передающий фильтр 3 содержит перемножитель 10, блок 11 обратного быстрого преобразования Фурье и блок 12 быстрого преобразования Фурье. а на приемнои стороне - генератор 1 тактовой частоты, уп 1равпяемыи делителя 1, управпяющии блок 3, первый 4 и второй 5 блоки памяти, программный счетчик 6, первый вычитатель 7, третий блок 8 памяти, первый переключатель 9, первый сумматор 10, умножитель 11/, второй вычитатель 12 , четвертый блок 13 памяти, второй сумматор 14, блок 15 быст 1728976рого преобразования Фурье, входной со- началом коррекции с еекции счетчики устанавливаинальное положение в десятигласующий блок 16, аналого-цифровой пре- ются в номинальнообразователь 17 и адаптивный корректор чном исчисле ).м исчислении.8, содержащим блок 19 быстрого преобразования Ф ье, ко екти ю иь может ыть осуществлена такжезования урье, корректирующие блоки 20, 5 индикация частотных характеристик с поикатора частотных характериблок 21 обратного быстрого преобразова- мощью индикато 29житель 23, пе вый иния Фурье, синхронный детектор 22, умно- стик, С помощью делите 32ью делителя и счетчика 33житель, первый постоянный индикации может меняться скорость регузапоминающий блок 24, блоки 25 памяти, лировки коррекоррекции в зависимости от велисчетчики 26, вычитатели 27, блок 28 эталон чины отношеины отношения сигналшум. Когда неных сигналов, индикатор частотных харак- ставится задача отоб,атеристик 29, мо лято 30 втдача ото ражения характеримодулятор, второй стик и отношения сигнал/шум, делитель 32запоминающий блок 31, делитель 32, счет- и счетчики 33чик 33 ин ика ии и ини и индикации не требуются.чик индикации и индикатор 34 шума, а Для тактовой синхронизации с единичтакже решающий блок 35, декодер 36, вы ного интервала снимается 2 выборки,ходной согласующий блок 37, пятый блок 38 помощью -, - или о-точечного блокапамяти, второй переключатель 39 и блок 40 15 для тактовой синхронизай синхронизации преобразуются сигналы первых выборок, затем втооответствующих единичнымВходной согласующий блок 16 прием- рых выборок, соот еной стороны системы передачи данных слу интервалом, Рам, азность сумм определенныхжит для поддержания постоянным уровня частот с выхода блока 15 первых и вторыхвходного сигнала. Кроме того, во входной выборок подается через второй переключасогласующий блок 16 входит преобразова- тель 39, программный счетчик 6, блоки 13 итель Гильберта. Аналого-цифровой преоб памяти на управляющий блок 3, Суммиразователь 17 состоит из в х чд у астей 25 рование сигнала указанных частот с выходасоответственно для синфазной и квадратур- блока 15 осущессуществляется в первом сумматодесь могут суммироваться сигналыной составляющей сигнала. Синфазная и ре 10. Здесь могутквадратурная составляющие сигнала в уст- двух частот спектра,ройстве обрабатываются поочередно. Час- В определенныхпределенных случаях достаточнотота дискретизации приемника 30 сигналаоднойчастотыспектра,т.е,безс мпринимается равной Р . =. 2 Е.др. пр = т, Отсчет мирования, Таким образом, здесь применяктра, т.е, ез сумсигнала с выхода адаптивного корректора ются те частоты, которые в наибольшей18 поступает через синхронный детектор 22 степени содерж фд ржат информацию о тактовойсе это о еспечивает быстроеи умножитель 23 в решающий блок 35, в частоте. Все это обкотором производится оценка принима вхождение в связь и без настроечной комемых информационных символов а = бинациисигнала,чтовесьмаважноприсрыщп /хл - а/, здесь щп Ь (х) - функция, вах связи от различного о а пообратная ф нк ии щ п 1(х) т., ифу цп (х), т.е, принима- коммутациях. Для увеличения точности синщего Ь(х).ющая значение аргумента х, минимизирую- хронизации можно ввожно ввести поправку, опрещего (х). 40 деляющуюся влиянием искаженийАдаптивный корректор 18 служит для характеристики канала связи, во второй выборьбы с линейными искажениями, Он ра- читатель 12 после вхождения в связь, Тогдаботает в частотной области с использовани- сигналы с выходов сем.блока 19 на 32 и 4 тем. лока 19 на 32 и 64 точки. Также ков суммируются с помощью первого сумвыполнен блок 21, Между блоками 19 и 21 45 матора 10. Полученная сумма умножается с201,20 пвключаются корректирующие блоки помощью умножителя 11л, представляющие в простейшем рого сумматора 14. Результат подается наслучае умножители либо сумматоры, Сигнал первый вычитатель 7 и первый блок 4 паот решающего блока 35 поступает через мо- мяти, Далее, как описано выше, В большиндулятор 30 на блок 28 эталонного сигнала, 50 стве случаев нет необходимостикоторый может быть выполнен идентично с осуществлять суммирование первым с ммаблоками 19 (21), тором 10 при каждом цикле блока 15, Поэтоие первым суммаЭталонный сигнал с выхода блока 28 и му между вторым вычитателем 12 и вторымзадержанный с помощью блоков 25125 сумматором 14 может быть включен второйпамяти сигнал с выходов корректирующих 55 блок 5 памяти. В зависимости от требованийблоков 20.20 сравниваются в вычитате- ошибка тактового сигнала может быть вы е 12 , и сигнал ошибки с соответст- лена от синфазнойсоставляющей сигнала, отыть выдевующим знаковым разрядом подается с квадратурной составляющей сигнала или отпомощью счетчиков 26126 на регулиров- обеих составляющих,ку корректирующих блоков 20120. ПередПосле вхождения в связь сигнал на первый сумматор 10 может подаваться с выходов корректирующих блоков 20, а с выхода блока 15 сигнал не подается.Сперва преобразуются первый выборки с помощью блока 19, сигналы которого с выходов корректирующих блоков 20 подаются на первый сумматор 10 . Затем преобразуются вторые выборки,Если не подать несущую частоту на вход блока 21, то для получения неискаженного демодулированного сигнала с выхода блока 21 требуется усложнить схему блока 21. Поэтому во многих случаях целесообразно подавать также несущую частоту на вход блока 21, Тогда на выходе блока 21 необходимо включить синхронный детектор 22, второй вход которого соединен с соответствующим входом блока 21. В состав блока 22 входит тактовый генератор несущей частоты со схемой выделения ошибки выполненной традиционно,Кроме того, чтобы иметь сигнал с несущей частотой на выходе блока 28 эталонных сигналов по аналогии с сигналом на выходах корректирующих блоков 20 перед блоком 28 эталонных сигналов включается модулятор 30,Перед запуском устройства в работу со второго постоянного запоминающего блока 31 подается соответствующий сигнал на блок эталонных сигналов 28, приводящий счетчики 26 корректора в положение для предварительного наилучшего устранения искажений в канале связи в зависимости от количества переприемных участков в нем. Это дополнительно ускорит вхождение в связь, что имеет большое значение в том случае, когда ошибка синхронизации снимается счетчиком 26,Второй запоминающий блок 31 может быть установлен после блока эталонных сигналов 28, однако в этом случае сигналы во второй запоминающий блок 31 должны быть записаны в частотной области, Блоки 13 и 38 памяти, включенные на выходе программного счетчика 6, позволя ют более точно выбрать необходимый момент. подачи сигнала на управляющий блок 3.Путем включения на выходе второго сумматора 14, третьего блока 8 памяти и второго вычитателя 12, выход которого соединен с входом второго переключателя 39 имеем возможность в каналах связи с малыми шумами обходиться без блоков 11, 7, 4, 14, 15, 9 и этим существенно сократить количество вычислительных операций, Тогда сигнал ошибки для схемы синхронизации снимается с выходов счетчиков 26, Причем этот сигнал может сниматься с одного счет 55 сигнал, Во втором случае в корректирующем блоке 20 предварительно значенияошибки возводятся в квадрат, а затем умножаются на подаваемый на корректирующий блок 20 сигнал, т.е, осуществляется коррекция. Среднеквадратичный критерий ошибкиозначает, что усредненный с помощью счетчика (например, со счетчика соответствующей несущей частоты) либо с нескольких,или со всех счетчиков 26, в зависимости оттребования точности и качества канала свя 5 зи,Сигналы после данного цикла преобразования Фурье со счетчиков 26 суммируются во втором сумматоре 14 и поступают втретий блок 8 памяти. А сигналы счетчиков10 26 после следующего цикла, просуммировавво втором сумматоре 14, вычитаются во втором вычитателе 12 с числа, записанного втретий блок памяти 8, и ошибка в той илииной полярности поступает на второй пере 15 ключатель 39 и т.д, Когда нет ошибки синхронизации на выходах счетчиков 26 сигналблизок к О. При появлении ошибки синхронизации сигнал на выходе счетчиков 26 отклоняется от 0 в ту или другую сторону и эта20 ошибка выявляется на выходе второго вычитателя (элемента сравнения) 12 . Далееошибка через второй переключатель 39,программируемый счетчик 6 и соответствующие блоки 13 и 38 памяти поступает на25 управляющий блок 3,В простейшем случае со счетчика 26 достаточно подать сигнал со знакового разряда непосредственно на блоки памяти 13 и38, т,е. при отклонении ошибки в одну сто 30 рону подается сигнал на вычитание импульса в управляемом делителе, а приотклонении ошибки в другую сторону подается сигнал на добавление импульса.Когда корректирующие блоки представ 35 ляют собой умножители, то перед началомкоррекции счетчики 26 устанавливаются вноминальное положение (в десятичном исчислении единицы), а в процессе коррекциик этой единице будет вносится сигнал ошиб 40 ки с тем или другим знаком,В процессе коррекции в счетчиках 26 всоответствии с искажениями значение будет отклоняться от номинального в ту илидругую сторону. С этим числом со счетчиков45 26 умножается в корректирующем блоке 20числа, приходящие с выхода блока 19. чемминимизируется ошибка,Устройство может работать как по абсолютному критерию ошибки и, так и по квад 50 ратичному критерию ошибки п, В первомгслучае значение ошибки в корректирующем блоке 20 непосредственно умножается на подаваемый на его вход корректируемый1728976 55 чиков 26 сигнал ошибки возводится в квадрат в корректирующих блоках 20,Поскольку в адаптивном корректоре 18 для каждого цикла преобразования, состоящем из п точек, каждый весовой коэффициент формируется только один раз, то число адаптаций для получения выходных данных уменьшается в и раз. Следовательно, значение постоянного коэффициента в рекурсивном алгоритме адаптивного корректора может быть соответственно увеличено в и раз. Благодаря этому повышается помехозащищенность и увеличивается быстрота сходимости,Увеличение для менее частой адаптации значения постоянного коэффициента позволяет уменьшить требуемую разрешающую способность весовых коэффициентов корректора в частотной области в и раз. Поэтому количество двоичных разрядов, требуемых для заполнения каждого весового коэффициента, может быть уменьшено в о 92 и раз, что упрощает формирование весовых коэффициентов,Формула изобретения 1. Система передачи данных по авт.св. %1462507,отл ича ю щаясятем,чтос целью повышения помехозащищенности, введены на приемной стороне первый и второй переключатели, второй, третий, четвертый и пятый блоки памяти, второй вычитатель и управляющий блок, при этом выход аналого-цифрового преобразователя подключен к входу блока быстрого преобразования Фурье через первый переключатель, выход первого вычитателя подключен к первому входу программного счетчика через второй переключатель, выход второго сумматора подключен к входам второго и третьего блоков памяти, выходы которых подключены к входам второго вычитателя, выход которого подключен к второму входу второго переключателя, второй выход которого подключен к второму входу программного счетчика, выход которого подключен к второму входу управляемого делителя через последовательно соединенные четвертый блок памяти и управляющий блок, второй выход программного счетчика и через пятый блок памяти подключен к второму входу управляющего блока.2, Система по п 1, о т л и ч а ю щ а я с я тем, что адаптивный корректор содержит 5 10 15 20 25 30 35 40 45 50 индикатор шума, счетчик индикации, делитель, блок эталонных сигналов, индикатор частотных характеристик, первый и второй постоянные запоминающие блоки, вычитатели, счетчики, блоки памяти, корректирующие блоки, умножитель, синхронный детектор и модулятор, блок обратного быстрого преобразования Фурье и блок быстрого преобразования Фурье, выходы которого соединены с первыми входами соответствующих корректирующих блоков, выходы которых соединены с входами блока обратного быстрого преобразования Фурье и входами соответствующих блоков памяти, выходы которых соединены с первыми входа,чи соответствующих вычитателей, выходы которых соединены с первыми входами счетчиков, первые выходы которых соединены с вторыми входами соответствующих корректирующих блоков, выходы блока эталонных сигналов подключены к вторым входам соответствующих вычитателей, выход делитегя соединен с входом счетчика индикации, первые выходы которого соединены с вторыми входами соответствующих счетчиков, вторые выходы которых подключены к входам индикатора частотных характеристик, выход блока обратного быстрого преобразования Фурье соединен с первым входом умножителя через синхронный детектор, второй вход которого соединен с выходом соответствующего корректирующего блока, второй. вход умножителя соединен с выходом первого запоминающего блока, выход счетчика индикации соединен с входом индикатора шума, второй выход второго вычитателя соединен с первым входом делителя, второй вход которого подключен к второму входу второго вычитателя, выходы модулятора и второго постоянного запоминающего блока подключены соответственно к первому и второму входам блока эталонных сигналов, при этом вход блока быстрого преобразования Фурье является первым входом адаптивного корректора, вторым входом которого является вход модулятора, выходы корректирующих блоков являются первыми выходами адаптивного корректора, вторыми выходами которого являются третьим выходы счетчиков, выход умножителя является третьим выходом адаптивного корректора,1728076 10 Составитель О,Андрушкор Н,Лазоренко Техред М.Моргентал Коррект л зводственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина. 10 Заказ 1414 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ С 113035, Москва, Ж, Раушская наб., 4/5

Смотреть

Заявка

4728736, 07.08.1989

ЛЕНИНГРАДСКОЕ НАУЧНО-ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ "КРАСНАЯ ЗАРЯ"

РАДИКАЙНЕН ЯКОВ МАРТЫНОВИЧ

МПК / Метки

МПК: H04L 27/02

Метки: данных, передачи

Опубликовано: 23.04.1992

Код ссылки

<a href="https://patents.su/5-1728976-sistema-peredachi-dannykh.html" target="_blank" rel="follow" title="База патентов СССР">Система передачи данных</a>

Похожие патенты