Номер патента: 1709534

Автор: Деев

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРеспублик 09534 А 1 зц 5 НОЗ М 5/ ОПИСАНИЕ ИЗОБРЕТЕ АВТОРСКОМУ СВИДЕТЕЛЬСТВУ И(57) Изобретение о технике, электросвя ваться в кодерах ци чи информации. Ус преобразование дв врата к нулю" в коды что расаиряет его Преобразователь со ный элемент 2, эл 4-8. 2 ил. юро "Проект" видение./Под ред,Связь, 1980, с. 66-68;ельство СССРМ М 141987. д ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР(56) Цифровое телеМ.И.Кривошеева, М,:Авторское свидетВ 1434546, кл. й ОЗ ТЕЛЬ КОДАтносится к импульсной зи и может использофровцх систем передатройство осуществляет оичного кода "беэ воз- НДВ-п, АМ 1, СНДВ-п, область применения, держит регистр, буферемент НЕ 3 и триггерцИзобретение относится к импульсной технике и может быть использовано для преобразования информации в кодерах цифровых систем кабельной и волоконно- оптической связи.Известен кодовый преобразователь для преобразования исходной кодовой последовательности "ОООО" в последовательность "0001" в кодерах СНДВ-и сигналов, содержащий регистр сдвига и элемент ИЛИ - НЕ, входы которого подключены к и-выходам регистра сдвига и информационному входу, линию задержки и формирователь короткого импульса, входы которых объединены и подключены к тактовому входу устройства, а выходы соответственно к тактовому входу регистра сдвига и и - 2 входу элемента ИЛИНЕ, выход которого подсоединен к единичному входу первого разряда регистра сдвига,Известное устройство имеет ограниченные функциональные возможности, а именно Отсутствует возможность полного преобразования в СНДВ-и или НДВ-и сигнал, устройство формирует только вставкиЧ-типа, а также недостаточно технологично ввиду наличия подбираемой линии задержки,Наиболее близким техническим решением к предлагаемому является кодовыйпреобразовател, содержащий регистр сдвига, ипервых выходов которого подключенц к входу управления "Запись - сдвиг" регистра сдвига, вход пеового разряда регистра сдвига подсоединен к источнику лог, "1", выходы остальных разрядов подключены к источнику лог, "0", тактовый вход регистра сдвига является т актовым входом кодового преобразователя, аинформационный вход регистра сдвига является информационным входом кодового преобразователя, выход и разряда регистра является выходом устройства.Однако данный кодовый преобразователь имеет ограниченные функциональныевозможности; он преобразует исходную кодовую последовательность "0000" в последовательности типа "ОООЧ" и не может производить полное преобразование исходной последовательности по алгоритму СНДВили СНДВ - и кода.Цель изобретения - расширение функциональных возможностей преобразователя зэ счет дополнительного формирования входных кодов НДВ-п, АМ 1, СНДВ-п.Для достижения поставленной цели в устройство, содержащее регистр сдвига, ипервых выходов которого подключены к входу управления регистра сдвига, тактовый вход (ТАКТ) соединен с тактовым входом преобразователя, информационный вход подключен к информационному входу устройства (ИНФОРМ), входы разрядов с второго по псоединены между собой и подключены к шине нулевого потенциала, введены триггеры, элемент НЕ и буферный элемент, вход которого является входом выбора режима работы преобразователя, прямой выход буферного элемента соединен с входами первого и и+1 разрядов регистра, выход и-го разряда которого соединен с входом элемента НЕ, первый выход которого соединен с информационным входом первого триггера и первым тактовым входом второго триггера, информационный вход и выход которого обьединены и подключены к входу и-ого разряда регистра, инверсный выход буферного элемента соединен с установочным входом второго триггера, второй выход элемента НЕ объединен с выходом 2 п-ого разряда регистра и подключен к первому тактовому входу третьего триггера, информационный вход и инверсный выход которого объединены и подключены к первому тактовому входу четвертого триггера, прямой выход третьего триггера соединен с первым тактовым входом пятого триггера, выход первого триггера соединен с информационными входами четвертого и пятого триггеров, тактовый вход первого триггера объединен с вторыми тактовыми входами второго - пятого триггеров и подключен к тактовому входу преобразователя, выходы четвертого и пятого триггеров являются выходами преобразователя.На фиг.1 приведена принципиальная схема преобразователя кода; на фиг.2 - временные диаграммы его работы, для случая преобразования исходных последовательностей в код НДВ(МЧПИ-З),Преобразователь хода содержит регистр 1 сдвига, триггеры НЕ 3, 2, 4, 5, 6 и 7, буферный элемент (БЗ) 8, Информационный вход (ОЕ) регистра 1 подключен к информационному входу устройства (ИНФОРМ). Тактовый вход (С) регистра сдвига 1 соединен с тактовым входом (ТАКТ) кодового преобразователя, тактовым входом (С триггера 4 и вторыми тактовыми входами (С 2) триггеров 2, 5, б и 7. Вход первого разряда (01) регистра сдвига 1 подключен к входу и+1 разряда (05) и прямому выходу буферного элемента 8, инверсный выход которого соединен с входом установки "1" триггера 6. Входы последующих празрядов (02, Оз) регистра 1 подключены к шине нулевого потенциала, Вход и-ого разряда (О 4) регистра 1 соединен с инверсным выходом триггера б и его информационным (0) входом, Выходи с первого по иразрядов(1,2 и 3) регистра сдвига 1 соединены между либо в "единичном" - в противоположномсобой и подключены к входууправления(8) случае (см. фиг.2 и, к). Расп е елегист а с вига 1 выхр, р сд ига, выход и-ого разряда(4) пульсов выходной последовательности покоторого подключен по входу элемента НЕ полярности производится счетнымтригге 3, Первый и второй выходы элемента НЕ 3 5 ром 7, на первый тактовый(С 1) вход которосединены соответственносинформацион- го поступает сигнал, изображенный наным (О)-входом триггера 4, первым такто- фиг.2 с. Данный сигнал формируется на монвым входом( 1) триггера 6 и выходам 2 п-ого тажном ИЛИ, объединяющем второй выходразряда (. ) регистра сдвига 1, первымтак- элемента НЕ 3 и выход 2 п-ого разряда регитовцм входом (С 1) триггера 7. Прямой и йн; 10 стра 1 сдвига. Задержанный на четыре тактаверсный выходы триггера 7 соединены (см, фиг,2 и, л, м, н) импульс подавляет впопарно с первыми тактовыми выходами инверсной последовательности с второго(С 1) триггеров 2 и 5. Выход триггера 4 соеди- выхода элемента НЕ инверсную Ч-вставку,нен с информационными (О)-входами триг- что необходимо для исключения возможногеров 2, и 5, выходы триггеров 2 и 5 15 сти переключения счетного триггера 7 имявляются выходами кодового преобразова- пульсами Ч-вставок, при этом Ч-вставкителя. вставляются в ту же полярность, что и предвхо ом вВход буферного элемента 8 соединен с шествовавший ему импульс. Сигна вдо выборарежимаработц(КОД)преоб- ходов счетного триггера 7 (см. фиг,2 п, ),л . игналы с выразователя кода. 20 управляют переключением триггеров 2 и 5.см. иг, и, р),Преобразователь кода работает следу- при этом следующие последовательно воющим о разом. времени импульсы (см. фиг,2 с) поочередноНа вход ТАКТ устройства поступает. по- пропускаются либо триггером 2, либо тригследовательность тактовых импульсов гером 5 на выходы преобразователя кода(фиг. а), а на вход ИНФОРМ - исходная 25 (см. фиг,2 м, у). Триггер 4 выполняет функпоследовательность "единиц" и "нулей" цию элемента задержки Юоследовательно(см.фиг.2 б), Алгоритм преобразования ис- сти со вставками на один такт (см. фиг.2 с),ходной последовательности в код НДВ-п, что необходимо дл коД -и) описан в известных устройствах. на один такт сигнала переключения триггеСимволы исходной последовательностипо ром 7,следовательно продвигаются по регистру 1 Буферный элемент 8 служит для выбора(см. фиг.2 в, г, д, е). При наличии в исходнойрежима работы преобразователя кода, Припоследовательности группы из трех нулей этом, если необходимо преобразование вподряд на выходах первых иразрядов ре- код НДВ(МЧПИ-З), то на входе буферногогистра, обьединеннцх в монтажное ИЛИ, 35 элемента 8 устанавливают уровень логичеформируется сигнал совпадения нулей в ской 1, и преобразователь кода работает впервых иразрядах, являющийся сигналом соответствии с изложенным алгоритмом.замещающей вставки(фиг,2 ж), По этому сиг- При подаче на вход буферного элементаналу регистр 1 сдвига переводится в режим 8 уровня логического нуля на входы соотпараллельной записи, при этом записыва ветствующих разря ов егист а пр и и- разряды уровень лог, выхода буферного элемента 8 запрещается"1" с прямого выхода буферного элемента 8, заполнение нулевых групп исходной послев последующие иразряды - уровень логи- довательности импульсами Ч-вставок, аческого нуля; в и-ый разряд - логический уровень лог, "1" с второго выхода буферногоуровень с инверсного выхода триггера.6. 45. элемента 8 запрещает переключение тригри этом на выходах регистра 1 формируют- гера 6, при этом исключается заполнениеся импульсные последовательности, пред- нулевых групп В-вставками, Таким образом,ставленные на фиг.2 в-е, Как это следует из на выходах преобразователя кода формирудиаграммы(см.фиг.2) группы изследующих ются две импульсных последовательностиподряд нулей в исходной последовательно-. 50 по алгоритму кода АМ 1 (ЧПИ). Прерлагаести заполняются импульсами В- ц Ч-вста- мыйпреобразовательдостаточноуниверса-вок, причем Ч-вставка формируется при лен и может быть использован дляналичии 3 или более нулей подряд на чет-, преобразования исходной последовательвертый нулевой символ, ности в код СНДВ-п, при этом необходимоТриггер 6 подсчитывает импульсы, по лишь подать сигнал В-вставки на вход и ступающие с первого выхода элемента НЕ 3 разряда регистра 1 сдвига, а вход и-ого аз. ф г, э) и к моменту формирования ряда подключить к источнику лог. "0".и-ого развставки находится в "нулевом" состоянии, Техническая реализация предлагаемогоесли между двумя последовательными Ч- кодового преобразователя очевидна. Всевставками количество импульсов четное, устройство может быть выполнено на микросхемах отечественной элементной базы. Так, например, в качестве регистра сдвига могут быть применены два универсальных регистра сдвига 500 ИР 141, соедийенных последовательно в 2 и-разрядный регистр сдвига, в качестве триггеров - синхронные 0-триггеры типа 500 ТМ 131, в качестве элемента НЕ и буферного элемента микросхемы 100 ЛЕ 211.Предлагаемый преобразователь выгодно отличается от известного устройства многообразием выполняемых функций, технологичностью и является универсальным устройством для формирования известных кодов с чередующейся полярностью импульсов НДВ-и (МЧПИ-З), АМ 1 (ЧПИ-З), СНДВ-п.Выходные триггеры 2 и 5 являются ключевыми элементами и при необходимости преобразования сигналов в импульсный код могут быть заменены элементами ИЛИ-НЕ, (И-НЕ),Формула изобретения Преобразователь кода, содержащий 2 е-разрядный регистр, информационный и тактовый входы. которого являются соответственно информационным и тактовым входами преобразователя, входы второго - (а)-го разрядов регистра подключены к шине нулевого потенциала, выходы первого - (а)-го разрядов регистра объединены и подключены к управляющему входу регистра, о т л и ч а ю щ и й с я тем, что, с целью расширения функциональных возможностей преобразователя путем дополнительного формирования выходных кодов НДВ-л, АМ 1, СНДВ-п, в него введены триггеры, 5 элемент НЕ и буферный элемент,вход которого является входом выбора режима работы преобразователя, прямой выход буферного элемента соединен с входами первого и (а+1)-го разрядов регистра,.выход 10 в-го разряда которого соединен с входомэлемента НЕ, первый выход которого соединен с информационным входом первого триггера и первым тактовым входом второго триггера, информационный вход и выход 15 которого объединены и подключены к входуе-го разряда регистра, инверсный выход буферного элемента соединен с установочным входом второго триггера, второй выход элемента НЕ объединен с выходом 2 в-го 20 разряда регистра и подключен к первомутактовому входу третьего триггера, информационный вход и инверсный выход которого объединены и подключены к первому тактовому входу четвертого триггера, пря мой выход третьего триггера соединен спервым тактовым входом пятого триггера, выход первого триггера - с информационными входами четвертого и пятого триггеров, тактовый вход первого триггера ЗО объединен с вторыми тактовыми входамивторого - пятого триггеров и подключен к тактовому входу преобразователя, выходы четвертого и пятого триггеров являются выходами преобразователя,1709534 оставитель В, Деевхред М Моргентал Редактор М. Недолуженко Те Корректор С. Черни роизводственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина каз 437 Тираж В НИИПИ Государственного комитет 113035, Москва, Подписноеизобретениям и открытиям при ГКНТ ССС

Смотреть

Заявка

4768489, 11.12.1989

КОНСТРУКТОРСКОЕ БЮРО "ПРОЕКТ"

ДЕЕВ ВЛАДИМИР НИКОЛАЕВИЧ

МПК / Метки

МПК: H03M 5/14

Метки: кода

Опубликовано: 30.01.1992

Код ссылки

<a href="https://patents.su/5-1709534-preobrazovatel-koda.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь кода</a>

Похожие патенты