Система передачи многоканальных цифровых сигналов с преобразованием скоростей

Номер патента: 1706048

Авторы: Бурдейник, Зенкин

ZIP архив

Текст

(51)5 Н 04 ) 3/18 ОПИСАНИЕ ИЗОБРЕТЕНИК А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ ОСУДАРСТВЕНКЫЙ КОМИТЕТО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМРИ ГКНТ СССР(54) ГИГТЕМА ЕРЕЛАсИ М НОГОКАНАЛЬНЫХ ЦИФРОВЫХ (:ИГНАЛОВ (: РЕОЬРАЗОВАНИЕМ (;КОРОГТЕЙ (57) Изобретение относится к алектросвязи. Цель изобретения - поныпенис помехоустой,801706048 чивости приема сигналов с различающимся временем их распростра нения. Гистемз содержит на передающей стороне выдели- тель 1 тактовой частоты, регенератор 2, преобразователь 3 последовательного кода в параллельный и блок 4 пикловой синхронизации, а на приемной стороне - преобразователь 5 параллельного кода в последовательный, основной канал 6, дополнительные каналы 7 обработки сигналов и блок 8 синхронизании. Цель изобретения достигается за счет отсутствия повторной рсге. нсрзции сигналов. 3 ил.1 бретение цт(сится к электросвязи и кот быть использовано лля передачи ин. формции.),ель изобретения - повышение помехс 0)чивости приема сигналов с различкцимся временем их распространения.5На фиг.изображена структурная электрическая схема предложенной системы; на фиг. 2 -- то же, оперативного запомникце 0 блока; на фиг. 3 - то же, преобш.цв геля нос, н довательного кода в нарал. ,1,Ьный..Нсем сдержит на передающей стороидели(е.ьтактовой частоты, регене. р:1 Гр 2, нреоцразовзтель 3 нослелователькц, В араллельный и блок 4 цикл (ий син хрцнизции, а на прием)н)й стороне (ребрзц 35)тесь 5 параллельного кола н ( с.В)ге)В)й, ос)овной канал 6 об,1(ки ( и н;)лци, Лцнолнитечьные каналы 7 ир,(6 кн сн нзгцв и блок 8 синхрониза 1 ри этм основной канал обработкии(н,( В слержит Вылелитель 9 тактовой)ц Ннный зноминаюший блок солер. 30 ,( и) ри(, ср ,), первый и Второй лели.нНфгоры 2 и 21, 6)лцк 221;(м и и 6 лцк 23 к.юй1 р(6 р; 1 В) Гс.11 Восле.1 Вт( льнц кц.(.(р, ( льный сдержит рвый и Втрй (1 с 11Н 2) с,)ВИ 1., к)ний частоты на своем Вьхоле Вы 6,1(,неИнхронно-синфзнук г)ктц)укэ,(В,(1(; 1 ЬНЦГ Т Ь ИЗ М Нц(ЦК)Н 1,1 ЬН 10 1 Н фсн н;л;1,В регенер)тцр 2 нрц;рбр; ц 3;)ге,51,5. В.1 к 4 цикловой сии 0 ни ;нИи фиксируег рогу,ярно слелук)щийНк,в сннхрцни )ирюн 33 Й сигнал, имею- (Н Н 1 51 В (0(Т)В( Х 1 НО 1 К(3 Н 3.1 ЬН 1 О ЦИфРО.1 си 11(1.11, и 13 ыР )тьВе И (.В )(х 1 55 ы.и(н;л, Нступк)нНй н;3 управляю. и Вхцл (рбр)зц 3)теся,3, В котором .,) (11111 Х 11)ГОК 311,1 Ь 1(ЫИ 11(1)РВИ С 1 Н 3 Л ,)р;1(,ся 13 К к(мнн(н(ньх нц(3 л(,(ОВ 4тельнос Гей со скоростью в К раз ниже, чем в исходном сигнале.Последовательный регистр 24 сдвига преобразователя 3 3)меет К ячеек, а параллельный регистр 25 сдвига - К информационных входов, соединенных с выходами последовательного регистра 24. На такто вый вход параллельного регистра 25 сдвига поступает тактовая последовательность, частота следования имяульсов в котороЙ в К раз ниже, чем в тактовой нослелова. тельности с вылелителя 1 тактовой часто ты. Длительность посылок сигнала на Выходах преобразователя 3 В К раз болне длительности посылок в исходном сигна;е.Ьлок 4 цикловой синхронизации Вве н лля того, чтобы порядок разделения сигна. ла нз составляющие был всегда определенным но отношению к цикловому сшхро. низируюцему сигналу многоканальниго циф. рового сигнала.Так, нри разделении вторичного группо. вогц сигнала со скоростью 8448 кбит,с, (содержащего но ГС)СТ 27763-88 в качестве синхронизируюшего сигна.а комбинации тип 11100110) на 4 составляющие в нерВый комН)нентный поток нопалает из циклцвогц синхр(сигнала комбинация 10, Во Второй и трети)3 потоки комбинация 1 з В четвертый - 00.(, Выхолов нередающей стороны рзле. ленный цифровой ноток нос)унег к линей ному оборудованию, работюшему и обычной системе.10(.,1(. Ирцхцжления нц кзн)лм с 51 н к х)11 не нт ные ци рОВьн .1 токи 11 сГ ун з нт нз ВнЛы каналов 6 и 7 цбр 6 тки си- н,нВ. Б каждом канзле 6 и 7 нри)- Вц,итси регенерация н(стункпНх (игн;1. с щмошьк Выделителя 9 (13) ) актовой чзсготы и регснератора 2 (14),(лцк 1 О (15) цикловой синхронизации обн;(р) жива(. В к)жгм компонентном нцтцке цтветстнук- щие фрагменты циклового с)нхрцннзирх к)нси сигнала исходного могцкзн)ГНного ц(3. рцвоГО сИГНГа.Выравнивание задержек распространения компонентных потоков осуцествляется с юмощыо блока 11 задержки В основном к н(1)1 е б Обработки (иГИ.1 В и онер 1 ти)ньх 3 И)минаюших блоков 16 В .0).Иительных кзнлзх 7 обработки сиги;н)В следую цим обрзомКОМПНЕНтиый СИГНаЛ С ВЫХЛЗ рсе ртора 13 (14) в каждом кн,ц 6 (7) ч)- работки сигналов поступает и 6,1 к 22 ячеек памяти оперативного 1 номинзн(ц 0 б,нка 16. Запись информации о( унес 1 л- стся тактовой последовтельносгью цг Вы.- лителя 13 тактовой частл ы, р)с)рслелясмой с помощью первого делите.я-дешифратор 20. Фазировкз этого лели геля-лешифрзтцр 20 осуществляется сигналом цт блока) цикловой синхронизации.(,читывание информации с)сунествляется чере) блок 23 клю.ИСтЧИ срЕ,;ЧИ ЧНО, сс:диЛЬЫХ Инф. рс)1)( И Нс.ОЕ( ( ц 306)1.(0 с 313 И) )Кр(с Г(И, СО,ЕЕРЖ)3 ПЧ, Н 1 ЦГР(.с 10:3( с с)РИНГ Вь:е.тсгь т;ктВ)и С Гс)ы, (с1 с) С(Х ,ИННИ с Иц)О 311 И Н Ы 1 5 . Ч ГЕЦ(Р;Г)Р, 1 ХО КотОРОГО . ХЛ"НОрХ,10 ццьЧ 3 ХО ЕС)Х Пр С 6 р;3 5 Н;с 1) Ч 11) С.( (1 сСЛ 13 ГС КС).13 Н Ис)31,С,ЬНЬ, говый хо, к 1)рого цо,кк и НОМУ ХОУ Н ГЕНРР; ГРИ И 1)1,1с );, 1 .ИТС 5. Т:1 КТ И)И )1)1 С ГОТЫ, Хс Л) );с ЛЯЕТСЯ ВХО.ЕОЧ и Н ДИК 1 йОРС)3 С, с ) кторой яв.якс 1 ы .1 ы срг 6 р ,13 с. с чЙ с ) м О 31 ь ки хх л 1( 1 ы х 31) с,г .10и Г , 1 ь .нос 1 ей Ог торного лели.ля.,е нирри горд 21,ФОРМИРУЕМЫХ И: таЛГОВОй ЧИСтОтЫ С)13 тЬН;1ЦИЯ, ВЫРабатцсИЕЧй ВЫТЕ ТЕСЕЧ ) т;Лтцвой чдстоть к;ни,тз ) о 6 рдн)гки с. н цилоГ,Фаировк 3 Вгорых делителеи децсф)исрсО Во нсех канд,зх с 06 р;601 ки сис,3,1;)осунестляе 1 ся ич 3 х.1 чвыход; лол,10 1 икловой, инхРоццзиеии кицслд 6 06риботк 3 с игналонБ реусьтеГ( сигналы, цлуч;чые и;1,)ВЫХ НИХ ).ГрИГГС рОВ Л Ьс С.Х Лд 1.ЕХ6 и l )О;)з 6 отли с;1;1,.с(сн, 3 )1;(,:3 От,сС ИНХ)1 ( (5(цф)3 Н) И ) )1" С 3 .НсГХ с 1 Ы(О.с 6.с)Лд5 Лс; лс 13:сЛ, 6 06 рдбоКИ С,ИИЛС 1 с, ЛЯ 1 Ч 31(ХОД)Ый Чц 1 Кс:.3.ЬНЫИ с,ифРНОИ ( ИГЦ,1.РИКЧ 06 рд )ОЧ, р(. О (Нц;ЧИЧзНО (ВГ 1 ЯС)Г ИСЦО.ЬОНД ГЬ СУН(Н")К) Ц;И( Кс,г6;1 Г с.1 ь н ьс г 1 )1 и 11 3 1 о ( с и с,( н с ) ыНЫХ ЛсГ.И 31 Г 51 ц,С, СС.1(1 ИЧ 3 Рйр(. 3 рс ИН Н И 5( ц( СЧ (ц( (С Л)ИС 13 ( Г (. Ч с Г Г Х Н Ц С( К 3 3 У Л ( . 1, 1 Х,с 3С С 1), 1 И Н 1 Цс. И, (Ни)1(СЧК) Е Хс) С(И 11)(с", ) 1)3СЧ)1 Иц(РОР 131 ИН Ц,)Н ОХРс Н(Н 1 ( . цСУ31 Я:Е;11111) Ъ (11 СТКс Р ГСРс 1111 1 НССЛГ.3)1 С( СС СС Лс).1 Ц;, 1.1(.) )Ц,Ли; цри(чс ой сторце ос 3(ц 1Н Н 1(. Ьц Ы(. К 3 Нс,Ы Н р(.)бр, С);1 И 5 С ИСС(, и н0 р ч з 1 и О н ц ы е н 1 хо)ь 3 кот ( р ь ( с ) ни,1( с , с ЦнфОРМаИИОННЫЧИ ВО.;ЧИ ЦР ЧР;ОН,(..:Ч ци рдЛЛСЛЬН(цО Кс.;3 сс г.Ц.)и,31 х)011 И (ИХ К)с 1 й 10, 1( с,;Л.К)Ч( Л ВХОУ Г,ОЛ) СИН ХРОи (;И, )иь к(гНГО 3 с):л.к ин к тик 13 х 1( 1 ы. ,Е) ОСИННОГО Лс Нс,с цр(.Орс )З Н ИЯ ( цс нс.1) , н р 1 ч. 5 н ь х. ц р.ОГ) р с.3053 те, 15 111 )л , с(,Ь 010 КО.с с( НсС 1.(ТЕС ЬЦЯ , и г ( 5;Яоч )1)1 гмй срс 13)1, 3 срх; 1 с)с) с1 )33 Ч И ЛОГ)Оц 515,15 К (Ч Н Н 3 сЧ:3 НР; 1 ЧС Х. Ы с)сцо 31 с) Гс) И .)1 с .1.Ч;,Ь)с), Л;1:,3 сН цр( 603.(;) ц (1 С И 113;11 ) . К.(Ы И 5 К 010 РЫХ ( ОДЕР , ИТ3,Г.1 3 ,1 ЬЛ; (, : ;( 1; ы 3 ),1, сс) Р,3 1 1) 1,; с,с) 11,с)Кс 1 Ро "С С(Н.3 цен ( Г(Ь ХС) ЕО Ч 1.(.11.с ЧИКсН ЧЗС ОЫ и ХО, Лс ГОР)Ц О СО,Ц ЦН С ИИЦ),с 1133 ЫМ ВХ,ЕО) )ГГСрс Грз, :) хо. Выде.ие,) я гдк 1 овои чзс готь оно 1О Лд 1)3.И 1 Н 0)ЭИЗОВсН 1 Я с,1 ГНсЛОН 515 ,Н) Г( )1с)КТ НЫ )1 ЫХО,ЕОЧ Ос НОНН О к 3113 И1) ЕО 1 ) с 3 . 3 ( )с11 3 Я С 1Г3 И .О, )11 (Н )) Ч ,1 ИОц Ы Й 3. рс, Гссрд Ор)3 0(С 513 сК, ц,3.Г 13 р(")6 р)ОГс н и я с 3 н . 5нгяс Гс 3 и 31(рс, ;3 ИОЫХ Х) ОХ ОСН 03 НО К, Н1; Нр. Г).Р 3 )(Н ) 13и (1 Г 1 с,1 0 3, 11 131 Ч с 1 1 с ))1 1( Х (.), хс)с), с)(ноис) л; н;11; Ис)с)6)г (с)1 зц нис сс 3 С)1 с)1) с Л)к (й Ес), с И: с, 1)й 1Нс,НО 7, (с 3;111 Ч (1)1,1,1,1) 15( .ссцикловой синхронизации и оперативнЫй запоминающий блок, первый тактовый вход которого соединен с тактовым входом регенератора и тактовым входом блока цикловой синхронизации, информационный вход которого подключен к выходу регенератора и информационному входу оперативного запоминающего блока, первый управляющий вход которого подключен к выходу блока цикловой синхронизации, второй управляющий вход и второй тактовый вход оперативвного запоминающего блока являются соответственно управляющим и тактовым входами каждого дополнительного канала преобразования сигналов, информационным выходом которого является выход оперативного запоминающего блока, при этом блок синхронизации содержит последовательно соединенные умножитель и формирователь импульсов, выход которого является выходом блока синхронизации, входом которого является вход умножителя.1706048 1 с. Ч сс.с мсти 3111 11 1 им ии 11 рии нам Рслак пи Лака20 ск та ии ГсиГси л Л Ь,раимбекГира " сиарс и иикикилис. ии и, 5 р и и11 ЭР 15, .1,:скни, Ж,5:), а ис н иии и 5 аимл,.кий кимбиии 1 и п сиЕир1 иИ 5 Киа 5 кар Х ср,ир5 И). иим ир 1 Ы 1(.( 15кк1

Смотреть

Заявка

4718291, 11.07.1989

ПРЕДПРИЯТИЕ ПЯ Р-6609

ЗЕНКИН ВАЛЕНТИН ФЕДОРОВИЧ, БУРДЕЙНИК БОРИС ДАВЫДОВИЧ

МПК / Метки

МПК: H04J 3/18

Метки: многоканальных, передачи, преобразованием, сигналов, скоростей, цифровых

Опубликовано: 15.01.1992

Код ссылки

<a href="https://patents.su/5-1706048-sistema-peredachi-mnogokanalnykh-cifrovykh-signalov-s-preobrazovaniem-skorostejj.html" target="_blank" rel="follow" title="База патентов СССР">Система передачи многоканальных цифровых сигналов с преобразованием скоростей</a>

Похожие патенты