Устройство для деления аналоговых сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Изобретение относится к вычислительной технике и может быть исполь.ковано при построении автоматическихизмерителей коэЬЬициентов передачи,усиления и других устройств, связаных с делением электрических сигналовЦелью изобретения является расшиение диапазона измерений отношенийигналов с различными коэАЬициентамиестабильности,На Аиг.1 представлена блок-схемастройства для деления аналоговыхигналов; на фиг, 2 - диаграмма Аорирования ступенчатого импульса на 15ервом этапе измерения отношения;а Аиг. 3 - зависимости начальной Ааы ц от значений отношения С,сответствующие разЛичным режимамувствительности; на Аиг. 4 - Ьункиональная схема блока выбора режиа чувствительности; на фиг, 5 - алоритм его функционирования,Устройство для деления аналоговыхигналов содержит коммутатор 1,блок 25синхронизации, сумматор 3, избираельный Аильтр 4, Аазоизмерительныйлок 5, блок 6 нормировки, блок 7 выора режима чувствительности, однокристальную микро-ЭВМ 8 и буЬерныерегистры 9,Работа устройства для деления анаоговых сигналов осуществляется втри этапа, Сначала входной сигналделитель постоянно поступает на блок6 нормировки и коммутатор 1, В первый промежуток времени коммутатор 1,управляемый блоком 7 выбора режимачувствительности через блок 2 синхронизации, пропускает сигнал-делитель на сумматор 3 за время Ти/2, вовторой промежуток времени, равныйТи/2, на сумматор 3 через коммутатор1 поступает сигнал-делимое, проходячерез блок 6 нормировки, В третий 45промежуток времени, равный Ти/2,входные сигналы на сумматор 3 не проходят, Затем процесс временного разделения повторяется, В результате навыходе сумматора 3 формируется периодический ступенчато-импульсный сигнал, представленный на Аиг,2,Сигнал с сумматора 3 поступает наизбирательный фильтр 4, настроенныйна первую гармонику сформированногоступенчато-импульсного сигнала(фиг,2). Начальная Фаза выделеннойгармоники пропорциональна отношениювходных сигналов делимого и делителя,Фазоизмерительный блок 5 измеряет фазовый сдвиг между опорным сигналомс блока 2 синхронизации и выходнымгармоническим сигналом с избирательного Ьильтра 4, фазоизмерительныйблок 5 преобразует измеренное значение Ьазы в двоичный параллельный код,который запоминается в блокевыбо 1ра режима. чувствительности. На втором этапе процесс измерения повторяется и в блоке 7 выбора режима чувствительности запоминается последующееизмерение Фазы в двоичном кодеНа третьем этапе последующее значение измеренной Аазы Р сравниваетсяс предыдущим значением Фазы р, вблоке 7 выбора режима чувствительности по группе младших разрядов, Еслимладшие разряды не совпали, значит,входные сигналы нестабильны и устройство продолжает работать в режиме низкой чувствительности при Ти == 0,67 (фиг,3), Затем блок 7 выборарежима чувствительности выдает навходы блока 2 синхронизации код управления К, соответствующий различиюсравниваемых значений начальных фаз(р - Ч ). В свою очередь, блок 2синхронизации за счет изменения длительностей тактов этапов) изменяет или оставляет прежней чувствительность устройства для деления в зависимости от величины кода управления К. Затем устройство производитизмерение отношения сигналов в оптимально выбранном режиме чувствительности и выдает окончательный результат измерения, после чего происходитсравнение повторно введенных значений ц и ц". Если эти значениясовпали, то значение К уменьшаетсяна 1 и чувствительность увеличивается, иначе, К увеличивается на 1 ичувствительность уменьшается, Натретьем этапе также происходит коррекция нелинейностей для ТиГ = 0,67с помощью значений И кода нормировки,поступающих на управляющий вход блока 6 нормировки, на выходе которогоГФормируется сигнал вида Х = Х +Ч И+ в вБлок 6 может быть выпол 1024нен на умножающем циАроаналоговомпреобразователе, преобразователе,ток - напряжение и Аормирователе разности сигналов,Таким образом, чувствительностьустройства для деления находится вобратной зависимости от значения кода управления К, сформированного науправляющих выходах блока 7 выборарежима чувствительности.На фиг.5 представлена блок-схемаработы устройства, где описанныеранее первый и второй этапы работыустрбйства показаны блоком 01,остальные же блоки описывают третий этапработы устройства,Один из вариантов схемной реализации блока 7 выбора режима чувствительности представлен на фиг4 и состоит из однокристальной микро-ЭВМ 8и буферных регистров 9, Информационные входы блока 7 представлены шестнадцатиразрядной шиной, обозначеннойна фиг4, Вход,инф выходы кода нормировки выполнены в виде восьмиразрядной шины, обозначенной Вых.инф.Выходы кода управления чувствительностью блока выбора режима чувствительности выполнены в виде четырехразрядной шины, обозначенной Упр,вых а синхронизирующий вход обозначен Упр,вход,Формула изобретенияУстройство для деления аналоговых сигналов, содержащее коммутатор,подключенный первым информационным входом к входу сигнала-делителя уст- И ройства и первому информационномувходу блока нормировки, соединенного вторым информационным входом свходом сигнала-делимого устройства,5а выходом - с вторым информационнымвходом коммутатора, подключенногоуправляющими входами к первому ивторому выходам блока синхронизации,а первым и вторым выходами - к входам сумматора, выход которого соединен с входом избирательного .фильтра, подключенного выходом к информационному входу фазоизмерительногоР15 блока, вход опорного напряжения которого соединен с третьим выходом блока синхронизации, о т л и ч а ю -щ е е с я тем, что, с целью расширения диапазона измерений отношений20 сигналов с различными коэффициентами нестабильности, в него дополнительно введен блок выбора режимачувствительности подключенный информационным входом к выходу фазоиз 25 мерительного блока, синхронизирующимвходом - к четвертому выходу блокасинхронизации, выходом кода нормировки - к входу управления коэффициентом масштабирования блока нормиров 30 ки, а выходом кода управления чувствительностью - к входу управлениядлительностью импульсов блока синхронизации,1529250 Составитель С,КазиноЦиткина Техред Л,Олийнык М,лароши о едакто ш гюЮВЬ ираж 66 одписно ат "Патент", г. Ужгород, ул. Гагарина,ательский к зводственн Заказ 7644ВНИИПИ Госу ственного комитета по 113035, Москва, Б-Зобретениям и открытиям при ГКНТ СРРаушская наб., д. 4/5
СмотретьЗаявка
4266093, 22.06.1987
ТОМСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ
ЛЕЩЕНКО АНАТОЛИЙ ИВАНОВИЧ, ЖУК ЕВГЕНИЙ ПЕТРОВИЧ
МПК / Метки
МПК: G06G 7/16
Метки: аналоговых, деления, сигналов
Опубликовано: 15.12.1989
Код ссылки
<a href="https://patents.su/5-1529250-ustrojjstvo-dlya-deleniya-analogovykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для деления аналоговых сигналов</a>
Предыдущий патент: Устройство для вычисления отношения временных интервалов
Следующий патент: Дискретный интегратор
Случайный патент: Устройство для управления раздельнымигидроприводами механизма передвижениямостового крана