Устройство синхронизации последовательности импульсов

Номер патента: 1312751

Автор: Баранов

ZIP архив

Текст

(5)4 Н 04Ц ОПИСАНИЕ ИЗОБРЕТ К вод ельство СС7104 э 198 ько вВ ИНХРОНИИМПУЛЬСОВ состояния входаько превышающего ности открыто ектр носитс етения - повыности. Устр-в времени, несктервал междувремени, чутьность импульс импульсами .в сер превышающего дп в серии, 1 ил. ф до тел ор 1, эл-вы И5, формировател ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТ ОМУ СВИДЕТЕЛЬСТВУ(57) Изобретениетехнике. Цель иэошение помехоэащищсодержит коммутат3, зл-ты ИЛИ 4 и(ф) 6 последовательности импульсов,ф 7 коротких импульсов, г-р 8 тактовых импульсов, счетчики 9 и 10, триггеры 11-14, Ф 15 и 16 управляющихимпульсов и дешнфраторы 17-22. Повышение помехоэащищенности устр-ва врежиме синхронизации достигается эасчет открытия входа устр-ва толмомент прихода импульса серии. засинхронизированном режиме цель достигается путем уменьшения длительИзобретение относится к электротехнике и может использоваться в импульсной технике, системах цифровой автоматики, системах передачи информации, а также для синхронизации 5работы приемоиндикаторов радионавигационных систем под сигналы наземныхстанций.Цель изобретения - повьппение помехозащищенности,1 ОНа чертеже представлена структурная электрическая схема устройства.Устройство синхронизации последовательности импульсов содержит коммутатор 1, первый и второй элементыИ 2 и 3, первый и второй элементыИЛИ 4 и 5, формирователь 6 последовательности импульсов, формирователь 7коротких импульсов, генератор 8 тактовых импульсов, первый счетчик 9, 20второй счетчик 10, первый, второй,третий, четвертый триггеры 11-14,первый и второй формирователи 15 и 16управляющих импульсов, первый, вто 25рой, третий, четвертый, пятый и шестой дешифраторы 17-22.Устройство синхронизации последовательности импульсов работает следующим образом. На вход формирователя 6 поступает входная последовательность импульсов, состоящая из серии четырех импульсов, длительностью 0,1 с, следующих через время С = 2,5 с с периодом35 следования С = 20 с, которая на выходе формирователя 6 по амплитуде получается пригодной для дальнейшей обработки.40В момент включения устройство пе-. реходит в режим синхронизации (поиска первого импульса серии), во втором периоде серии оно опрЕделяет первый импульс последовательности и, на чиная с третьего периода, на выход устройства поступает серия импульсов без помех и засинхронизированная под входную серию последовательности импульсов, подтверждая тем, что устройство засинхронизировалось.В случае пропадания на входе устройства первого импульса серии (вследствие действия помех) после синхронизации под Входную последовательность серии импульсов, устройство автоматически запрещает подачу на выход серии последовательности импульсов и переходит в режим синхронизации под входную последовательностьимпульсов.Рассмотрим работу устройства болеедетально,После включения питания с приходом на вход устройства любого импульса, оно переходит в исходное состояние режима синхронизации. При этом иположительный импульс с выхода формирователя 6 поступает на первые входыпервого и второго элементов И 2 и 3,также на В-вход четвертого триГгера4. Единичный и нулевой потенциал соответственно с прямого и инверсноговыходов второго триггера 12 поступаютсоответственно на вторые входы первого и второго элементов И 2 и 3, соответственно разрешая и запрещая про-.хождение на их выходы импульса с выхода формирователя 6, Поэтому положительный импульс с выхода первого элемента И 2 через первый элемент ИЛИ4 поступает на В-вход первого триггера 11 и переводит его в нулевое состояние,-При этом в момент изменениясостояния первого триггера 11 короткий импульс с выхода формирователя7 поступает на Б-входы первого ивторого счетчиков 9 и 10, устанавливая их в нулевое состояние.С выхода генератора 8 импульсы .Бчастоты 1 == 1 кГц поступают2 Стна тактовый вход первого счетчика 9емкостью Б = 2 С 1 =20 х 20 х 100040000, вызывая изменение его состояния,С выхода первого счетчика 9 параллельный восьмиразрядный код восьми старших разрядов поступает на выходы первого и второго формирователей 5 и 16 управляющих импульсов, первого, второго, третьего, четвертого, пятого и шестого дешифраторов 17-22.Предположим, что на вход устройства синхронизации после включения питания первым поступал четвертый импульс серии, Тогда с выхода втсрого формирователя 15 импульсов управления на Б-вход четвертого триг гера 14 через время С = 2,5 с и С = 5 с поступает положительный импульс длительностью 7 = 0,25 с и не изменяет его состояния.Через время С = 12,25 с с выхода третьего дешифратора 19 на второй вход коммутатораи пятого де13127 51 3шифратора 21 поступает единичный потенциал, запрещающий работу пятогодешифратора 21 и разрешающий прохождение импульсов с входов коммутатора1 на его выход. С выхода второгосчетчика 10 двухразрядный параллельный код его нулевого состояния поступает на СО-вход коммутатора 1, разрешая прохождение импульса только свторого входа на выход коммутатора 1.0Положительный импульс с выхода коммутатора 1 через второй элемент ИЛИ5 поступает на Б-входы первого, второго и третьего триггеров 11-13. Приэтом по положительному фронту импуль сов первый триггер 11 переходит вединичное состояние, а второй итретий трйггеры 2 и 13 сохраняютединичное состояние,Таким образом, непосредственноперед поступлением на вход устройства на 12,5 с первого импульса серии оно переходит в исходное состояние.Предположим, что на вход устройства синхронизации после включенияпитания первым поступает третий импульс серии, под действием которогоустройство срабатывает точно так же,как описано выше. Через время 1=2,5 сс выхода второго формирователя 15поступает положительный импульс длительностью= 0,25 с на Б-вход четвертого триггера 14, на В-вход которого с выхода формирователя 6 в .этовремя поступает четвертый импульссерии длительностью 0,1 с и переводит четвертый триггер 14 в нулевоесостояние. При этом отрицательныйперепад напряжения с выхода четвертого триггера 14 поступает на Т-входвторого счетчика О и изменяет егосостояние на единицу. По окончанииположительного импульса поступившего 4на -вход четвертого триггера 14,этот триггер под действием нулевогопотенциала переходит в единичное состояние,Двухраэрядный код единичного состояния второго счетчика 10 поступает на СО-вход коммутатора 1, разрешая прохождение на выходе его импульса только с первого входа коммутатора 1. Поэтому через время 1 = 14,75 с ус выхода шестого дешифратора 22 через коммутатор 1 и второй элементИЛИ "5 на Б-входы первого, второго итретьего триггеров 11-13 поступает положительный импульс, по положитель. ному фронту которого первый триггер11 переходит в едииичное состояние, второй и третий триггеры 12 и 13 сохраняют свое единичное состояние, Следовательно, и в этом случае непосредственно перед поступлением на вход устройства на 15 с первого импульса серии оно переходит в исходное состояние.При этом отрицательный перепад напряжений с выхода четвертого триггера 14 поступает на Т-вход второго счетчика 10 и изменяет его состояние на единицу, По окончании положитель-. ного импульса, поступившего на Б-вход четвертого триггера 14, этот триггер под действием нулевого потенциала переходит в единичное состояние.Двухраэрядный код вторичного состояния второго счетчика 10 поступает на СО-вход коммутатора 1, запрещая прохождение на выход его импульсов с первого и второго выходов. Поэтому через время 1 = 17,25 с с выхода четвертого дешифратора 20 через второй элемент ИЛИ 5 на Б-входы первого, второго и третьего триггеров 11-13 поступает положительный им- . пульс, по положительному фронту которого первый триггер 11 переходит в единичное состояние, а второй и третий триггеры 12 и 13 сохраняют свое единичное состояние, Следовательно, и в этом случае непосредственно перед поступлением на вход устройства на 17,5 с первого импульса серии оно переходит в исходное состояние.Таким образом, в любом случае устройство автоматически, начиная с второго периода, находит первый импульс серий.Рассмотрим работу устройства при поступлении первым на вход его первого импульса серии после включения,После прихода первого, второго и третьего импульса серии устройство сработает точно так, как и в предыдущем случае. Четвертый импульс серии .в момент времени 1 = 7,5 с с вы"хода формирователя 6 поступает наН-вход четвертого триггера 14, неизменяя его единичного состояния, попоступает также на первые входы первого и второго элемента И 2 и 3.При этом второй элемент И 3 закрыт,а первый элемент И 2 открыт сигналами с выходов второго триггера 12.45 50 55 Поэтому с выхода первого элемента И 2 положительный импульс через первый элемент ИЛИ 4 поступает на К- вход первого триггера 11, подтверждая его нулевое состояниеТочно так же, как и в пцедыдущем случае, н момент времени С = 17,25 с по положительному фронту импульса, поступившего с выхода четвертого дешифратора 20, через второй элемент ИЛИ 5 на Б-входы первого второго и третьего триггеров первый триггер 11 переходит в единичное состояние. Через время С = 7,75 с положительный импульс с выхода первого дешифратора 17 поступает на К-вход второго триггера 12 и переводит его в нулевое состояние. При этом нулевой и единичный сигналы соотнетственно с прямого и инверсного выходов второго триггера 12 поступают соответственно на первый элемент И 2, закрывая его, и на третий вход второго элемента И 3. Следовательно импульсы помех, поступающие на вход устройства с момента времени С = 17,75 с момента времени С = 19,75 с, не поступают на выходы первого и второго элементов И и не приводят к рас синхронизации устройства. Начиная с момента времени С = 19,75 с до С - 20,25 с с выхода второго формирователя 6 управляющих импульсов на второй вход второго элемента И 3 поступает единичный потенциал.Поэтому первый импульс серии, пришедший на вход устройства но время20 с, поступает на К-нход четвертого триггера 14, не изменяя его состояния, и на первые входы закрытого первого элемента И 2 и открытого второго элемента И 3.С выхода второго элемента И 3 положительный импульс поступает на К-вход третьего триггера 13, переводя его в нулевое состояние, а также через первый элемент ИЛИ 4 - на К-вход первого триггера 3, устанавливая его н нулевое состояние.В момент перехода первого триггера 1 н нулевое состояние формирователь 7 вырабатывает короткий импульс, который поступает на К-входы первого и второго счетчикон 9 и 10, устанавливая их в нулевое состояние,Нулевой потенциал с выхода третьего триггера 13 поступает на РЕ-вход коммутатора 1, запрещая прохождение 5 О 5 20 25 35 40 на его выход сигналон с любого входа коммутатора 1, поступает также на ЛЕ-вход пятого дешифратора 21 разрешая подачу эасинхронизированных под входную последовательность сигналов, свободных от помех, на выход устройства.После синхронизации устройство работает в последующих периодах так же, как описано н предыдущем случае, за исключением того, что первый, второй и третий триггеры 11-13 в момент времени С = 17,25 с под действием положительного фронта импульса, поступающего на Я-входы через второй элемент ИЛИ 5, с выхода четвертого дешифратора 20 переходят в единичное состояние даже в случае, если вследствие действия помех на вход устройства не поступают второй, третий и четвертый импульсы серии одновременно.Рассмотрим работу устройства после синхронизации в случае пропадания первого импульса серии вследствие действия помех.Если в течение времени с С=19,75 с по С=20,25 с открытого состояния второго элемента И 3, на вход устройства не поступает импульс, то первый и третий триггеры 11 и 13 сохраняют свое единичное состояние. В момент времени С = 20,5 с выхода второго дешифратора 18 положительный импульс через второй элемент ИЛИ 5 поступает на Б-входы первого, нторого и третьего триггеров, переводя второй триггер 12 в единичное состояние и подтверждая единичное состояние второго3 и первого триггеров 12 и 11, Следовательно, устройство автоматически переходит н исходное состояние режима синхронизации. Повьппение помехозащищенности предлагаемого устройства по сравнению с известным и режиме синхронизации достигается за счет открытия входа устройства только в момент прихода импульса серии.В засинхронизиронанном режиме помехозащищенность устройства повьппается благодаря уменьшению длительности открытого состояния с времени, несколько превышающем интервал между импульсами в серии, до времени, чуть превьппающем длительность импульса в серии.13127 Составитель Н,ЛебедянскаяТехред Л.Олейник Корректор А.Тяско Редактор Е.Папп Заказ 1980/56 Тираж 639 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д, 4/5Устройство синхронизации после 1довательности импульсов, содержащеепервый и второй элементы И, формирователь входной последовательностиимпульсов, выход которого соединенс первыми входами первого и второгоэлементов И, выходы которых соединены соответственно с первым и вторым 1 Овходами первого элемента ИЛИ, выходкоторого подключен к В-входу первого триггера, выход которого черезформирователь коротких импульсовсоединен с входом первого счетчика,тактовый вход которого соединен свыходом генератора тактовых импульсов, а выход первого счетчика соединен с входами первого, второго,третьего, четвертого и пятого дешифраторов, при этом первый и второй вывыходы второго триггера подключены квторым входам соответственно первогои второго элементов И, а В- и Я-вхо 25ды второго триггера подключены соответственно к выходу первого дешифратора и к выходу второго элементаИЛИ, первый и второй входы которогосоединены с выходами второго и четвертого дешифраторов, выход второгоэлемента И подключен к В-входу третьего триггера, Я-вход которого соеди 51 8нен с Я-входами первого и второго триггеров, а также четвертый триггер, при этом вход формирователя .входной последовательности импульсов и выход пятого дешифратора являются соответственно входом и выходом устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения помехозащищенности, введены коммутатор, второй счетчик, шестой дешифратор, первый и второй формирователи управляющих сигналов, при этом вход первого счетчика соединен с входом второго-счетчика, тактовый вход которого соединен с выходом четвертого триггера, В- и Я-входы которого соединены соответственно с выходом формирователя входной последовательности импульсов и выходом первого формирователя управляющих сигналов, вход которого соединен с выходом первого счетчика и входом второго формирователя управляющих сигналов, выход которого соединен с третьим входом второго элемента И, при этом выходы третьего триггера, второго счетчика, третьего и шестого дешифраторов подключены к соответствующим входам коммутатора, выход которого соединен с вторым входом второго элемента ИЛИ, выход третьего триггера соединен с вторым входом пятого дешифратора.

Смотреть

Заявка

3979124, 20.11.1985

КЫШТЫМСКИЙ РАДИОЗАВОД

БАРАНОВ АНАТОЛИЙ ЮРЬЕВИЧ

МПК / Метки

МПК: H04L 7/04

Метки: импульсов, последовательности, синхронизации

Опубликовано: 23.05.1987

Код ссылки

<a href="https://patents.su/5-1312751-ustrojjstvo-sinkhronizacii-posledovatelnosti-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство синхронизации последовательности импульсов</a>

Похожие патенты