Устройство сопряжения с магистралью последовательного интерфейса
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1275417
Автор: Андрюхин
Текст
(бо 4 С 06 Р 13 00 ТЕ ЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИИ ПИСАНИЕ ИЗ н двтмсноьм свдвтел(56) Авторское свидетельство СССР В 734662 кле С О 6 Р 3/04 1978Авторское свидетельство СССР У 752317, кл. С 06 Р 3/04, 1978.Авторское свидетельство СССР В 1005020, кл. С 06 Р 3/04, 1981.Устройство отображения ЕС. Техническое описание. 3.045.001 ТО, Приложение 2. Схема электрическая структурная устройства. 1976.(54) УСТРОЙСТВО СОПРЯЖЕНИЯ С ИАГИСТ РАПЫО ПОСЛЕДОВАТЕЛЬНОГОИНТЕРФЕЙСА (57) Изобретение относится к области вычислительной техники и может быть испольэОВано для подключения к ЭВМ внешних устройств в соответствиис логикой обмена последовательного интерфейса. Цель изобретенияуменьшение времени поиска неисправности за счет обеспечения диагностируемости устройства в автономном режиме. Устройство сопряжения с магистралью последовательного интерфейса содержит генератор тактовойчастоты, усилитель-приемник, дешифратор сигналов линии, узел идентификации приема слова, дешифратор указаний, элемент ИЛИ, счетчик синхроимпульсов передачи, формировательсинхронмпульсов передачи, паржлельно-последовательный преобразователь, шифратор сигналов линии, регистрсостояния и коммутатор выходной информации. Дпя обеспечения днагности- Ф руемости в него введены последовательно-параллельный преобразователь, переключатель режимов работы, задатчик контрольной информации, формирователь управляющих сигнапов конт- Я роля, элемент сравнения, триггер,й элемент И и инвертор, 2 ил. . ЯСп Ь1 12Изобретение относится к вычислительной технике и может быть использовано в устройствах отображения, связь которых с ЭВМ осуществляется по двухпроводной магистрали в соответствии с логикой обмена последовательного интерфейса.Целью изобретения является уменьшение времени поиска неисправности за счет обеспечения диагностируемости устройства в автономном режиме,На Фиг. 1 представлена блок-схема предлагаемого устройства; на Фиг. 2 - временная диаграмма его работы.Устройство сопряжения с магистралью последовательного интерфейса содержит переключатель 1 режимов работы с выходами 2.1 и 2.2, усилитель-передатчик 3, усилитель-приемник 4 с выходами 5.1 и 5.2, элемент И 6, инвертор 7, дешифратор 8 сигналов линии с выходами 9.1 и 9,2,триггер 10, шифратор 11 сигналов линии с выходами 12.1 и 2.2, счетчик 13 синхроимпульсов передачи, последовательно-параллельный преобразователь 14, параллельно-последовательньй преобразователь 15, Формирователь 16 синхроимпульсов передачи с выходами 17.1 - 17.4, элемент ИЛИ 18, узел 19 идентификации приема слова, коммутатор 20 выходной информации, генератор 21 тактовой частоты, регистр 22 состояния, элемент 23 сравнения, задатчик 24 контрольной информации, Формирователь 25 управляющих сигналов контроля, дешифратор 26 указаний, первый выход 27 устройства, первый 28 и второй 29 входы устройства,второй выход 30 и третий вход 31 устройства.Выход 27 пэдключен к магистрали последовательного интерфейса, вход 28 - к ОЗУ устройства отображения, вход 29 - к блоку управления устройства отображения, выход 30 - к индикатору неисправностей устройства сопряжения с магистралью последовательного интерфейса, вход 31 - к блоку управления устройства отображения.В качестве дешифратора и шифратора сигналов линии могут быть использованы преобразователь входных сигналов линии и преобразователь выходных сигналов линии.Устройство работает следующим образом.75417 5 10 15 20 25 30 35 45 50 55 В исходном состоянии генератор 21 работает в непрерывном режиме, триггер 10 и формирователь 16 обнулены сигналом начальной установки, посту" пающим на вход 31 из блока управления устройства отображения, на входах и выходах устройства сигналы отсутствуют, переключатель 1 установлен в положение "Работа", на его выходе 2.1 присутствует сигнал уровня логического нуля, на выходе 2.2 - сигнал уровня логической единицы, на выходе инвертора 7 - сигнал уровня логической единицы, разрешающий прием на дешифратор 8 сигналов с выхода усилителя-приемника 4. На выходе элемента 23 отсутствует сигнал ошибки.При поступлении на вход 28 кода слова, предназначенного для выдачи в линию интерфейса, а на вход 29 - сигнала сопровождения слова разрешается передача слова через коммутатор 20. Сигнал с входа 29 через элемент ИЛИ 18 поступает на управляющий вход преобразователя 15, разрешая запись в преобразователь присутствующего на выходе коммутатора 20 слова, Этот же сигнал поступает на вход Формирователя 16, инициируя выдачу на его выходы последовательности сдвинутых друг относительно друга импульсных сигналов, устанавливает в "0" счетчик 13, а также Формирует сигнал уровня логической единицы на выходе триггера 10. Длительность сигналов на выходах 7.1-17.4 формирователя 16 равна периоду следования сигналов тактовой частоты с генератора 21. Сигналы с выхода 17.1 формирователя 16 поступают на вход управления сдвигом преобразователя 15, инициируя сдвиг записанного в нем и-разрядного слова, начиная со старшего разряда, и выдачу его в последовательном коде на выход пре" образователя 15. После выдачи с выхода 17.4 формирователя 16 п сигналов на выходе счетчика 3 Формируется сигнал - признак выдачи слова. Этот сигнап поступает на Формирователь 16, запрещая дальнейшую выдачу сигналов на выходы 17.1-17.4, а также устанавливает в "0" триггер 10. На его выходе формируется сигнал уровня логического нуля, Таким образом, на время передачи и бит, составляющих слово, на выходе триггера 10 и3 12754 на выходе элемента И 6 присутствует сигнал уровня логической единнцы,на выходе инвертора 7 - сигнал уровня логического нуля, запрещающий прием на дешифратор 8 сигналов с выхода усилителя 4. Шифратор 11 по поступлении сигналов с выходов 17.2 и 17.3 формирователя 16 преобразует поспедовательный код, поступающий с выхода преобразователя 15, в ком бинацию двух сигналов на выходах 12.1 и 2.2, соответствующих последовательному коду на входе шифратора. Усилитель-передатчик 3 преобразует комбинацию униполярных сигна лов на выходах 12.1 и. 12,2 шифратора 11 в комбинацию двух раэиополярных импульсов, поступающих на вход усилителя-приемника 4, и через переключатель 1 - ив выход 27 устрой ства, Усилитель-приемник 4 преобразует комбинацию двух рвэкополяряйх импульсов в комбинацию двух унипо" лярных сигналов, поступающих на де,шифратор 8 через выходы 5. 1 и 5,2 25 усилителя-приемника 4. На выходах дешифратора 8 сигналы не формируются, поскольку при поступлении с усилителя-приемника 4 импульсов, составляющих слово, с выхода инвертора 7 ,30 на вход дешифратора 8 поступает сигнал уровня логического нуля, запрещающий обработку в дешифраторе 8 сигналов линии импульсов, поступающих с усилителя-приеинкка 4. 35При установке переключателя 1 в положение "Автоном", набора кода контрольного слова на эадатчике 24 и нажатия кнопки на формирователе 25 на его выходе формируется сигнал, 40 разрешающий передачу через коимута" тор 20 кода контрольного слова. Этот же сигнал через элемент ИЛИ 18 поступает на управляющий вход преобразова. теля 15, разрешая запись кода конт рольного слова, присутствующего ка выходе коммутатора 20, а также на входы формирователя 16, счетчика 13, триггера 10. Работа преобразователя 15, фориирователя 16, счетчика 13, 50 триггера 10, усилителя-передатчика 3, усилителя-приемника 4 аналогична при поступлении сигнала на вход 29 устройства. Прк установке перек,лючателя 1 в положение "Антоном" сигкалы с усилителя-передатчика 3 на выход 27 устройства не поступают, нв вьасоде 2.2 переключателя 1 и на вы 17 4ходе элемента И 6 присутствует сигнап уровня логического нуля, на выходе 2.1 переключателя 1 - сигналуровня логической единицы. При этомна выходе инвертора 7 постоянно присутствует сигнал уровня логическойединицы, разрешающий прием нв дешкоратор 8 сигналов, поступающих на него с выходов 5.1 и 5,2 усилителяприемника 4. Дешифратор 8 преобразует комбина- цию сигналов нв выходах 5.1 и 5,2 усилителя-приемника 4 в последовательный код принимаемого бита информации на выходе 9.2 и сигнал сопровождения бита на выходе 9.1 При поступлении этого сигнапв на вход управления сдвигом преобразователя 14 в неи осуществляется сдвиг кода, присутствующего на выходе 9.2 дешифратора 8. При поступлении и сигналов .сопровождения на выходе преобразователя 14 присутствует принятое п-разрядное слово в параллельном коде, В узле 19 производится подсчет числа сигналов тактовдй частоты с .генератора 21 в интервале времени между поступлением сигналов сопровождения бита с выхода 9дешифратора 8. Если в укаэанном интервале число сиг Ф налов тактовой частоты достигает эна чения ш, ка выходе узла 19 формируется сигнал идентификации приема слова (интервал времени между битами в слове в К раз меньше иинимального интервала времени между последним битом предыдущего и первым битом последукщего слова), В элементе 23 по поступлении сигнала с выхода узла 19 и при наличии сигнапв уровня логической единицьна выходе 2,1 переключателя 1 осуществляется сравнекие коо да контрольного слова, установленного на задатчике 24, и хода, присутствукщего на выходе преобразователя 14. При несовпадении указанных кодов на выходе элемента 23 сравнения формируется сигнал ошибки, который поступает на выход 30 устройства на индикатор неисправностей и вход регистра 22. При установке переключателя 1 в положение "Работа" и поступлении по линии интерфейса на устройство отображения диагностического указания нв выходе дешифрвторв 26 формируется сигнал - признак данного указания, по которому разрешает-.5 12754 ся передача на выход коммутатора содержимого регистра 22. Формула изобретения5Устройство сопряжения с магистралью последовательного интерфейса,содержащее генератор тактовой частоты, последовательно соединенные усилитель-приемник, дешифратор сигна О лов линии, узел идентификации приема слова, дешифратор указаний, элемент ИЛИ, счетчик синхроимпульсовпередачи, 4 юрмироввтель синхроимпульсов передачи, параплельно-последовательный преобразователь, шифраторсигналов линии и усилитель-передатчик, выход которого подключен к входу усилителя-приемника, а также последовательно соединенные регистр 20состояния и коммутатор выходной информации, первый управляющий входкоторого подключен к выходу дешифратора указаний, второй информационный вход - к первому входу устройства, а ин 4 юрмационный выход - к информационному входу параллельно- последовательного преобразователя, второй управляющий вход которого подключен к выходу элемента ИЛИ,свя- ЗО заниого также с вторым входом формирователя синхроимпульсов передачи, второй и третий выходы которого сое" динены с соответствующими входами шиФратора сигналов линии, выход гене"З 5 рвтора тактовой частоты связан с третьим входом формирователя синхроимпульсов передачи и с вторым входом узла идентификации приема слова, второй вход устройства подключен к щ вторым входам коммутатора выходной ин 4 юрмации и элемента ИЛИ, а третий Вход устройства - к входу начальной установки формирователя синхроимпульсов передачи, о т л и ч а ю щ е е - 45 ,с я тем, что, с целью уменьшения времени поиска неисправности эа счет, обеспечения диагностируемости устрой 17 6ства в автономном режиме, в него вве-;дены последовательно-параллельныйпреобразователь, переключатель режимов работы, задатчик контрольной информации, формирователь управляющихсигналов контроля, элемент сравнения,триггер, элемент И и инвертор, при-чем первый и второй выходы дешифратора сигналов линии подключены соответственно к первому и второму входам последовательно-параллельногопреобразователя, выход которого соединен с ин 4 юрмацнонным входом дешифратора указаний и с первым информационным входом элемента сравнения,первый и второй управляющие входыкоторого подключены соответственнок выходу узла идентификации приемаслова и к первому выходу переключателя режимов работы, а выход - к входу регистра состояния и к второмувыходу устройства, выход звдатчикаконтрольной информации связан стретьим информационным входом коюутатора выходной информации и с вторым информационным входом элементасравнения, выход формирователя управляющих сигнапов контроля подключенк третьему управляющему входу коммутатора входной информации и к третьему входу элемента ИЛИ, соединенногосвоим масодом с единичным входомтриггера, нулевой вход которого под"соединен к выходу счетчика синх"роимпульсов передачи, вход начальнойустановки - к третьему входу устройства, в единичный выход - к первомувходу элемента И, второй вход которого связан с вторым выходом переключателя режимов работы, а выход черезинвертор - с управляющим входом девыфратора сигналов линии, первыйвход переключателя режимов работыявляется первым выходом устройства,подключенным к магистрали интерфейса, а второй вход переключателя режимов работы соединен с выходом усилителя"передатчика.,г СоставительИванова Техред Я, Глущ Васильев Корректо акт н яск одписн Заказ 6561 роизводственйо-полиграфическое предприятие, г.ужгород, ул.Проектная 2 1 11.2 173 1 О 174 Тираж 671 НИИПИ Государственного ко по делам изобретений и 13035, Москва, Ж, Рауш
СмотретьЗаявка
3647919, 26.08.1983
ПРЕДПРИЯТИЕ ПЯ А-3706
АНДРЮХИН АЛЕКСАНДР СЕРГЕЕВИЧ
МПК / Метки
МПК: G06F 13/00
Метки: интерфейса, магистралью, последовательного, сопряжения
Опубликовано: 07.12.1986
Код ссылки
<a href="https://patents.su/5-1275417-ustrojjstvo-sopryazheniya-s-magistralyu-posledovatelnogo-interfejjsa.html" target="_blank" rel="follow" title="База патентов СССР">Устройство сопряжения с магистралью последовательного интерфейса</a>
Предыдущий патент: Форматор-вулканизатор для пневмобаллонов
Следующий патент: Устройство для генерации временных меток
Случайный патент: Система гидрозолошлакоудаления