ZIP архив

Текст

(19) (11) З(51) С О 1 К 31/28 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(О Я)Щ 1 Я ОПИСАНИЕ ИЗОБРЕТЕНИЯ БН АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Б(54)(57) 1. ЛОГИЧЕСКИЙ ПРОБНИК, содержащий эталонную микросхему, соединенную логическими выводами с первыми входами соответствующих элементов сравнения, соединенных вторымивходами с первыми клеммами для подключения контролируемой микросхемы,выходы элементов сравнения соединеныс соответствующими входами элементаИЛИ, соединенного выходом с первымвходом первого 15 -триггера, соединенного вторым входом через переключатель с второй клеммой для подключения контролируемой микросхемы ис первым выводом питания эталонноймикросхемы, выходом - через индикатор с третьей клеммой для подключения контролируемой микросхемы ис вторым выводом питания эталонноймикросхемы, о т л и ч а ю щ и й с ятем, что, с целью расширения функциональных возможностей пробника, в него введены анализаторы, вторые триггеры, элементы И, диоды, причем первые входы всех элементов И соединены с вторыми входами соответствующих элементов сравнения, выходы через соответствующие диоды - с первыми входами соответствующих элементов сравнения, с первыми входами соответствующих анализаторов, выходы которых соединены с первыми входами соответствующих вторых триггеров, вторые входы которых соединены с входной клеммой пробника, а выходы - с вторыми входами соответствующих элементов И.2, Логический пробник 1, о т л и-ч а ю щ и й с я тем, что анализатор содержит первый резистор, соединенный первым выводом с входом анализатора, вторым выводом - с первым выводом второго резистора, второй вывод которого соединен через третий резистор с общей шиной пробника,а непосредственно - с входом первогопорогового элемента, соединенноговыходом с первым входом элемантазапрета, соединенного вторым входомчерез второй пороговый элемент с вторым выводом первого резистора, выход элемента запрета соединен с выходом анализатора.1112Изобретение относится к контроль.но-измерительной технике и можетбыть использовано при контроле микросхем,Известен логический пробник, содержащий эталонную микросхему, соединенную логическими выводами с первыми входами соответствующих элементов сравнения, соединенных вторыми входами через первые клеммы 1 Одля подключения контролируемой микросхемы с соответствующими логическими выводами контролируемой микросхемы, выходы элемента сравнения соединены с соответствующими входами 15элемента ИЛИ, соединенного выходомс первым входом перрого 15-триггера,соединенного вторым входом черезпереключатель с второй клеммой дляподключения контролируемой микросхемы и с первым выводом питания эталонной микросхемы, выходом - через ин дикатор со второй шиной питания,с третьей клеммой для подключенияконтролируемой микросхемы и с вторым выводом питания эталонной микросхемы 11 .Недостатком известного устройстваявляются ограниченные функциональные возможности, обусловленные тем,что устройство не может автоматически определять по эталону принадлежность вывода микросхемы кд входуили выходу,Цель изобретения - расширение 35функциональных возможностей логического пробника.Поставленная цель достигается тем,что в логический пробник, содержащий эталонную микросхему, соЕдиненную логическими выводами с первымивходами соответствующих элементовсравнения, соединенных вторыми входами с первыми клеммами для подключения контролируемой микросхемы, выходы элементов сравнения соединеныс соответствующими входами элемента ИЛИ, соединенного выходом с первым входом первого 15 -триггера, соединенного вторым входом через переключатель с второй клеммой для подключения контролируемой микросхемы,и с первым выводом питания эталонной микросхемы, выходом - через индикатор с третьей клеммой для подключения контролируемой микросхемы ис вторым выводом питания эталонноймикросхемы, введены анализаторы,327 3вторые триггеры, элементы И, диоды, причем первые входы всех элементов И соединены с вторыми входами соответствующих элементов сравнения, выхо" ды через соответствующие диоды - с первыми входами соответствующих элементов сравнения, с первыми входами соответствующих анализаторов, выходы которых соединены с первь 1 ми входами соответствующих вторых триггеров, вторые входы которых соединены с входной клеммой пробки" ка, а выходы - со вторыми входамисоответствующих элементов И. 1Кроме того, анализатор содержитпервый резистор, соединенный первымвыводом с входом анализатора, вторымвыводом - с первым выводом второго резистора, второй вывод которого соединен через третий резистор с общей шиной пробника, а непосредственно -с входом первого порогового элемента,соединенного выходом с первым входом элемента запрета, соединенного вторым входом через второй пороговый элемент с вторым выводом первого резистора, выход элемента запрета соединен с выходом анализатора,На фиг. 1 показана схема пробника; на фиг, 2 - схема анализатора.ВЛогический пробник для проверки микросхемы 1 содержит элементы 2-1"2-н сравнения, элемент 3 ИЛИ, первыйР 5-триггер 4, переключатель 5, индикатор 6, эталонную микросхему 7,вторую клемму 8 для подключения контролируемой микросхемы, входную клемму 9, третью клемму 1 О для подключения контролируемой микросхемы 1, первые клеммы 11-1-11- и для подключения контролируемой микросхемы 1, вход 12 анализатора, элементы 13-1 - 13-й И,первый резистор 14, вторые триггеры 15-1 - 15-п, второй резистор 16, анализаторы 17-1 - 17-п., третий резистор 18, первый 19 и второй 20 пороговые элементы, элемент 21 запрета, выход 22 анализатора, диоды 23-1 - 23-ь.Логические выводы эталонной микросхемы соединены со входами соответствующих элементов 2-1 - 2-и сравнения, соединенных вторыми входами через первые клеммы 11-1 - 11-и для подключения контролируемой микросхемы 1 с соответствующими логи" ческими выводами контролируемой микросхемы 1. Выходы элементов сравнения 2-1 - 2-п. соединены с соответ1112327 50 55 3ствующими входами элемента 3 ИЛИ, соединенного выходом с первым входом первого 35-триггера 4, соединенного вторым входом через переключатель 5 с второй клеммой 8 для подклю чения контролируемой микросхемы 1, соединенной с первым выводом питания эталонной микросхемы 7, выходом - через индикатор б с третьей клеммой 10 для подключения контро- О лируемой микросхемы 1 и с вторым выводом питания эталонной микросхемы 7, Первые входы всех элементов13-1 - 13-и И соединены со вторымивходами соответствующих элементов 52-1 - 2-о,сравнения, выходы черезсоответствующие диоды 23-1 - 23-и соединены с первыми входами соответст"вующих элементов 2-1 - 2- и сравнения,с первыми входами соответствующих 20анализаторов 17-1 - 17-п, выходы которых соединены с первыми входамисоответствующих вторых триггеров15-1 - 15-о, вторые входы которыхсоединены с входной клеммой пробника, а выходы - со вторыми входамисоответствующих элементов 13-1 -13",1 И.В анализаторе первый резистор 14 ,соединен первым выводом со входом З 012 анализатора, вторым выводом - спервым выводом второго резистора16, второй вывод которого соединенчерез третий резистор 18 с общей . шиной пробника, а непосредственно -Ъсо входом второго порогового элемента 20, соединенного вторым выходом с первым входом элемента 21 запрета, соединенного вторым входомчерез первый пороговый элемент 19 40со вторым выводом первого резистора 14, выход элемента 21 запретасоединен с выходом 22 анализатора,Логический пробник работает следующим образом, 45 В работе используется следующая особенность логических микросхем: при подаче на микросхему питания без подачи входных воздействий на ее выводах, являющихся входами, появляется потенциал 0, промежуточныйфпо величине между потенциалами логического нуля 00 и логической еди-, ницы 0, На вь.водах же, являющихся ее выходами, устанавливаются потекциалы, соответствующие логическому нулю или логической единице, т.е.00 или О . При этом ОоО с О Появление потенциала обусловлено индукционными процессами, полями статического заряда и паразит- ными связями внутреннего монтажа микросхемы, а егс величина для данной серии микросхем практически стабильна.Устанавливается эталонная микросхема 7, идентичная контролируемой микросхеме 1. К вывоцам питания схемы 1 подключаются клеммы 8 и 10, На клемму 9 подается сигнал "Сброс", устанавливающий триггеры 15-1 - 15-11 в нулевые состояния. Пусть, например, первый функциональный вывод микросхемы 7 является входом, Тогда ,потенциал Ц,возникающий на этом выводе, поступает на вход анализатора 17-1, на выходе которого в этом случае появляется сигнал "1", который переводит триггер 15-1 в единичное состояние, Сигнал "1" с прямого выхода триггера 15-1 будет постоянно действовать (до подачи сигнала "Сброс" ) на вход элемента 13-1 И.Тем самым открывается доступ логическому сигналу, действующему на первом выводе микросхемы 1 через клемму 11-1, элемент 13-1 И, диод23-1 на соответствующий вход микросхемы 7. Таким образом, входной сигнал И, поступающий на вход микросхемы 1, поступит и на вход микросхемы 7. При этом изменение сигнала на выходе анализатора 17 не приводит к изменению состояния триггера 15 и, следовательно, не нарушает установившейся связи входов схем 7 и 1, На выходах же элемснта 2-1 сравнения сокр.няется сигнал "О".1 Если же какой-либо вывод микросхемыявляется выходом, то происходит следующее, Пусть для определенности клемма 11;п микросхемы 1 и аналогичный вывод микросхемы 7 являются выходом, В этом случае на этих выводах появляется потенциал Ио или И, На выходе анализатора 17- и сохраняется сигнал "О". Поэтому триггер 15- также останется в нулевом состоянии. Элемент 13- и И окажется закрытым. Поэтому сигналы, поступающие с выходов микросхем 1 и 7, поступают на разные входы элемента 2- й-сравнения, который производитих сравнение, Диоды 23-1 и 23- п в этом случае предохраняют входы элементов 13-1,13-п И от воздействиясигналов с выхода эталонной микросхемы 7.После подключения питания клеммами 8 и 1 О и подачи сигнала "Сброс" на клемму 9 происходит автоматическая классификация функциональных выводов микросхем 7 и 1 на входы и выходы, После этого к логическим выводам подключаются клеммы 11-1 - 11-П и однократным замыканием нормально разомкнутого переключателя 5 триггер 4 переводится в единичное состояние. При этом включается индикатор 6, что свидетельствует о наличии питания и "земли". Если сигнал на выходе микросхемы 1 не совпадает с аналогичным сигналом микросхемы 7, то на выходе соответствующего элемента 2-1 - 2- и сравнения появляется сигнал "1", который через элемент 3 ИЛИ переводит триггер 4 в нулевое состояние. При этом индикатор 6 перейдет в не- возбужденное состояние, что свидетельствует о неисправности схемы. Если сигналы с элементов 2-1 - 2- п сравнения не поступают, то индикатор 6 остается в возбужденном состоянии, что свидетельствует об исправности микросхемы 1. Работа анализаторов 17 происходит следующим образом (фиг. 2), Величины резисторов 14, 16 и 18 подби"раются таким образом, что при пода че на вход 12 потенциала 0 (логический"0") пороговые элементы 19и 20 не срабатывают и на выходе 22сохраняется сигнал "0". При появлении на входе 12 потенциала 00 о сра"батывает пороговый элемент 19, аэлемент,20 не срабатывает, На прямойвход элемента 21 действует сигнал"1", а на его инверсный вход - сигнал "0". Поэтому на выходе 22 появляется сигнал "1". При появлениипотенциала 0, (логическая "1") срабатывают пороговые элементы 19 и 20,На оба входа элемента 21 действуетсигнал "1", поэтому на его выходе 22действует сигнал "0". Таким образом, за счет введенияанализаторов 17-1 - 17- п,триггеров 15-1 - 15-й, диодов 23-1 - 23-0, эле ментов 13-1 - 13- п И обеспечиваетсяавтоматическое обнаружение входов и выходов контролируемой микросхемы, что расширяет функциональные возможности устройства.1112327 Заказ 6454/32 Подпис ВНИИПИ го комитета СССР по де и открытий 113035, Мо ушская наб., д. 4/5

Смотреть

Заявка

3605796, 15.06.1983

ПРЕДПРИЯТИЕ ПЯ Р-6348

ДЖАГАРОВ ЮЛИУС АЛЕКСАНДРОВИЧ, МАНУКЯН ЮРИЙ СУРЕНОВИЧ, МАСЛОВСКИЙ НИКОЛАЙ ВЛАДИМИРОВИЧ, ХАНАНАШВИЛИ ТЕЙМУРАЗ АБРАМОВИЧ

МПК / Метки

МПК: G01R 31/3177

Метки: логический, пробник

Опубликовано: 07.09.1984

Код ссылки

<a href="https://patents.su/5-1112327-logicheskijj-probnik.html" target="_blank" rel="follow" title="База патентов СССР">Логический пробник</a>

Похожие патенты