Устройство для регистрации информации

Номер патента: 1092537

Автор: Неугасимов

ZIP архив

Текст

(56) 1, Кульман. Управляющая схема для твердотельных матричных устройств отображения аналоговых сигналов. - "Электроника", 1972, Р 9.2. Авторское свидетельство СССР У 516070, кл. С 06 К 15/18, 1973 (прототип).(54)(57) УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ ИНФОРМАЦИИ, содержащее блок памяти, ,цешифратор, знаковый индикатор, второй дешифратор, графический индикатор, первый и второй счетчики, делитель частоты, одновибратор, первый фазосдвигаюдий блок, первый элемент И, коммутатор, регистр, выходы которого соединены с входами знакового индикатора, входы группы регистра соединены с выходами коммутатора, входы первой группы которого соединены с входами первого дешифратора и выходами блока памяти, входы группы которого являются входами группы устройства, выходы первого дешифратора соединены с входами первой группы графического индикатора, входы второй группы которого соединены с выходами второго дешифратора, входы последнего соединены с выходами первого счетчика, вход которого соединен с выходом первого элемента И, выход второго счетчика соединен с входом делителя частоты, входом одновибратора и входом регистра, вход второго счетчика соединен с выходом первого фазосдвигающего блока, второй вход которого соединен с выходом делителя частоты, третий и четвертый входы первого фазосдвигающего блока являются соответственно первым и вторым входами устройства, о т л ич а ю щ е е с я тем, что, с целью увеличения объема регистрируемой информации, в него введены третий и четвертый счетчики, второй фазосдвигающий блок, второй элемент И, триггер, первый вход которого соединен с выходом старшего разряда первого счетчика, второй вход триггера соединен с выходом третьего счетчика, вход которого соединен с выходом второго элемента И, вторым входом второго фазосдвигающего блока и пе вым входом первого элемента И второйФ вход которого соединен с выходом триггера, первый вход второго элемента И является третьим входом устройства, второй вход второго элемента Ж И соединен с выходом одновибратора, Ю вход блока памяти соединен с первым вхо- (,Я дом первого фазосдвигающего блока, выхо- Я) дом второго фазосдвигающего блока и входом четвертого счетчика, выходы которого соединены с входами второй группы коммутатора, выход делителя частоты соединен с первым входом второго фазосдвигающего блока, третий 3 в и четвертый входы которого являются соответственно четвертым и пятым входами устройства.Изобре гение предназначено для использования в информационно-измерительной технике и может быть испольэовацо для визуального исследованияформы однократных и периодических 5сигналов и измерения их параметров.Известно устройство д 11 я цифровойрегистрации, содержащее аналого-цифровой преобразователь, блок памяти,дешифратор и матричную панель Г 1 3.10Недостатком указаннагс устройства является цизкая точность оценки амплитудных и временцьх параметров исследуемых сигналов, так как измерения проводятся прямо на экране15матричной панели, и на рсзультатыизмерений Влияют субъективные факторы, свойственные оператору.Наиболее близким по техц 1 гцескойн20сущности является цифровои регистратор, содержащий блок памяти, первыйдешифратор, знаковый индикатор,второй дешифратор, графическии индикатор, первый и Второй счетчики,25делитель частоты, одцовибратор, первый Фазосдвигающий блок, первый элемент И, коммутатор, регистр, выходыкоторого соединены с входами знакового индикатора, входы группы регистра соединены с Выходами комму гатора,Входы перВой группы которога соединены с входами первого дешнфратораи выходами блока памяти, Входы группь 1 являются входами группы устройства,выходы первого дешифратора соединены 35со входами первой группы графическогоиндикатора, Входы второй группыкоторого соединены с Выхацами второго дешифратора входы каторога саедй,нены с выходами первого счетчикавход которого соединен с выходомпервого элемента И, первым Входомпервого фазосдпигающего блока и Вхадом блока памяти выход второго счетчика соединен с входом делителя частаты, входом регистра и входом од"новибратора, вход второго счетчикасоединен с выходом первого фазосдьигающего блока, второй вход которогосоединен с выходом делителя 1 астоты, 5 Отретий и четвертый входы первогоФазосдвигающего блока являются соответственно первым и вторым Входамиустроиства, второй Вход лервога элемента И является четвертым входом 55устройства 2 3.Недостатками даццага цифровогарегистратора являются невысокая ицФормационная емкость и точность оценки временных характеристик исследуемого процесса, ограниченные информационной возможностью матричной панели, так как считывание В цифровой форме амплитудных и временных характеристик возможно только в пределах информационной емкости матричной панели, чем ограничена емкость памяти.Цель изобретения - увеличение объема регистрируемой информации и повь 1 шение точности измерений временных параметров исследуемых процессов,Поста.вленная цель достигается тем, что в цифровой регистратор, содержащий блок памяти, первый дешифратор, энаковь 1 й индикатор, второй дешифратор, графический индикатор, первый и второй счетчики, делитель частоты, одновибратор, первый Фазосдвигающий блок, первый элемент И, коммутатор, регистр, выходы которого соединены с входами знакового индикатора, входы группы регистра соединены с выходами коммутатора, входы первой группы которого соединены с Входами первого дешифратора и выходамп блока памяти, входы группы которого являются входами группы устройства, выходы первого дешифратара соединены со входами первой группы граФического индикатора, входы второй группы которого соединены с выходами второго дешифратора, входы по следнего соединены с выходами первого счетчика, вход которого соединен с выходом первого элемента И, выход второго счетчика соединен с входом делителя частоты, входом одноВибратора и входам регистра, вход Второго счетчика соединен с выходом первого Фазасдвигающего блока, второй вход которого соединен с выходом делителя частоты, третий и четвертый Входы первого Фазосдвигающего блока являются соответственна первым и Вторым Входами устройствар дОпОлни тельна введены третий и четвертый счетчики, второй фазосдвига 1 ощий блок, Второй элемент И, триггер, первый Вход которого соединен с выходом старшего разряда первого счетчика, второй акад триггера соединен с Выходом третьего счетчика, вход которого соединен с выходом второго элемента И вторым входом второго фа 3 1092зосдвигающего блока и первым входомпервого элемента И, второй входкоторого соединен с выходом триггера,первый вход второго элемента И является третьим входом устройства, второй вход второго элемента И соединенс выходом одновибратора, вход блока памяти соединен с первым входомпервого фазосдвигающего блока, выходом второго фазосдвигающего блока 1 Ои входом четвертого счетчика, выходыкоторого соединены с входами второйгруппы коммутатора, выход делителячастоты соединен с первым входомвторого фазосдвигающего блока, третий и четвертый входы которого являются соответственно четвертым и пятым входами устройства.На чертеже показана блок-схемаустройства для регистрации информации,Устройство содержит знаковый индикатор 1, блок 2 памяти, первыйдешифратор 3, графический индикатор4, первый счетчик 5, второй дешифратор 6, четвертый счетчик 7, второйсчетчик 8, третий счетчик 9, первыйэлемент 10 И, триггер 11, второйфазосдвигающий блок 12, делитель 13частоты, первый Фазосдвигающийблок 14, одновибратор 15, второйэлемент 16 И, коммутатор 17, регистр18. Устройство работает следующим образом.35Коды мгновенных значений входного сигнала с темпом выборки, заданным оператором, поступают в блок 2 памяти. По окончании записи, когда 1 вся емкость блока 2 памяти заполнена 40 кодами мгновенных значений исследуемого сигнала, коды со скоростью, определяемой быстродействием графического индикатора 4 (при использовании газоразрядной индикаторной панели 45 скорость равна 5000 отсчетов/с), подаются через первый дешифратор 3 на графический индикатор 4, подключая тем самым соответствующую горизонталь ную шину графического индикатора 4 50 к одному полюсу источника питания.Развертка изображения по горизонтали на экране графического индикатора 4 осуществляется с помощью первого счетчика 5 и второго дешифратора 6, 55 подсоединяющего последовательно друг за другом вертикальные шины графического индикатора 4, соответствующие 537 4номеру выборки, с тем же темпом 5000 отсчетов/с ( 1 р = 5 кГц). В результате на экране графического индикатора 4 светящаяся точка, образовавшаяся в перекрестии горизонтальной и вертикальной шин, перемещается по экрану графического индикатора 4 в соответствии с формой входного сигнала.Повышение точности измерения временных характеристик и информационной емкости устрйоства достигается увеличением емкости памяти блока 2 памяти по сравнению с информационной фвозможностью графического индикатора 4. При этом погрешность измерения абсциссы, определяемая дискретностью графического индикатора 4 определяется Формулойгде й - емкость памяти блока 2 памя"ти, бит,Код абсциссы, соответствующийточке сигнала, формируется на выходечетвертого счетчика 7. Таким образом,каждому положению точки сигнала соответствует код ординаты на выходеблока 2 памяти (У) и код абсциссына выходе четвертого счетчика 7 (Х).Длл измерения координат любой точки исследуемого сигнала Формируется маркер-точка повышенной яркости свечения на экране графического индикатора 4, которая образуется за счет того, что развертка на несколько периодов частотыостанавливается.Второй счетчик 8, третий счетчик 9, четвертый счетчик 7 и первый счетчик ,5 переключаются с частотойсин" хронно и синфазно, однако поскольку емкость первого счетчика 5 (равная М, т.е. количеству вертикальных шин графического индикатора 4) меньше емкости счетчиков 7,8 и 9 (емкость их одинакова и равна Н ), то после М периодов частоты Ео вход пер-.вого счетчика 5 блокируется с помощью первого элемента И 10 и триггера 11.Следовательно, на экран графическогоиндикатора 4 выводится лишь часть информации, записанной в блок 2 памяти. Для того, чтобы оператор имел возможность выставить маркер в нужной точке исследуемого сигнала, записанного в блок 2 памяти, необходимо смещение изображения с тем, чтобы51092 любой участок записанного в блок 2 памяти сигнала можно было вывести на экран графического индикатора Достигается это смещение с помощью второго фазосдвигающего блока 12, 5 при этом рассинхронизируется работа первого счетчика 5 и третьего счетчика 9 относительно второго счетчика 8 и четвертого счетчика 7, При поступлении на второй фазосдвигающий блок 12 сигнала "Вправо" и импульса с выхода делителя 13 частоты этот второй фазосдвигающий блок 12 не пропускает один период частоты на второй счетчик 8 (через первый фазосдвигающий 15 блок 14), четвертый счетчик 7 и блок 2 памяти. Таким образом, состояние первого счетчика 5 и третьего счетчика 9 опережает состояние второго счетчика 8 и четвертого счетчика 7 20 на одну единицу и изображение на экране графического индикатора 4, а также маркер смещаются на одну координату вправо. При поступлении на второй фазосдвигающий блок 12 сигнала "Влево" и импульса с выхода делителя 13 частоты второй фазосдвигающий блок 12 добавляет один импульс в последовательность импульсов частоты 1 , приходящих на ЗО входы второго счетчика 8, четвертого счетчика 7 и блока 2 памяти, вызывая смещение изображения и маркера на одну координату влево на экране графического индикатора 4.Делитель 13 частоты служит для снижения скорости смещения изображения и маркера, Емкость второго счетчика 8 равна емкости третьего счетчика 9.и четвертого счетчика 7, а также ем- щ кости блока 2 памяти, что создает возможность измерения в любой точке 537исследуемого сигнала, записанного в блок 2 памяти. Формируется маркер с помощь второго счетчика 8 и одновибратора 15, На выходе второго счетчика 8 формируется импульс, соответствующий одному его состоянию, например нулевому. Этот импульс запускает одновибратор 15, который вырабатывает импульс, запирающий второй элемент И 16 на несколько периодов частоты 1 . Если второй фазосдвигающий блок 12 осуществляет смещение изображения вместе с маркером, то первый фазосдвигающий блок 14 осуществляет смещение только маркера. Ввиду того, что емкость блока 2 памяти превышает емкость первого счетчика 5, возможно исчезновение маркера с экрана графического индикатора 4, В этом случае информацию о местоположении маркера на исследуемом сигнале несет знаковый индикатор 1, указывая координату маркера.В зависимости от сигнала У или Х, который подан на управляющие входы коммутатора 17, на входы группы регистра 18 поступает последовательность кодов, соответствующих ординате или абсциссе процесса. Импульс маркера, появившись на выходе второго счетчика 8, разрешает запись кода в регистр 18. Таким образом на знаковом индикаторе 1 всегда высвечивается одна из координат маркера,Таким образом, преимуществами данного устройства являются возможность значительного увеличения информационной емкости устройства и значительное увеличение точности измерения временных параметров.1092537 Тираж 699 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д. 4/5 Заказ 3257/34 Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 Составитель Н.МаксимовРедактор А.Долинич Техред Ж.Кастелевич Корректор Г.Решетняк

Смотреть

Заявка

3468115, 09.07.1982

ПРЕДПРИЯТИЕ ПЯ Р-6856

НЕУГАСИМОВ ВАСИЛИЙ ВАСИЛЬЕВИЧ

МПК / Метки

МПК: G06K 15/14

Метки: информации, регистрации

Опубликовано: 15.05.1984

Код ссылки

<a href="https://patents.su/5-1092537-ustrojjstvo-dlya-registracii-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для регистрации информации</a>

Похожие патенты