Устройство для контроля передачи информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СО 103 СОВЕТСКИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН 119) 111) ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНЯТИЙ(56) 1. Авторское свидетельство СССРМ 469130, кл, 0 08 С 25/00, 1972.2, Авторское свидетельство СССРР 581471, кл, С 06 Р 11/08, 1975(54) (57) 1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯПЕРЕДАЧИ ИНФОРМАЦИИ, содержащее блокпамяти, первые и второй входы которого соединены с информационными иуправляющим входами устройства соответственно, блок формирования сигнала ошибки, выход которого соединенс выходом устройства, переключающийэлемент и сумматор, о т л и ч а ющ е е с я тем, что, с целью расширения области применения и повышения достоверности передаваемойинформации, н устройствовведеныузел блокировки, реверсивный счетчик, элементы И и ИЛИ, ныход блокапамяти соединен с объединенными первыми входами элементов И, выходыпервого и второго элементов И соединены с первыми входами соответственно реверсивного счетчика и сумматора, выходы которого соединены свторыми входами реверсивного счетчика, выход которого соединен с первым входом блока формирования сигнала ошибки, первый - пятый входыузла блокиронки соединены с соответствующими управляющими входами устройства, первый выход узла блокировки соединен с нторым входом блокаФормирования сигнала ошибки и первымнходом переключающего элемента, выходы которого соединены с вторыми входами перйого и второго элементов И,второй выход узла блокировки соединен с вторым входом переключающего 0 08 С 25/001 0 06 Г 11/08 элемента и третьим входом блока формирования сигнала ошибки, третий выход узла блокировки соединен с третьим входом реверсивного счетчика, четвертый и пятый выходы узла блокировки соединены с нходами эле. - мента ИЛИ, выход которого соединен с третьим входом блока памяти, вторым входсм сумматора и четвертым входом реверсивного счетчика.2. Устройство по п.1, о т л и ч а ю щ е е с я тем, что узел блокировки содержит триггер, элементы И и ИЛИ, выход первого элемента ИЛИ соединен с первыми входами второго элемента ИЛИ и триггера, первый выход которого соединен с первым входом первого элемента И, выход которого соединен с вторым входом триггера, второй выход триггера соединен с первыми входами второго и третьего элементов И и третьим входом триггера, второй вход второго элемента И, объединенные вторые входы первого и третьего элементов И, первый и второй входы первого элемента ИЛИ, объединенные четвертый вход триггера и второй вход второго элемента ИЛИ подключены соответственно к первому - пятому входам узла блокировки, выходы второго элемента И, второго элемента ИЛИ, третьего элемента И, первого элемента И и первого элемента ИЛИ соединены соответственно с первым - пятым выходами узла блокировки.3. Устройство по п.1, о т л и ч аю щ е е с я тем, что блок формирования сигнала ошибки выполнен на триггере и элементе И, выход которого соединен с первым входом триггера, входы элемента И и второй вход триггера соединены соответственно .с первым - третьим входами блока формирования сигнала ошибки, выход триггера соединен с выходом блока формирования сигнала ошибки, 1 О 2 ч 2 О 7Изобретение относится к вычислительной технике, в частности дляобнаружения ошибок и контроля записи,и может быть использонано в устройствах отображения информации, в которых для создания режима регенерации символьной и графической информации необходимо постоянно с определенной частотой передавать двоичные коды информации между блокамиустройства, Кроме того, изобретениеможет быть использовано в другихустройствах, в которых производитсяпередача массивов повторяющихсядвоичных кодов,Изнестно устройство, осуществлявющее контроль передачи инФормациисуммированием всех информационныхгрупп сообщения, как многоразрядных чисел, и сравнением контрольнойсуммы с заранее известной,1,Недостатком такого устройства яв -ляется то, что для его работы требуется несколько каналов связи,Наиболее близким техническим решением к предлагаемому является устройство для контроля передачи информацки, содержащее ячейку памяти, блокформирования сигнала ошибки, сумматор, триггер, сдвигающий двоичнодесятичный регистр, причем выходыячейки памяти соединены с первой ЗОгруппой входов одноразрядного двоично-десятичного сумматора, выходы которого соединены с входами блокаформирования сигнала ошибки и свходами младшего разряда сдвигающего дноично-десятичного регистра,выходы старшего разряда сдвигающегодвоично-десятичного регистра соединены с второй группой входов одноразрядного десятично-двоичного сумматора, управляющий вход устройстваи вход тактовых сигналов устройствасоединены с соответствующими входами ячейки памяти и сдвигающего двоично-десятичного регистра 2,В связи с тем,что устройство контролирует двоично-десятичные коды иимеет только четыре информационныхвхода, оно не позволяет производитьконтроль двоичных кодон, содержащихболее четырех разрядов, в результате Ячего область применения устройстваограничена. Кроме того, для работыустройства необходимо иметь контрольную сумму, сформированную на передающем конце канала связи, что приводит к возможности искажения контрольной суммы при передаче ее по ка.калу связи,Целью изобретения является расши рение области применения и повышение достоверности передаваемой информации.Укаэанная цель достигается тем, что в устройство для контроля передачи информации, содержащее блок памяти, первые и второй входы которого соединены информационными и управляющим входами устройства соответственно, блок формирования сиг/нала ошибки, выход которого соединен с выходом устройства, переключающий элемент и сумматор, введены узел блокировки, ренерсивный счетчик,элементы И и ИЛИ, выход блока памяти соединен с объединенными первыми входами элементов И, выходы первого и второго элементов И соединены с первыми нходами соответственно реверсивного счетчика и сумматора, выходы которого соединены с вторыми входами реверсивного счетчика, выход которого соединен с первым входом блока формирования сигнала ошибки, гервый - пятый входы узла блокировки соединены с соответстнующими управляющими входами устройства,первый выход узла блокировки соединен с вторым входом блока формирования сигнала ошибки и первым входом переключающего элемента, выходы которого соединены с вторыми входами первого и второго элементон И, второй выход узла блокировки соединен с вторым входом переключающего элемента и . ретьим входом блока формирования сигнала ошибки, третий выход узла блокировки соединен с третьим входом реверсивного счетчика, четвертый и пятый выходы узла блокировки соединены с входами элемента ИЛИ,выход которого соединен с третьим входом блока памяти, вторым входом сумматора и четвертым входом реверсивного счетчика.Кроме того, узел блокировки содержит триггер, элементы И и ИЛИ, выход первого элемента ИЛИ соединен с первыми входами второго элемента ИЛИ и триггера, первый выход которого соединен с первым входом перюго элемента И, выход которого соединен с вторым входом триггера, второй выход триггера соединен с первыми входами второго и третьего элементов И и третьим входом триггера, второй вход второго элемента И, эбъединенные вторые входы первого л третьего элементов И, первый и .второй входы первого элемента ИЛИ, объединенные четвертый вход триггера и нторой вход второго элемента ИЛИ, подключены соответственно к первому - пятому входам узла блокировки, выходы нторого элемента И, второго элемента ИЛИ, третьего элемента И, первого элемента И и первого элемента ИЛИ соединены соответственно с первым - пятым выходами узла блокировки.Блок Формирования сигнала ошибкивыполнен на триггере и элементе И, выход которого соединен с первымвходом триггера, входы элемента Ии второй вход триггера соединены соответственно с первым - третьим входами блока формирования сигнала ошибки, ныход триггера соединен с выходом блока формирования сигнала ошибки,Введение укаэанных элементов исвязей позволяет устройству осуществить контроль при передаче повторяющихся массивов информации, что особенно важно для устройств отображения при работе в режиме регенерации, 10путем суммирования н счетчике всехлогических "1", содержащихся н первом массиве информации, и сравненияполученной суммы с количеством логических "1", поступающих в последующих массивах информации.В устройстве предусмотрена блокировка контроля при замене н массивеинформации одного или несколькихбайтов (при вводе с пульта вводаданных) или при замене всего массива информации. Поэтому устройствопозволяет принимать и контролироватьне только двоично-десятичный код,а любые двоичные коды, изображае-.мые "0" и "1", что расширяет Функциональные возможности устройства посравнению с прототипом.Кроме того, контольная сумма впредлагаемом устройстве вырабатывается на приемном конце канала снязи, 30что исключает ее искажение при передаче по каналам связи.На чертеже изображена Функциональная схема предлагаемого устройства.Устройство для контроля передачиинформации содержит блок 1 памяти,представляющий собой л-разрядныйдвоичный сдвигающий регистр, ш-разрядный сумматор 2 (представляющийсобой двоичный счетчик), в-разрядныйдвоичный реверсивный счетчик 3, переключающий элемент 4 (на триггере),элемент ИЛИ 5, элементы И б и 7,узел8 блокировки, блок 9 Формированиясигнала ошибки,45Узел 8 блокировки состоит из триггера 10, элементов И 11, 12 и 13 иэлементов ИЛИ 14 и 15. Элемент ИЛИ14 включен в узел 8 блокировки длясоздания воэможности блокирования 50работы устройства разными источниками, например пультом ввода данныхи устройством обмена (не показаны).Блок 9 Формирования сигнала ошибкивключает н себя триггер 16 и элемент И 17.Устройство имеет и-двоичных информационных входов 18, шесть входов управления 19 - 24 и один выход25 для вывода сигнала ошибки.Устройство работает следующим 60образом.По сигналу "Начало работы", подаваемому на управляющий вход 24,устанавливаются в "0" блок 1 памяти,сумматор 2, реверсинный счетчик 3 65 и триггеры 4, 10 и 16. После этого в блок 1 памяти по входам 18 поступает двоичный код информации, который. сдвигается из блока 1 памяти при поступлении импульсов сдвига на управляющий вход 19,С выхода блока 1 памяти последовательный двоичный код поступает на вход элемента И 7, открытого по второму входу триггером 4, а с выхода элемента И 7 код поступает на вход счетчика 2, где происходит суммирование всех логических "1" информацион- ного слова. Аналогичная операция происходит при записи н блок 1 памяти всех информационных слов и в результате н счетчике 2 оказывается записанной сумма логических "1", ср- держащихся но всем массиве информации. По окончании массива информации в узел 8 блокировки по входу 20 поступает сигнал "Конец массива", который проходит через элемент И 11, открытый по второму входу раврешением с триггера 10, и устанавливает в "1" триггер 4. На единичный вход триггера 16 сигнал с выхода элемента И 11 не проходит, так как элемент И 17 закрыт по второму входу отрицательным потенциалом с выхода "Обратный перенос" реверсивного счетчика 3Далее в узел 8 по входу 21 поступает сигнал "Запись", который проходит через элемент И 12, открытый по второму входу триггером 10 и проиэнодит запись в реверсивный счетчик 3 информации, поступающей по установочимм входам из счетчика 2, Начинается повторная передача массива инФормации (бтображение нового кадра информации в устройствах отображения), т.е. н блок 1 памяти опять записываются информационные слова и последовательно сдвигаются на выход. Но теперь двоичный код с выхода блока 1 памяти проходит через элемент И б, открытый сигналом триггера 4 и поступает на вход обратного счета реверсивного счетчика 3. Если весь тракт прохождения кодов работает правильно, то число "1", записанное в реверсивный счетчик 3 при повторной передаче массива информации, должно быть равно числу единиц, записанных при передаче первого массива. При выполнении этого условия в реверсивном счетчике 3 установится нулевой код, при котором на выходе "Обратный перенос реверсивного счетчика 3 появляется отрицательный потенциал, поступающий на вход элемента И 17. При этом сигнал "Конец массива", поступающий в узел 8 по входу 20 после окончания передачи массива, через элемент И 17 не проходит,так как по второму входу элемент . И 17 заперт отрицательным потенциалом с выхода "Обратный перенос" ренерсив 1029207ного счетчика 3 и триггер 16 не устанавливается в "1", т.е. не вырабатывается сигнал "Неисправность".Аналогично работа устройства происходит и при передаче последующих массивов информации при равенстве числа "1", записанных в реверсивный счетчик 3 и принятых при передаче очередного массива информации.Если же число "1", записанное в реверсивном счетчике 3, не совпа дает с числом "1", принятым в очередном массиве информации, то по окончании приема массива реверсивный счетчик 3 не будет находиться в "нулевом" состоянии и соответст венно на его выходе "Обратный перенос" появится положительный потенциал. В результате этого импульс "Конец массива" пройдет через элемент И 11, открытый по второму входу триггером 10 и опросив элемент И 17, открытый по второму входу положительным потенциалом с выхода реверсивного счетчика 3, установит в "1" триггер 16, который выдаст на выход 25 сигнал "Неисправность".При частичной замене информации в передаваемом массиве или при замене массива информации очередной передаваемый массив, а следователь - но и количество логических "1" в нем, отличаются от количества "1", записанных в реверсивном счетчике 3 и устройство выдает сигнал "Неисправность". Для того, чтобы избежать это,в устройство введен узел 8 35 блокировки.Работа узла 8 блокировки в составе устройства происходит следующим образом.При изменении какого-либо информационного слова в массиве информации в устройство по входу 22 гк;с., а,.т сигнал Замена 1который проходит через элемент ИЛИ 14 и поступает на Б-вход триггера 10, устанавливая его в "1", а также устанавливает в "0" триггеры 4 и 16. При этом закрывается элемент И 11, сигнал "Конец массива" не проходит на огрос элемента И 17 и триггер 16 не выдает сигнал "неисправность", Затем в устройство пс входу 21 поступает сигнал "Запись", который проходит через элемснт И 13, открытый по второму входу триггером 10, и через элемент ИЛИ 5 поступает на обнуление блока 1 паляти, счетчика-сумматора 2 и ре - версивного счетчика 3, а задний фронт сигнала устанавливает в "0 триггер 10, Далее начинается гередача измененного массива информации и в счетчик 2 записывается новая сумма логических "1". При поступлении в устройство по входу 23 сигнала "Замена 2" работа устройства происходит аналогично работе устройства го сигналу "Замена 1".Осуществление контроля многораз - рядных двоичных кодов путем суммирования логических "1" в повторяющихся массивах информации гозволяет применить предлагаемое устройство для контроля цепи знакогенератор видеоблок. использующихся в настоящее время устройств отображения, обеспечиваемая достоверность контроля не ниже 1 ошибки на 12 х 10 бит. Ведение контроля указанного канала оцновременно с работой устройства отображения позволяет автоматически контролировать до 90 его блоков, что в конечном итоге повышает достоверность выдаваемой отображаемой, информации.1029207 ель Н. БочароМетелева оста ехре едактор Т. Митейк Ьутяг орре Закаэ 4984/48 Тираж 618 ВНИИПИ Государственного по делам иэобретений 113035, Москва, Ж, Рауше Подпиомитета СССРоткрытийкая наб д,ППП 3 ил ент", г. Ужгород, ул. Проектн
СмотретьЗаявка
3346679, 15.10.1981
ПРЕДПРИЯТИЕ ПЯ Г-4677
ЕРМОХИН ВЯЧЕСЛАВ СТЕПАНОВИЧ, ЛАЗУТИН ВИКТОР ТИХОНОВИЧ, ЛАЗУТИНА ОЛЬГА ВИКТОРОВНА
МПК / Метки
МПК: G08C 25/00
Метки: информации, передачи
Опубликовано: 15.07.1983
Код ссылки
<a href="https://patents.su/5-1029207-ustrojjstvo-dlya-kontrolya-peredachi-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля передачи информации</a>
Предыдущий патент: Устройство для измерения параметров телесигнала
Следующий патент: Устройство для контроля системы телемеханики с решающей обратной связью
Случайный патент: Устройство для регулирования температуры