Номер патента: 982199

Автор: Панков

ZIP архив

Текст

ОП ИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспублик ц 98 2199(22) Заявлено 25.05,81 (21) 329848418-21с присоединением заявки Рй(51)М. Кл, Н 03 К 23/00 РзеуАарстюкый квинтет СССР ав делам нзабретений н открнтнй(54) ПЕРЕСЧЕТНАЯ ДЕКАДА 1Изобретение относится к устройствам подсчета импульсных сигналов и может быть использовано в измерительных и вычислительных системах с индикацией результатов,Известны пересчетные декады, содержащие счетчик на четырех триггерах и дешифратор,5 требующий для своего построения десяти ло. гических элементов с общим числом входовне менее тридцати 1Недостатком этих пересчетных декад явля. ется необходимость относительно больших затрат оборудования для их реализации.Известна также пересчетная декада, содержащая дешифратор, четыре триггера и элемент ИЛИ, первый вход которого соединен с прямым выходом четвертого триггера, первый и второй управляющие входы которого сое. дннены соответственно с прямым и инверсным выходами третьего триггера, счетный вход пер. вого триггера соединен со счетным входом пересчетной декады, а прямые и инверсные выходы триггеров соединены с входами де. шифратора, выходы которого соединены с входами элемента индикации 21. Недостатком этой пересчетной декады явля- ется относительно низкая экономичность, что связано с необходимостью использования сравнительно сложного дешифратора.Цель изобретения - повышение экономично. сти пересчетной декады.Поставленная цель достигается тем, что в пересчетной декаде, содержащей дешифратор, четыре триггера и элемент ИЛИ, первый вход которого соединен с прямым выходом чет. вертого триггера, первый н второй управля. ющий входы которого соединены соответственно с прямым и инверсным выходами третьего триггера, счетный вход первого триг. гера соединен со счетным входом пересчетной декады, а прямые и инверсные выходы триггеров соединены с входами дешифратора, вы. ходы которого соединены с входами элемента индикации, счетный вход пересчетного устрой. ства соединен со счетными входами второго третьего и четвертого триггеров, прямой выход первого триггера соединен с первым уп. равляющим входом второго триггера, второе управляющий вход которого соединен с ин982199 версным выходом четвертого триггера и первым управляющим входом третьего триггеравторой управляющий вход и инверсный выход которого соединены соответственно синверсным выходом второго триггера и 5вторым входом элемента ИЛИ, выход которого соединен с управляющим входом пер.вого триггера,Кроме того, дешифратор содержит десятьэлементов И, выходы которых соединены с 10выходами дешифратора, первый вход которого соединен с первыми входами второго ичетвертого элементов И, второй вход дешифратора соединен с первыми входами третьего,седьмого и восьмого элементов И, третий вход 15дешифратора соединен с первыми входами пятого, шестого и десятого элементов И, четвертый вход дешифратора соединен с вторымивходами седьмого и восьмого элементов Ии первым входом девятого элемента И, пя- щтый вход дешифратора соединен с первымвходом первого элемента И и вторыми вхо.дами четвертого и десятого элементов И,шестой вход дешифратора соединен с вторыми входами третьего и девятого элементовИ и третьим входом восьмого элемента И,седьмой вход дешифратора соединен с вторыми входами первого, второго и пятого элементов И, а восьмой вход дешифратора соединен с третьими входами третьего, седьмогои девятого элементов И.На чертеже показана структурная схема пересчетной декады,Пересчетная декада содержит дешифратор 1,четыре триггера 2 - 5 и элемент ИЛИ 6, первый вход которого соединен с прямым вы.35ходом четвертого триггера 5, первый и вто.рой управляющие входы которого соединенысоответственно с прямым и инверсным выходами третьего триггера 4, счетный вход40первого триггера 2 соединен со счетным вхо.дом 7 пересчетной декады, а прямые и ин.версные выходы триггеров 2 - 5 соединены свходами дешифратора 1, выходы которогосоединены с входами элемента индикации 8.Счетный вход 7 пересчетного устройства сое.динен со счетными входами второго 3, тре.тьего 4 и четвертого 5 триггеров, прямойвыход первого триггера 2 соединен с первымуправляющим входом второго триттера 3,второй управляющий вход которого соединен 50с инверсным выходом четвертого триггера 5и первым управляющим входом третьего 4триггера 4, второй управляющий вход иинверсный выход которого соединен соответ.ственно с инверсным выходом второго триггера 3 и вторым входом элемента ИЛИ, 6,выход которого соединен с управляющимвходом первого триггера 2.Дешифратор 1 содержит десять элементовИ 9 - 12, выходы которых соединены с выходами дешифратора 1, первый вход которогосоединен с первыми входами второго 10 ичетвертого 12 элементов И, второй вход дешифратора 1 соединен с первыми входамитретьего 11, седьмого 15 и восьмого 16 элементов И, третий вход дешифратора 1 соединен с первыми входами пятого 13, шестого14 и десятого 18 элементов И, четвертыйвыход дешифратора 1 соединен с вторыми входами седьмого 15 и восьмого 16 элементовИ и первым входом девятого элемента И 17,пятый вход дешифратора 1. соединен с первымвходом первого элемента И 9 и вторыми вхо.дами четвертого 12 и десятого 18 элементовИшестой вход дешифратора 1 соединен свходами третьего 11 и девятого 17 элементов И и третьим входом восьмого элемента И 16, седьмой вход дешифратора 1 соединен с вторыми входами первого 9, второго10 и пятого 13 элементов И, а восьмой входдешифратора 1 соединен с третьими входамитретьего 11, седьмого 15 и девятого 17 элементов И.Пересчетная декада работает следующимобразом.При поступлении входных импульсов навход 7 счетчик, образованный триггерами, переключается в соответствии с таблицей. Правеекаждого значения состояний счетчика приведены значения функций выходов дешифратора,преобразующего код счетчика в унитарныйдесятичный, что приводит к зажиганию соответствующей цифры индикатора,Синхронность работы всех разрядов счетчика и одноступенчатость дешифратора обеспечивает при высоком быстродействии декадыисключение ложных сигналов на выходе дешифратора.Использование счетчика, работающего ввыбранном коде и имеющего структурнуюсхему, показанную на чертеже, позволяет использовать дешифратор с общим числом входов, равным двадцати четырем, что обеспечивает не только большую экономичность, нон снижение нагрузки на триггеры.982199 виение тояние счетчика аз одов д фрато 2 а, о т л и ч атор содержит ада по пчто дешиф 2. Пересчетная дю щ а я с я тем Формула изобретения1. Пересчетная декада, содержащая дешифратор, четыре триггера и элемент ИЛИ, первый вход которого соединен с прямым выходом четвертого триггера, первый и второй управляющие входы которого соединены соответственно с прямым и инверсным выходами третьего триггера, счетный вход первого триггера соединен со счетным входом пересчетной декады, а прямые и инверсные выходы триггеров соединены с входами дешифратора, выходы которого соединены с входами элемента индикации, о т л и ч а ю щ а я с я тем, что, с целью повышения экономичности, счет. ный вход пересчетного устройства соединен со счетными входами второго, третьего и четвер. того триггеров, прямой выход первого триггера соединен с первым управляющим входом второго триггера, второй управляющий вход которого соединен с инверсным выходом чет, вертого триггера и первым управляющим входом третьего триггера второй управляющий вход и инверсный выход которого соединены соответственно с инверсным выходомвторого триггера и вторым входом элемента ИЛИ, выход которого соединен с управляю 55 щим входом первого триггера. десять элементов И, выходы которых соединены с выходами дешифратора, первый входкоторого соединен с первыми входами второго и четвертого элементов И, второй входдешифратора соединен с первыми входамитретьего, седьмого и восьмого элементов И,третий вход дешифратора соединен с первымивходами пятого, шестого и десятого элементов,И, четвертый вход дешифратора соединен свторыми входами седьмого и восьмого элементов И и первым входом девятого эле.мента И, пятый вход дешифратора соединенс первым входом первого элемента И и вторыми входами четвертого и десятого элементов И, шестой вход дешифратора соединенс вторыми входами третьего и девятого эле.ментов И и третьим входом восьмого элемента И, седьмой вход дешифратора соединенс вторыми входами первого, второго и ля.того элементов И, а восьмой вход дешифра.тора соединен с третьими входами третьего,седьмого и девятого элементов И.Источники информации,принятые во внимание при экспертизе1, Будинский Я. Логические цепи в цифровой технике. М., "Связь", 1977, с. 103,рис. 5-5.Ф ) 2. Тычино К. К. Пересчетные декады. М.,Энергия", 1976, с. 36 - 38, рис. 23 (прототип982199 Составитель О. СкворцовТехред Ж.Кастелевич орректор О. Била Т Заказ 9739 7 ПодписноеСР ал ППП "Патент", г, Ужгород, ул. Прое едактор К. Волощук ВНИИПИ Госу по делам 3035, Москва

Смотреть

Заявка

3298484, 25.05.1981

СТАВРОПОЛЬСКОЕ ВЫСШЕЕ ВОЕННОЕ ИНЖЕНЕРНОЕ УЧИЛИЩЕ СВЯЗИ ИМ. 60-ЛЕТИЯ ВЕЛИКОГО ОКТЯБРЯ

ПАНЬКОВ ИВАН ИВАНОВИЧ

МПК / Метки

МПК: H03K 23/00

Метки: декада, пересчетная

Опубликовано: 15.12.1982

Код ссылки

<a href="https://patents.su/4-982199-pereschetnaya-dekada.html" target="_blank" rel="follow" title="База патентов СССР">Пересчетная декада</a>

Похожие патенты