Управляемый делитель частоты

Номер патента: 982200

Авторы: Волков, Кухников, Сидоров, Травкин

ZIP архив

Текст

Союз Советск ихСоциалмстнчесииаРеспублик О П И С А Н И Е982200ИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(51)Я. Кл. Н 03 К 23/02 тЬвудврстааеый квинтет СССР вв делам взебрвтевкв в вткрнтвй(54) УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ Изобретение относится к импульсной тех.нике и предназначено для использования вустройствах цифросинтеэа частот.Известен управляемый делитель частоты,содерхаиций предварительный делитель частоты,вход которого является входом устройства,а выход соединен с первыми входами програм.мирующего счетчика и делитель частоты спеременным коэффитптентом деления, вторыевходы которых подключены к кодирующимшинам, вход делителя частоты с переменнымкоэффициентом деления соединен с выходомустройства и третьим входом программирующего счетчика, выход которого соединен суправляющим входом предварительного делители частоты 13.Недостатком этого устройства являютсянизкие функциональные воэможности, так каконо не позволяет получать дробный коэффициент деления,20Наиболее близким к предлагаемому потехнической сущности является делитель час.тоты, содержащий предварительный делительщстоты, выход которого соединен с первымв 2входами программирующего счетчика и дели. теля частоты с переменным коэффициентом деления, второй вход которого подключен к первому выходу блока управления, второй выход блока управления соединен с первым входом блока дробных разрядов, второй вход которого соединен с выходом делителя частоты с переменным коэффициентом деления, выходом блока дробных разрядов соединен с первым входом блока введения еди. ничных приращений, второй вход которого подключен к выходу делителя частоты с переменным коэффициентом деления, кроме того, третий вход блока введения единичных приращений подключен к третьему выходу блоке управления, а выход соединен с вто. рым входом программируемого счетчика, выход которого соединен с управляющим входом предварйтельного делителя частоты 21,Недостатком известного устройства является йизкое быстродействие, так как цепь, формирующая управляюпптй сигнал для реализации дробной части коэффициента деления, состоит из четырех последовательно соеднненз 982200 ных функциональных узлов: делителя частоты с переменным коэффициентом деления, блока дробных разрядов, блока введения единичных приращений и программируемого счетчика,Цель изобретения - повышение быстродей 5 ствия устройства.Поставленная цель достигается тем, что в управляемом делителе частоты, содержащем блок управления, делитель частоты с переменным коэффициентом деления, блок дробных 10 разрядов, программируемый счетчик импульсов блок введения единичных приращений и предварительный делитель частоты, выход которого подключен к первому входу программируемого счетчика импульсов и первому входу делителя частоты с переменным коэффициен том деления, второй вход которого подклю.чен к первому выходу блока управления, а выход - к первому входу блока дробных разрядов и первому входу блока введения единичных приращений, второй вход кото.рого подсоединен к выходу блока дробных разрядов, второй вход которого подключен к второму выходу блока управления, третий выход блока управления подсоединен к второму входу программируемогосчетчика импульсов, третий вход которого соединен с выхо.дом делителя частоты с переменным коэф.фициентом деления, а выход - с третьим входом блока введения единичных приращений,30 четвертый вход которого соединен с вы.ходом предварительного делителя частоты, а выход - с управляющим входом предварительного делителя частоты. На чертеже представлена структурная схема управляемого делителя частоты.Управляемый делитель частоты содержит предварительный делитель частоты 1, вход 2 устройства, программируемый счетчик 3 импульсов, делитель частоты 4 с переменным коэффициентом деления, блок 5 управления, блок 6 дробных разрядов, выход устройства 7, блок 8 введения единичных приращений. Блок 8 введения единичных-приращений представляет собой триггер с логикой стробирования на входе.Управляемый;: делитель частоты работает следующим образом.Импульсы входной частоты поступают через вход 2 устройства на вход предварительного50 делителя 1 с двумя коэффициентами деления, выходной сигнал делителя 1 частоты служит для тактирования счетчика 3, делителя 4 и блока 8.Выходной сигнал делителя 4 поступает на выход 7 устройства, на вход счетчика 3, для установки исходного состояния, на вход блока 6 для формирования сигнала дробности в следующем цикле деления и, наконец,4на вход блока 8 для его запуска в случае наличия сигнала дробности, поступившего от блока 6 в предыдущем цикле работы устрой. ства, Выходной сигнал счетчика 3, возникающий после установки счетчика в состояние, отличное от нуля, поступает на соответствующий вход блока 8 для его запуска в случае отсутствия сигнала дробности, либо для подтверждения запуска в случае наличия сигнала дробности. Выходной сигнал блока 8 определяет режим работы делителя 1 с меньшим коэффициентом деления либо с коэффициен. том пересчета на единицу большим. С выхода блока 5 управления поступают коды: на соответствующий вход счетчика 3 - код младших разрядов целой части заданного коэффициента деления устройства, на вход делителя 4 - код старших разрядов целой части коэффициента деления, на вход блока 6 - код дробной части коэффициента деления устройства.Если в соответствии с заданным коэффициентом деления устройства младшие разряды целой части коэффициента деления равны нулю, а значит и код, поступающий на вход счетчика 3, равен нулю, то блок 8 не запускается и делитель 1 постоянно работает с меньшим коэффициентом деления. Если при этом с выхода блока 6 в некотором те. кушем цикле деления поступает сигнал дробности, то с приходом последнего выходного импульса делителя 1 текущего цикла деления устройства запускается блок 8 и на его выходе формируется сигнал, длительность которого равна одному периоду выходной частоты делителя 1, В результате в следующем цикле деления делитель 1 работает в течение первого периода своей выходной частоты с большим коэффициентом деления, что эквивалентно вычеркиванию одного импульса из последовательности импульсов входной частоты. Если в соответствии с заданным коэффициентом деления младшие разряды целой части коэффициента деления не равны нулю, а значит и код, поступающий иа вход счет. чика 3, не равен нулю, то выходной импульс делителя 4, совпадающий по времени с последним импульсом делителя 1 соответ. ствующего цикла деления устройства, устанавливает счетчик 3 в исходное ненулевое состояние и на его выходе возникает сигнал разрешения запуска блока 8, Первый выходной импульс делителя 1 следующего цикла деления запускает блок 8. Через число выходных импульсов делителя 1, равное коду младшего разряда целой части заданного коэффициента деления, счетчик 3 устанавливается в нулевое состояние и с его выхода на соответНИИПИ Заказ 9739/79 Тираж Подписное гент", г. Ужгород, ул. илиал П 5 9822ствующий вход блока 8 поступает сигналсброса. Таким образом, на выходе блока 8формируется сигнал, длительность которогоравна числу периодов выходной частоты делителя 1, соответствующему заданному коду,Если при этом с выхода блока 6 на соответ.ствующий вход блока 8 поступает сигналдробности,то в следующем цикле работы устройства делитель 1 начинает осуществлять пересчет с большим коэффициентом деления соот- иветственно на один период своей выходнойчастоты раньше, что эквивалентно вычеркива.нию одного импульса из последовательностиимпульсов входной частоты,Предложенное устройство обладает высокимчбыстродействием, так как цепь формированияуправляющего сигнала состоит из трех функциональных узлов: делителя частоты с переменным коэффициентом деления, блока дроб-,ности и блока введения единичных приращений, зочто расширяет возможности применения устрой.ства в цифровой аппаратуре,Формула изобретения Управляемый делитель частоты, содержащий блок управления, делитель частоты с переменным коэффициентом деления, блок дробных разрядов, программируемый счетчик импульсов блок введения единичных приращений и пред 00 бварительный делитель частоты, выход которо.го подключен к первому входу программируемого счетчика импульсов и первому входу целителя частоты с переменным коэффициен.том деления, второй вход которого подклю.чен к первому выходу блока управления, а выход - к первому входу блока дробных разрядов и первому входу блока введения единичных приращений, второй вход которого подсоединен к выходу блока дробных разрядов, второй вход которого подключен к вто.рому выходу блока управления, о т л и ч а.ю щ и й с я тем, что, с целью повышения быстродействия, третий выход блока управления подсоединен к второму входу програм.мируемого счетчика импульсов, третий вход которого соединен с выходом делителя частоты, с переменным коэффициентом деления, а выход - с третьим входом блока введения единичных приращений, четвертый вход которого соединен с выходом предварительного делителя частоты, а выход - с управляющим входом предварительного делителя частоты. Источники информации,принятые во внимание при.экспертизе 1. ОыецИе РатгК, Яуптйе 6 зеог Н. Р. раг еювяоп - гесербоп, Яайо р 1 ацз, 1979, У 385,р. 72. Р. 4. 2. Авторское свидетельство СССР Х 601929,кл. Н 03 К 23/02, 1975.

Смотреть

Заявка

3290349, 19.05.1981

ПРЕДПРИЯТИЕ ПЯ В-2438

СИДОРОВ АЛЕКСАНДР СЕРАФИМОВИЧ, ВОЛКОВ ЭДУАРД ВАСИЛЬЕВИЧ, КУХНИКОВ ВЛАДИМИР ИВАНОВИЧ, ТРАВКИН НИКОЛАЙ НИКОЛАЕВИЧ

МПК / Метки

МПК: H03K 23/02

Метки: делитель, управляемый, частоты

Опубликовано: 15.12.1982

Код ссылки

<a href="https://patents.su/3-982200-upravlyaemyjj-delitel-chastoty.html" target="_blank" rel="follow" title="База патентов СССР">Управляемый делитель частоты</a>

Похожие патенты