Запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОПИСАНИЕ ИЗОБРЕТЕНИЯ Союз СоветскихСоциалистическихРеспублик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(22) Заявлено 09.0181 (21) 325 б 462/18-24 Я 1 М. КП.З С 11 С 11/00 с присоединением заявки Мо Государственный комитет СССР по делам изобретений и открытий(54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО Изобретение относится к автоматике и вычислительной технике, а именно к запоминающим устройствам.Известно устройство, которое содержит накопитель датчики кода адре-.Рса, дешифраторы адреса, группы элементов И и ИЛИ, обеспечивающих подключение датчика кода адреса к дешифратору адреса, входных и выходныхинформационных шин - к соответствующим шинам устройства 111.Недостатком этого устройства является то, что для случая записи многоразрядного кода требуется в.,едениедополнительного оборудования в разряд ную часть ЗУ или снижение частотыобращения к ЗУ, которое, связано сдополнительными затратами времени наформирование кода адреса для записи(считывания) избыточных разрядовинформационного кода.Наиболее близким техническим .решением к изобретению является запоминающее устройство, содержащее накопитель, одни из входов которого 25соединены с выходами элементов ИЛИ,другие - с выходами дешифратора адреса, входы которого подключены к выходам первых и вторых элементов И,первые входы которых соединены с вы ходами датчика кода адреса, выходынакопителя соединены с первыми входами третьих и четвертых элементовИ, вторые входы третьих элементов Исоединены с шиной опроса и с вторымивходами первых элементов И, третьивходы третьих элементов И и вторыевходы четвертых элементов И соединены с шиной разрешения считывания, выходы третьих и четвертых элементовИ соединены с выходами устройства. устройство также содержит шину разрешения записи и информационные шины, элемент задержки, пятые и шестые элементы И, выходы которых подключены к входам элементов ИЛИ, первые входы пятых и шестых элементов И,соединены с информационными шинами, вторые входы - с шиной разрешения записи, третьи входы пятых элементов И соединены с шиной опроса и входом элемента задержки, выход которого соединен с вторыми входами вторых элементов И, третьими входами четвер. тых и шестых элементов И.По сигналу "Смена адреса", поступающему на вход датчика кода адреса, на его выходах вырабатывается прямой и инверсный коды адреса. Опрос накопителя осуществляется при поступлении сигнала "Опрос" на шину опроса.При этом накопитель сначала опра-шивается по адресу, соответствующемупрямому коду адреса, а затем тот жеимпульс опроса, задержанный элементом задержки, обеспечивает опрос накопителя по инверсному коду адреса,В режиме "Запись" (на шину разреше"ния записи подается сигнал разреше"ния) одна половина информационного 10кода записывается по прямому кодуадреса в накопитель, а вторая половина информационнрго кода записываетсяв накопитель по инверсному коду адре.са, В режиме "Считывание" на шинуразрешения считывания подается разрешение, и на выход устройства считывается одна половина информационногослова по прямому коду адреса, а другая - по инверсному 12.20Недостатком такого устройства является ограниченная область применения устройства. Так, запись слова,имеющего разрядность в два раза больше, чем разрядность накопителя, втаком устройстве невозможна.Цель изобретения - расширениеобласти применения устройства засчет увеличения разрядности вхрднойинформации,поставленная цель достигается тем, 30что в запоминающее устройство, содержащее накопитель, дешифратор адреса,формирователь кода адреса, элементыИЛИ, группы входных и выходных элементов И и первый элемент залеожки, 35поичем адресные входы накопителя подключены к выходам дещифоатооа алоеса.один из входов которого соединеныс выходами Фоомиоователя кода адоеса .вход котооого является вхолом смены 40алоеса, инфоомационные входы накопителя подключены,к выходам элементовИЛИ, входы котооых соединены с выходами соответствующих входных элементов И, первые входы котооых объединены и являются входом оазоешениязаписи, вторые входы входных элемен"тов И являются инФормационными входами устройства, первые входы выходных элементов И объединены и являются входом разрешения считывания вторые входы подключены к соответствующим выходам накопителя, вход первогоэлемента задержки и тоетьи входывходных и выходных элементов И пеовых гоупп объединены и являются входом опооса, третьи входы входных ивыходных элементов И вторых гоуппсоединены с выходом первого элемента залеожки, введены счетчик адоеса,дополнительный элемент ИЛИ и последовательно соединенные втооой и тоетийэлементы залеожки, поичем входывходных и выходных элементов Итоетьих гоупп подключены к выходувторого элемента задержки, вход ко торого соединен с выходом первого элемента задержки, третьи входы входных и выходных элементов И четвертых групп подключены к выходу третьего элемента задержки, выходы элементов. задержки соединены с входами дополнительного элемента ИЛИ, выход которого подключен к одному из входов счетчика адреса, другой вход которого соединен с входом формирователя кода адресов, а выходы - с другими входами дешифратора адреса.На чертеже изображена функциональ ная схема запвминающего устройства при длине входного слова, превышающей разрядность накопителя в четыре раза.Устройство содержит накопитель 1, дешифратор 2 адреса, формирователь 3 кода адреса, счетчик 4 адреса, дополнительный элемент ИЛИ 5, первый элемент б задержки, элементы ИЛИ 7, группы входных элементов И 8-11 и группы выходных элементов И 12-15, имеющих входы 16-19 и выходы 20-23, соответственно. Устройство имеет вход 24 опроса, входы 25 и 26 разрешения заниси и считывания соответственно. Устройство также содержит второй 27 и третий 28 элементы задержки и имеет вход 29 смены адреса.Устройство работает в режимах "Запись" и "Считывание".В режиме "Запись" на вход 25 поступает сигнал разрешения. На входы 16-19 поступает входная информация, равная по количеству разрядов четырем словам накопителя 1. (На, группу входов 19 поступает первое слово, на группу входов 18 - второе слово, на группу входов 17 - третье слово, на группу входов 16 - четвертое слово) .На первом этапе по сигналу опроса с входа 24 через группу элементов И 11 и элементов ИЛИ 7 первое слово с группы входов 19 записывается в накопитель 1 по адресу, выбранному дешифратором 2 (при этом содержимое счетчика 4 равно нулю, а с выходов формирователя 3 кода адреса снимается нужный адрес) .На втором этапе цикла записи задер- . жанный на элементе 6 задержки сигнал опроса стробирует прохождение второго слова входной информации через элеМенты И 10 и ИЛИ 7 с группы входов 16 на входы накопителя 1. С выхода элемента б задержки через элемент ИЛИ 5 на счетный вход счетчика 4 поступает задержанный сигнал опроса с входа 24, который переводит счетчик 4 в состояние /Сч/ + 1 (содер- . жимое счетчика плюс единица), Выходы счетчика 4 являются младшими разрядами кода адреса, по которому про. изводится обращение к памяти (в общем случае это могут быть любые разряды адреса). Старшими разрядами ад" реса являются выходы Формирователя 3 кода адреса. Таким образом, на втором этапе производится запись второго слова входной информации по адресусодержимое Формирователя 3 кода адреса 7 +1.На третьем этапе задержанный сигнал опроса с выхода элемента 27 задержки переводит счетчик 4 в следующее состояние .(//Сч А/ + 1/ + 1) и стробирует прохождение третьего слова с входов 17 через элементы И 9, ИЛИ 7 на входы накопителя 1. Третье слово входной информации записывается в ячейку по адресу (/содержимое 15 кода Формирователя .3 кода адреса/ + + 2).Аналогичным образом на четвертом этапе обращения к накопителю четвертое слово входной информации записы вается в накопитель 1 по адресу (/со- держимое Формирователя 3 кода адреса/ + 3). При этом стробирующий сигнал опроса берется с выхода элемента 28 задержки. 25В режиме "Считывание" на вход 2 б поступает .сигнал разрешения. Исполнительный адрес на входах дешифратора 2 формируется так же, как и в режи. ме "Запись". Сигналы опроса с входа 24 на первом этапе цикла считывания стробируют прохождение первого считываемого слова на выход устройства (группа выходов 23) через группу элементов И 15. На втором этапе с выхода элемента б задержки сигнал опроса стробирует элементы И 14 и разрешает поступление второго слова выходной информации и т.д.Предлагаемое устройство позволяет значительно расширить область приме О нения устройства в сравнении с известным, в котором имеется принципиальная воэможность записи и считывания информации по разрядности, не превышающей разрядность накопителя 45 более,. чем в два раза. Предлагаемое устройство в сравнении с известным неимеет такого ограничения. Разряд,ность входной и.выходной информации .в принципе в нем не ограничена. Уст О ройство позволяет аппаратно производитьупаковкувходной информации в слове, длина Разрядов которых равна длине слова ячейки накопителя Это позволяет повысить быстродействие в сравнении с методом программной упаковки информациии. Кроме того, устройство позволяет применить стандартные блоки накопителей в цировых устройствах, обрабатывающих слова повышенной разрядности.С другой стороны, предлагаемое устройство можно применять в обычных режимах записи и считывания. В этом случае в счетчик 4, как в формирователе 3 кода. адреса, заносится код адреса (соответствующие связи не указаны), по которому производится обращение. При этом, если элементы б, 27 и 28 задержки заблокированы, то первое слово информации записывается или считывается по любому адресу на" копителя 1. Это позволяет эффективно использовать емкость накопителя.формула изобретенияЗапоминающее устройство, содержащее накопитель, дешифратор адреса, формирователь кода адреса, элементы ИЛИ, группы входных и выходных элементов И и первый элемент задержки,причем адресные входы накопителя подключены к выходам дешифратора адреса, одни из входов которого соединены с выходами Формирователя кодр адреса, вход которого является входом смены адреса, информационные входы накопителя подключены к выходам элементовИЛИ, входы которых соединены с выхода.ми соответствующих входных элементов И, первые входы которых объединены и являются входом разрешения записи, вторые входы входных элементов И являются информационными входами устройства, первые входы выходных элементов И объединены и являются входами разрешения считывания, вторые входы подключены к соответствующим выходам накопителя, вход первого элемента задержки и третьи входы входныхи выходных элементов И первых группобъединены и являются входом опроса,третьи входы входных и выходных элементов И вторых групп соединены с выходом первого элемента задержки, о тл и ч а ю щ е е с я тем, что, сцелью расширения области примененияустройства за счет увеличения разрядности входной информации, оно содержит счетчик адреса, дополнительный элемент ИЛИ и последовательно соединенные второй и третий элементызадержки, причем третьи входы входных и выходных элементов И третьих групп подключены к выходу второго элемента задержки, вход которого соединен с выходом первого элемента задержки, третьи входы входных и выходных элементов И четвертых групп подключены к выходу третьего элемента задержки, выходы элементов задержки соединены с входами дополнительного элементаИЛИ, выход которого подключен к одному иэ входов счетчика адреса, другой вход которого соединен с входом формирователя кода адреса, а выходыс другими входами дешифратора адреса.Источники информации,принятые во внимание при экспертизе1, Авторское свидетельство СССР Р 427379, кл, С 11 С 11/00, 1971.2. Авторское свидетельство СССР Р 743031, кл. С 11 С 11/00, 1978 (прототип).964730 Составитель В. Рудаковтор Т. Кугрышева Техред М,тепер Коррект Бутя Эакаэ 7641/34 Тираж 622 Подписи ВНИИПИ Государственного комите ССР по делам изобретений и откр илиал ППП "Патент", г. Ужгород, ул. Проектн 13035,. Москва, Ж, Раушская та С ытий аб.,
СмотретьЗаявка
3256462, 09.01.1981
ПРЕДПРИЯТИЕ ПЯ В-8751
ВАВРУК ЕВГЕНИЙ ЯРОСЛАВОВИЧ, ЕЛАГИН АНАТОЛИЙ НИКОЛАЕВИЧ, ЖИЖИН ВЛАДИМИР СЕРГЕЕВИЧ, ФИЛИМОНОВ АЛЕКСАНДР АЛЬДОНОВИЧ, ЦМОЦЬ ИВАН ГРИГОРЬЕВИЧ
МПК / Метки
МПК: G11C 11/00
Метки: запоминающее
Опубликовано: 07.10.1982
Код ссылки
<a href="https://patents.su/4-964730-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство</a>
Предыдущий патент: Способ изготовления матриц для запоминающих устройств на цилиндрических магнитных пленках
Следующий патент: Буферное запоминающее устройство
Случайный патент: Способ получения дифенилкарбазида