Преобразователь код-задержка пачки импульсных сигналов

Номер патента: 1062624

Авторы: Ванюшин, Михайлов, Щербаков

ZIP архив

Текст

ТВЕННЫЙ НОМИТЕТ СССР ИЗОБРЕТЕНИЙ И ОТКРЫТИИ ГОСУДПо ДЕЛ ОПИСАНИЕ ИЗОБРЕТЕНИ ВТОРСНОМУ СВИДЕТЕЛЬСТВ(71) Рязанский радиотехнический институт(56) 1. Дрогин, Проектирование цифровых систем автосопровождения по дальности, - "Электроника", 1972, В 7, с. 47-54.2. Теоретические основы радиолокации. Под ред. В.Е. Дулевича. М., "Советское радио", 1978, с. 340, рис. 11.8 (прототип).(54)(57) ПРЕОБРАЗОВАТЕЛЬ КОД - ЗАДЕРЖКА ПАЧКИ ИМПУЛЬСНЫХ СИГНАЛОВ, содержаший первый счетчик, первый и второй блоки памяти, первый инвер- тор, первый, второй и третий элементы И и генератор импульсов, о т л ич а ю ш и й с я тем, что, с целью уменьшения ошибки установки временного положения пачки, введены первый и второй элементы ИЛИ, сумматор, третий блок памяти, второй счетчик и последовательно включенные третий счетчик, третий элемент ИЛИ, второй инвертор, четвертый элемент И, четвертый счетчик, элемент ИЛИ-НЕ, триггер и пятый счетчик, при этом вход пятого счетчика соединен с первым входом первого элемента И, перЗСЮ 0 0 В 7 28 Н 03 К 13/О вым входом второго элемента .ИЛИ и первым входом третьего элемента И, выход которого соединен через второй счетчик с вторым входом триггера, соединенного своим выходом с вторым входом второго счетчика и вторым входом четвертого элемента И, выход пятого счетчика соединен через первый инвертор с третьим входом четвертого элемента И, первые входы первого и третьего счетчиков и второй вход второго элемента ИЛИ соединены между собой, выход первого счетчика соединен через последовательно включенные первый элемент ИЛИ и сумматор с вторым входом четвертого счетчика, третий вход которого Ж Р соединен с выходом второго элемента ИЛИ, выход первого элемента ИЛИ соединен с вторым входом первого элемента И, выход которого соединен с вторым входом первого счетчика, выход третьего элемента ИЛИ сое- Я динен с вторым входом третьего счетчика через второй элемент И, выход генератора импульсов соединен с вторыми входами второго и третьего элементов И и с четвертым входом четвертого элемента И, а выходы первого, второго и третьего блоков памяти соединены соответственно с третьим входом первого счетчика, с третьим входом третьего счетчика и вторым входом сумматора.Изобретение относится к радиотехнике и импульсной технике и можетиспользоваться в следящих измерителях дальности для формированияпачки импульсных сигналов, задержкакоторых пропорциональна коду задержки (дальности 1 .Известен преобразователь код -задержка пачки импульсных сигналов,содержащий счетчик с досчетом кодадальности 1 .10Однако преобразователь имеет большую ошибку установки временногоположения импульсов в пачке при ограниченной частоте счетных импульсов. 15Наиболее близким по техническойсущности к изобретению являетсяпреобразователь код - задержка пачкиимпульсных сигналов, содержащий первый счетчик, первый и второй блокипамяти, первый инвертор, первый,второй и третий элементы И и генератор .импульсов 21 .Однако известный преобразовательимеет большую ошибку установки временного положения начки, что обусловлено некратностью задержки центра "пачки и периода следования импульсов опорной частоты 1 . Ошибкапри этом составляет1/ 1 О,30Цель изобретения - уменьшениеошибки установки временного положения пачкиДля достижения поставленной впреобразователь код - задержка пачки импульсных сигналов, содержащийпервый счетчик, первый и второйблоки памяти, первый инвертор, первый, второй и третий элементы Ии генератор импульсов, введены первый и второй элементы ИЛИ сумматор,третий блок памяти, второй счетчики последовательно включенные третийсчетчик, третий элемент ИЛИ, второй инвертор, Четвертый элемент И,четвертый счетчик, элемент ИЛИ-НЕ,триггер и пятый счетчик, при этомвход пятого счетчика соединен спервым входом первого элемента И,первым входом второго элемента ИЛИи первым входом третьего элемента И, выход которого соединен черезвторой счетчик с нторым входом триггера, соединенного своим выходомс вторым входом второго счетчикаи вторым входом четвертого элемента И, выход пятого счетчика соединен через первый инвертор с третьимвходом четвертого элемента И, первые входы первого и третьего счетчиков и второй вход второго элемента 60ИЛИ соединены между собой, выходпервого счетчика соединен через последовательно включенные первыйэлемент ИЛИ и сумматор с вторым вхо-дом четвертого счетчика, третий 65 вход которого соединен с выходом второго элемента ИЛИ, выход первого элемента ИЛИ соединен с вторым нходом первого элемента И, выход которого соединен с вторым входом первого счетчика, выход третьего элемента ИЛИ соединен с вторым входом третьего счетчика через второй элемент И, выход генератора импульсов соединен с вторыми входами второго и третьего элементов И и с четвертым входом четвертого элемента И, а выходы первого, второго и третьего блоков памяти соединены соответственно с третьим входом первого счетчика, с третьим входом третьего счетчика и вторым входом сумматора.На фиг. 1 приведена структурная электрическая схема предложенного устройства, на фиг. 2 - эпюры, поясняющие его работу.Преобразователь код - задержка пачки импульсных сигналов содержит первый, второй, третий, четвертый и пятый счетчики 1-5, первый, второй .и третий блоки 6.-8 памяти, первый, второй, третий и четвертый элементы И 9-12, первый, второй и третий элементы ИЛИ 13-15, элемент ИЛИ-НЕ 16, первый и второй.иннерторы 17 и 18, генератор 19 импульсов, триггер 20 и сумматор 21.Преобразователь работает следующим образом. Опорная частота 1 с выхода генератора 19 импульсов поступает на второй вход элемента И 10, а импульс начала отсчета - непосредственно на первые входы (синхронизации) первого и третьего счетчиков 1 и 3 и через элемент ИЛИ 14 - на третий вход (синхронизации четвертого счетчика 4. При его поступлении числа, находящиеся в первом и втором блоках 6 и 7 памяти и сумматоре 21, переписываются соответственно в первый, третий и четвертый счетчики 1, 3 и 4. На выходе элемента ИЛИ 15 устанавливается уровень логической "1", разрешающей поступление импульсов опорной частотычерез элемент И 10, на второй (счетный) вход третьего счетчика 3 и запрещающий через второй иннертор 18 поступление импульсон 1 п через четнертый элемент И 12 на второй счетный вход четвертого счетчика. После того;как и момент с (фиг.2 а),1 число в третьем счетчике 3, работающем на вычитание, станет равным нулю, логический ноль с выхода третьего элемента ИЛИ 15 запретит поступление импульсон 10 (фиг, 2,б через второй элемент Г 10 на второй (счетный) вход третьего счетчика 3, а через второй иннертор 18 разрешит цоступление этих импульсовчерез четвертый элемент И 12 на первый (счетный вход четвертого счетчика 4, работающего на вычитание. После того, как в момент 11 (фиг. 2, в) число в четвертом счетчике 4 станет равным нулю, на выходе элемента ИЛИ-НЕ 16 появляется уровень логической "1", перебрасывающий триггер 20, при этом формируется передний фронт импульса пачки. Логический ноль с второго (инверсного выхода триггера 20 запрещает прохождение импульсов 10 через четвертый элемент И 12, а логическая "1" с первого (прямого) выхода триггера 20. разрешает прохождение импульсов 1 п на первый (счетный) вход второго счетчика 2 через третий элемент И 11. Импульс переполнения второго счетчика 2 явля-, ющийся импульсом Н:, ь ц) устанавливает триггер 20 в исходное состояние, при этом формируется задний фронт импульса пачки. Логическая единица с второго инверсного) выхода триггера 20 разрешает прохождение импульсов 1 оп через четвертый элемент И 12 на первый (счетный) вход четвертого счетчика 4, работающего на вычитание, формируя интервал Т между импульсами (Фиг. 2, в). В моментыцц,ц (Фиг. 2, а) логическая "1" с .первого (прямого) выхода триггера 20 через второй элемент ИЛИ 14 поступает на второй вход (синхронизации) четвертого счетчика 4, записывая в него число с выхода сумматора 21, которое соответствует значению ТО (Фиг. 2, в) . Это число формируется следующим образом.В момент начала отсчета о импульс начала отсчета поступает на первый вход (записи) первого счетчика 1, в котором записывается число, соответствующее дробной части временного положения центра тяжестипачки (это число хранится во второмблоке 7 памяти) . На выходе первогоэлемента ИЛИ 13 устанавливаетсяуровень логической "1", разрешающий 5 прохождение импульсов пачки. с первого выхода триггера 20 через первый элемент И 9 на второй (счетный) вход первого счетчика 1, который работает на вычитание. Сохране ние логической "1" на выходе перво- го элемента ИЛИ 13, поступающейна первый вход сумматора 21, обеспечивает добавление единицы к значению То, поступающему на второй входсумматора 21 с выхода третьего блока 8 памяти, и определяет смещение11 импульсов (с второго до п +1-го)на дискрет частоты 10 . После .поступления ( и +1)-го импульса спервого выхода триггера 20 на выходе первого счетчика 1 устанавливается логический ноль, и с выходапервого элемента ИЛИ 13 логическийноль поступает на второй вход первого элемента И 9, запрещая прохождение последующих импульсов на второй(счетный) вход первого счетчика 1.Формирование новой пачки начина,ется после восстановления исходногосостояния-всех счетчиков и приходаимпульса начала отсчета 1Сравнительный анализ показал,что .использование предложенного устройства позволяет уменьшить ошибкуустановки временного положения пач кн, при этом ошибка дискретностипри Формировании пачки М импульсовиз опорного сигналай не превышает + 1/Я 1 оц.Это подтверждаетсярасчетами и моделированием на ЭВМ. Що Использование предложенного устройства позволяет также снизить частоту с сохранением заданной точностиустановки врЕменногоположения пачки

Смотреть

Заявка

3494548, 01.10.1982

РЯЗАНСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ

ЩЕРБАКОВ ВЛАДИМИР ЮРЬЕВИЧ, МИХАЙЛОВ АЛЕКСАНДР ЕВГЕНЬЕВИЧ, ВАНЮШИН ВЯЧЕСЛАВ ИВАНОВИЧ

МПК / Метки

МПК: G01S 7/28

Метки: импульсных, код-задержка, пачки, сигналов

Опубликовано: 23.12.1983

Код ссылки

<a href="https://patents.su/4-1062624-preobrazovatel-kod-zaderzhka-pachki-impulsnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь код-задержка пачки импульсных сигналов</a>

Похожие патенты