Преобразователь код-задержка пачки импульсных сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1221760
Автор: Щербаков
Текст
) 4 ЕН У ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ ИСАНИЕ ИЭО К АВТОРСКОМУ СВИДЕТЕЛ(57) Изобретение относится к автьматике и вычислительной технике и явлется усовершенствованием известногопреобразователя код - задержка пачкимпульсных сигналов по авт.св.В 1062624. Повышение надежностиработы преобразователя обеспечиваетвведением элемента задержки и третьго элемента НЕ, 2 ил.1 12Изобретение относится к автоматикеи вычислительной технике.Цель изобретения - повышение надежности работы преобразователя засчет повышения стабильности временных параметров формируемой пачкиимпульсных сигналов.На фиг. 1 приведена структурнаяэлектрическая схема преобразователя;на фиг. 2 - эпюры, поясняющие егоработу.Преобразователь код-задержкапачки импульсных сигналов содержитпервый, второй, третий, четвертыйи пятый счетчики 1-5, первый, второйи третий блоки 6 - 8 памяти, первый,второй, третий и четвертый элементы9-12 И, первый, второй и третий элементы 13 - 15 ИЛИ, элемент 16 ИЛИ-НЕ,первый и второй инверторы 17 и 18,генератор 19 импульсов, триггер 20,сумматор 21, элемент 22 задержкии третий инвертор 23.Преобразователь работает следующимобразом.Импульсы с выхода генератора 19с опорной частотой 1поступают навторой вход элемента 10 И, а импульсначала отсчета непосредственно напервые входы синхронизации счетчиков1 и 3 и через элемент 14 ИЛИ - натретий вход синхронизации счетчика 4.При его поступлении числа находящиесяв блоках 6 и 7 памяти и сумматоре 21,переписываются соответственно в счетчики 3,1 и 4, На выходе элемента15 ИЛИ устанавливается уровень логи -ческой "1", разрешающий поступлениеимпульсов опорной частоты 1, черезэлемент 10 И на второй счетный входсчетчика 3 и запрещающий через инвертор 18 поступление импульсов 1через элемент 12 И на первый счетныйвход счетчика 4,После того, как в момент С, (фиг,2 а) число в счетчике 3, работающемна вычитание, становится равным нулю,уровень логического 0" с выходаэлемента 15 ИЛИ запрещает поступлениеимпульсов 1 д (фиг, 2 б) через второйэлемент 10 И на второй счетный входсчетчика 3, а через инвертор 18 разре.шает поступление этих импульсов через элемент 12 И на первый счетныйвход счетчика 4, работающего на вычитание,После того, как в момент(фиг. 2 а) число в счетчике 4 стано 21760 5 1 О 15 20 25 30 35 40 45 50 55 вится равным нулю, на выходе элемен. та 16 ИЛИ-НЕ появляется уровень логической "1", перебрасывающий триггер 20, При этом формируется передний фронт импульса пачки.Логический 0" со второго инверс - ного выхода триггера 20 запрещает прохождение импульсов 1, через элемент 12 И, а логическая " 1" с первого прямого выхода триггера 20 разрешает прохождение импульсов 1 на первый счетный вход счетчика 2 через элемент 11 И. Импульс переполнения второго счетчика 2, являющийся импульсомустанавливает триггер 20 в исходное состояние, при этом формируется задний фронт импульса длительностьюпачки. Уровень логической "1" со второго инверсного выхода триггера 20 разрешает прохождение импульсов 1через элемент 12 И на первый счетный вход счетчика 4, работающего на вычитание, формируя интервал Т между импульсами пачки (фиг. 2 в), В моменты, 1 о (фиг, 2 а, г) уровень логической "1" с первого прямого выхода триггера 20 через элемент 14 ИЛИ поступает на третий вход синхронизации счетчика 4, записывая в него число с выхода сумматора 2 1, которое соответствует значению Т (фиг. 2 в, г),Это число формируется следующим образом. В момент начала отсчета 1 О (фиг. 2 а) импульс начала отсчета поступает на первый вход синхронизации .счетчика 1, в который записывается число (И- й -1), где и /М соответствует дробной части временного положения центра тяжести пачки (это число хранится в блоке 7 памяти. На выходе элемента 13 ИЛИ устанавливается уровень логической "1", Через врея 8 з задержки в элементе 22 заержки, на его выходе устанавливается уровень логической "1", разрешающий прохождение импульсов пачки с первого прямого выхода триггера 20 через элемент 9 И на второй счетный вход счетчика 1, который работает на вычитание. Сохранение в течение времени от момента после записи значения То в счетчик 4 при поступлении ( Й - в - 1)-го импульса пачки доа. момента после записи значения (Т +1) в счетчик 4 при формировании И -го импульса пачки уровня логической1 О 15 20 на выходе инвертора 23, поступающего на первый вход сумматора 21, обеспечивает добавление "1" к значению Т поступающему на второй вход сумматора 21 с выхода блока 8 памяти и определяет смещение и импульсов с (И- и + 1)-го до (Н)-го на дискрет частоты 1 , Добавление начинается после поступления (8 - о - 1) - го импульса с первого выхода триггера 20. На выходе счетчика 1 устанавливается уровень логического "0. Свыхода первого элемента 13 ИЛИ логический 0" поступает после задержки на время сз в элементе 22 задержки на второй вход элемента 9 И, запрещая прохождение последующих импульсов на второй счетный вход счетчика 1, а ло гической "1" - с выхода инвертора 23 на вход сумматора 21.Значение задержки сигнала в элементе 22 задержки устанавливается так, чтобы суммарная задержка с (фиг. 2 д) в счетчике 1, элементе 13 ИЛИ и элементе 22 задержки всегда превышала задержку в элементе 14 ИЛИ, но была меньше значения ТФормирование новой пачки начинается после восстановления исходного состояния всех счетчиков и прихода импульса начала отсчета Формула изобретения Преобразователь код-задержка пачки импульсных сигналов по авт.св. У 1062624, о т л и ч а ю щ и й с я тем, что, с целью повышения надежности работы, в него введены элемент задержки и третий инвертор, выход первого элемента ИЛИ через элемент задержки соединен с вторым входом первого элемента И и через третий инвертор - с первым входом сумматора.1221760 Составитель О; Тю Техред Л. Олейник едактор И. Касард рректор А.Ференц Заказ 1621 60 одписно 4 Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 ВНИИПИ Го по дела035, Москв Тираж 816 дарственного комитета изобретений и открытии Ж, Раушская наб,
СмотретьЗаявка
3778764, 06.08.1984
ПРЕДПРИЯТИЕ ПЯ А-7418
ЩЕРБАКОВ ВЛАДИМИР ЮРЬЕВИЧ
МПК / Метки
МПК: H03M 13/02
Метки: импульсных, код-задержка, пачки, сигналов
Опубликовано: 30.03.1986
Код ссылки
<a href="https://patents.su/4-1221760-preobrazovatel-kod-zaderzhka-pachki-impulsnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь код-задержка пачки импульсных сигналов</a>
Предыдущий патент: Система передачи и приема цифровых сигналов с обнаружением ошибок
Следующий патент: Реверсивный распределитель
Случайный патент: Индукционный редуктосин