Устройство групповой тактовой синхронизации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Авторыобретения Д.И. Лалакулич и Е,В. Вели 1) Заявитель Я) УСТРОЙСТВ е нхро Изобретение относится к техникеэлектросвязи и может быть использовано в аппаратуре цифровых системпередачи информации при приеме и об.работке большого числа цифровых сиг.налов.Известно устройство групповойтактовой синхронизации, содержащееопорный генератор, коммутатор входнысигналов, коммутатор тактовых импульсов и фазовый дискриминатор Г 1.Однако известное устройство обладает низкой помехоустойчивостью эасчет того, что любые случайные фазовые рассогласования принимаемогосигнала вызывают немедленно изменение фазы тактовых импульсов,Цель изобретения - повышение пом хоустойчивости.Указанная цель достигается тем,что в устройство групповой тактовойси ниэации, содержащее опорныйгенератор, коммутатор входных сигналов, коммутатор тактовых импульсов ПОВОЙ ТАКТОВОЙ СИНХРОНИЗАЦ и фазовый дискриминатор, введены по следовательно соединенные сумматорвычитатель, сумматор, блок оперативной памяти и блок определения знакоперемен сигналов, а также счетчик импульсов, выход которого подключен к адресным входам коммутатора вход" ных сигналов, блока оперативной памяти и коммутатора тактовых импульсов, к входу которого подключен второй выход сумматора, третий выход которого подключен к первому входу фазово" го дискриминатора, к второму входу которого подключен первый выход блока определения энакоперемен сигналов, а выход фазового дискриминатора подключен к первому входу сумматора-вычтателя, к второму входу которого, а также к входу счетчика импульсов, входу записи и считывания блока опе ративной памяти и вторым входам сумматора и блока определения знакоперемен сигналов подключен выход опог ного генератора, при этом вторыевыходы блока определения знакоперемен сигналов и сумматора-вычи 1 ателя подключены к информационным входам блока оперативной памяти, второй и третий выходы которого подключены соответственно к третьим входам сумматора-вычитателя и сумматора, а к третьему входу блока определения знакоперемен сигналов подключен выход коммутатора входных сигналов.На чертеже представлена структурная электрическая схема устройства.Устройство групповой тактовой синхронизации содержит опорный генератор 1, сумматор-вычитатель 2, блок 3 определения знакоперемен сигналов, сумматор 4, счетчик 5 импульов, блок б оперативной памяти, коммутатор 7 тактовых импульсов, комму-татор 8 входных сигналов, фазовый дискриминатор 9. 20 Устройство работает следующим образом.Сигнал с выхода опорного генерато ра 1 с частотой Г поступает на вход счетчика 5 импульсов, который обеспечивае пересчет поступающих импульсов с коэффициентом и и формирование на выходе параллельного кода, являющегося кодом номера обрабатываемого канала. Формируемый код номера канала с выхода счетчикаимпульсов поступает на адресные входы коммутатора 8 входных сигналов, коммутатора 735 тактовых импульсов и блок б оперативной памяти. При этом коммутатор 8 входных сигналов обеспечивает подачу на третий вход блока 3 определения знакоперемен сигналов 1-го канала,а40 коммутатор 7 тактовых импульсоввыдачу синхронизирующего сигнала на выход тактовых импульсов 1-го канала. В блоке б оперативной памяти осу. ществляется считывание и запись ин 45 формации, относящейся к 1- 4 у каналу,Весь процесс обработки сигнала 1-го канала в устройстве осуществляется за период частоты Гр, а за интервал времени Т = - обеспечиваетсяиопоочередная обработка сигналов всех каналов. Поэтому дальнейшая работа устройства будет рассмотрена для одного канала.В первой половине периода частоты Ге задаваемой высоким уровнем сигна ла опорного генератора 1, поступающего на вход записи и сцитывания блока оперативной памяти, осуществляется считывание с этого блока информации, относящейся к 1-му каналу. При этом блок 3 определения знакоперемен сиг-, налов, сравнивая значение входного сигнала 1-го канала, поступающего на третий вход его, со значением этого же сигнала в предыдущем цикле опроса, поступающим на первый вход с первого выхода блока оперативной памяти, определяет наличие и вид знакового перехода в канале в течение ин-. ,тервала Т . Гсли соответствующий переход имел место, то сигнал знакового перехода с первого выхода блока 3 определения знакоперемен сигналов поступает на второй вход фазового дискриминатора 9,где сРавнивается с фазой сигнала тактовой частоты, поступающего на первый вход с третьего выхода сумматора 4. Фазовый дискриминатор 9 имеет прямоугольную характеристику и при наличии сигнала знакового перехода формирует сигнал "Опережение" или ".Отставание") который с выхода егопоступает на первый вход сумматора-выцитателя 2, на третий вход которого с блока б оперативной памяти поступает код состояния сумматора-вычитателя 2 в предыдущем цикле.Сумматор-вычитатель 2 в зависимос ти от значения сигнала Фазового дискриминатора 9 осуществляет наращивание или уменьшение на единицу значения кода, поступающего на его третий вход, и выдачу результата на второй выход. При достижении сумматором-вычитзтелем 2 заданного значения,-), характеризующего заданный коэффициент усреднения, на первом выходе его формируется кодовый сигнал "Добавления или "Вычитания" фазы тактового импульса 1-го канала, который поступает на первый вход сумматора, где он суммируется с кодом фазы тактовых импульсов 1-го .канала в предыдущем цикле, поступающим на третий вход сумматора 4 с третьего выхода блока б оперативной памяти, При сигнале "Добавления" к предыдущему значению Фазы тактовых импульсов прибавляется число "2", что соответствует сдвигу фазы на 2 Й)И в сторону опережения, а при сигнале "Вычитания" предыдущее,значение кода фазы 44 е изменяется, что соответствует сдвигу фазы на 2,Л- в сторону отставания. При отсутКствии указанных сигналов к значениюфазы тактовых импульсов прибавляетсячисло "1", что соответствует линейному изменению фазы тактовых импульсов.Результат суммирования выдаетсяна первый выход сумматора 4. При достижении сумматором 4 заданного значения К, равного коэффициенту делениячастоты в устройствах с промежуточным делением частоты, на втором выхо Оде его Формируется тактовый импульс,который через коммутатор 7 тактовыхимпульсов поступает на выход тактовых импульсов 1-го канала. Натретьем выходе сумматора 4 Формируется сигнал тактовой частоты видамеандр, который поступает на первыйвход фазового дискриминатора 9.Во втором полупериоде сигналачастоты Гр осуществляется запись зна. 2 Очения входного сигнала 1-го каналас второго выхода блока 3 определениязнакоперемен сигналов и обновленнойинформации с второго выхода сумматора-вычитателя 2 и первого выходасумматора 4 в блок 6 оперативной па-.мяти по тому же 1-му адресу,В следующем периоде сигнала частоты 1 р осуществляется наращивание со"держимого счетчика 5 импульсов на щформирование на выходе его кодовой комбинации, соответствующей(1+1)-му каналу, и обработка сигналаэтого канала.Для обеспечения нормальной работцустройства частота опорного генератора должна выбираться, исходя из соотношения 10 = п 1 сГсф40 где т - тактовая частота обрабатываемых сигналов,Таким образом, сумматор-вычитатель и блок оперативной памяти, образующие групповое устройство усреднения обеспечивают усреднение сигналов фазового дискриминатора и за счет этого повышение помехоустойчивости предлагаемого устройства груп.- повой тактовой синхронизации. формула изобретенияУстройство групповой тактовойсинхронизации, содержащее опорный генератор, коммутатор входных сигналов,коммутатор тактовых импульсов и Фазовый дискриминатор, о т л и ч а ющ е е с я тем, что, с целью повыше,ния помехоустойчивости,.в него введены последовательно соединенные сумма,тор-вычитатель, сумматор, блок оперативной памяти и блок определениязнакоперемен сигналов, а также счетчик импульсов, выход которого подключен к адресным входам коммутаторавходных сигналов, блока оперативнойпамяти и коммутатора тактовых импуль-сов к входу которого подключен второй выход сумматора, третий выход которого подключен к первому входу Фазового дискриминатора, к второму входукоторого подключен первый выход блока определения знакоперемен .сигналов,а выход Фазового дискриминатора под"ключен к первому входу сумматора-вычитателя, к второму входу которого,а также к входу счетчика импульсов,входу записи и считывания блока оперативной памяти и вторым входам сум"матора и блока определения знакоперемен сигналов подключен выход опорного генератора, при этом вторые выходы блока определения знакопеременсигналов и сумматора-вычитателя под- .ключены к информацибнным входам блокаоперативной памяти, второй и третийвыходы которого подключены соответственно к третьим входам сумматора-вычитателя и сумматора, з ктретьему входу блока определения знакоперемен сигналов подключен выход коммутатора входныхсигналов,Источники информации,:принятые во внимание при экспертизе11, Авторское свидетельство СССРУ 64643, кл. Н 04 1. 7/02, 1977прототип)Составитель Г,Лерантович Редактор А.Мотыль Техред А, Ач Корректор Е. РощкоеиВ6Заказ 3802/76 Тираж 685 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д, 4/5е вФилиал ППП "Патент", г. Ужгорож, ул. Проектная, 4
СмотретьЗаявка
3228725, 31.12.1980
ПРЕДПРИЯТИЕ ПЯ Г-4056
ЛАЛАКУЛИЧ ДМИТРИЙ МИХАЙЛОВИЧ, ВЕЛИЧКО ЕВГЕНИЙ ВАСИЛЬЕВИЧ
МПК / Метки
МПК: H04L 7/02
Метки: групповой, синхронизации, тактовой
Опубликовано: 30.05.1982
Код ссылки
<a href="https://patents.su/4-932641-ustrojjstvo-gruppovojj-taktovojj-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство групповой тактовой синхронизации</a>
Предыдущий патент: Устройство выделения тактовой частоты
Следующий патент: Устройство тактовой синхронизации
Случайный патент: Аналого-цифровой преобразователь