Запоминающее устройство с самоконтролем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 928423
Автор: Соколов
Текст
Союз СоветскккСоциапнсткческккРеспублкк ТОРС ИДЕТЕЛЬСТВУ 61) Дополнительное к авт, свкд-ву 1)М, Кд. 6 11 С 29/00(088,8) та опубликования описания 15.0 втор.бретения И. М. Соколов явитель 54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С САМОКОНТРОЛ Изобретение относится к запоминающим стройствам и предназначено для использо ания в устройствах для обработки инфор роиство с саопитель с кони выходной еисправностей 1 еет низкую до- . изм о в тр аемого иэ м решени Наиболее близким техническк данному изобретению являетщее устройство с самоконтролещее накопитель, формировательшифратор коммутации, коммутчик и блок сравнения (2),Однако это устройство имеенадежность из-за отсутсвия контоспособности формирователяотсутствия возможности контро я запоминаюм, содержа.адреса, деторы, счетт невысокую троля рабо.адреса и из-заля по всем Известно запоминающее усмоконтролем, содержащее нактрольными полями, входнойрегистры, схемы выявления нОднако это устройство имстоверность передаваемой инфотсутствия возможности конединицам каждого слова, выбнакопителя. единицам каждого слова, выбираемого изнакопителя.Целью изобретения является повышениенадежности устройства,Поставленная цель достигается тем,.чтов запоминающее устройство с самоконтролем, содержащее накопитель, один из адресных входов которого подключен к выходамформирователя адресных сигналов, а информационные выходы - к одним из входов элементов И, счетчик, выходы которого соединены с одними из входов схемы сравнения,введены блок поразрядного опроса и дополнительный формирователь адресных сигналов,входы которого являются адресными входами устройства, а выходы подключены кдругим адресным входам накопителя, другиевходы схемы сравнения соединены соответственно с контрольными выходами накопителя и первым выходом блока поразрядногоопроса, а выход подключен к друтим входамэлементов И, входы блока поразрядного опроса соединены с информационными .выходами накопителя, а второй выход подключен к928423 5 входу счетчика, упраляющие входы дополни-тельного формирователя адресных сигналов,блока поразрядного опроса и счетчика явля.ются управляющими входами устройства,При этом целесообразно блок поразрядно,го опроса выполнить в виде блока, содержащего триггеры и группы элементов И по числу информационных разрядов накопителя,элемент И и элемент ИЛИ, причем выходыпервого и второго элементов И каждой груп фпы подключены к входам одноименного триггера, выход третьего элемента И соединен содним из входов второго элемента И, другойвход которого подключен к первому выходутриггера, входы третьих элементов И каждой группы, кроме последней, соединенысоответственно с выходом третьего элемента И и вторым выходом триггера последующей группы, вторые выходы триггеров подключены к одним из входов элементов И,выходы вторых элементов И соединены содними из входов. элемента ИЛИ, входы пер.вых элементов И, входы третьего элементаИ последней группы, другие входы элемента И и элемента ИЛИ являются входами блока, выходами которого являютсявыход третьего элемента И первой группы,второй выход триггера первой группы и выходы элемента И и элемента ИЛИ.На фиг. 1 представлена структурная схема30предложенного запоминающего устройства ссамоконтролем; иа фиг. 2 - принципиальная схема блока поразрядного опроса (длятрех разрядов).Запоминающее устройство с самоконтролем (см, фиг. 1),содержит накопитель 1 сзонами информации 2 и контроля 3, формирователь 4 адресных сигналов, имеющий входы 5 и 6. Накопитель 1 имеет информационные выходы 7, Устройство также содержитэлементы И 8, имеющие выходы 9, схему10 сравнения с выходами 11, счетчика 12,дополнительный формирователь 13 адресныхсигналов и блок 14 поразрядного опроса свыходом 15 и выходом 16. Блок 14 (см.фиг. 2) содержит группы элементов И 17 - 4519, триггеры 20, элемент И 21 и элементИЛИ 22,Запоминающее устройство с самоконтролем работает следующим образом.По адресу и управляющим сигналам, пода фваемым соответственно на входы устройстваиз внешней ЦВМ, формирователь 4 осуществляет выборку соответствующего информационного слова из зоны информации 2накопителя 1, а дополнительный формирователь 13 осуществляет выборку кода числа"единиц" (содержащихся в выбираемом слове яз зоны информации 2) из зоны контро 4ля 3 накопителя 1, который подается на первые входы схемы сравнения 10. При этом информационное слово с выходов 7 зоны информации 2 подается на входы элементов И 8 и переписывается через элементы И 17 в триггеры 20 блока поразрядного опроса 14, и одновременно осуществляется установка счетчика 12 в исходное - "нулевое" состояние. Затем в блоке 14 осуществляется поочередное гашение "единиц", записанных в триггеры 20, начиная с младшего разряда, При каждом гашении "единицы" на выходе 15 элемента ИЛИ 22 формируется импульс, который запоминается в счет чике 12, т.е. счетчик 12 подсчитывает количество "единиц", Содержащихся в выбирае. мом слове, из зоны информации 2, После установки всех нулей в триггерах 20 блока 14 на выходе 16 элемента И 21 формируется импульс, обеспечивающий подключение выходов 11 схемы 10 сравнения. При равенстве кодов на входах схемы 10 сравнения на ее выходе 11 формируется сигнал "Ошибки нет", который разрешает передачу инфор. мации через элементы И 8 на выходы 9 и разрешает формирование следующего адреса в формирователях 4 и 13, после чего цикл работы повторяется. При каждом неравенстве кодов на входах схемы 10 сравнения на ее выходе 11 вырабатывается сигнал ошибки, который запрещает выдачу информации на выходе 9 и запрещает формирование следую. ацего адреса в формирователях 4 и 13,Технико-экономическое преимущество предложенного устройства в сравнении" с известным заключается в повышенной надеж. ности за счет обеспечения возможности контроля каждого слова (а не группы слов, как в известном устройстве), выбираемого из накопителя, не по четности (как в известном устройстве), а по сумме единиц, записанных в каждое из выбираемых слов, что практически исключает возможность передачи неверной информации на выход запоминающего устройства; а также обеспечения возможности контроля правильности работы формирователей адресного сигнала, так как управление выборкой слов из зон контроляи информации осуществляется Через раздельные формирователи, в то время как в иэвестном устройстве выборка слов из обеих;зон накопителя осуществляется от общегоных входов когорого подключены к выходам формирователя адресных сигналов, а ин.формационные выходы - к одним из вхо. дов элементов И, счетчик, выходы которого соединены с одними из входов схемы сравнения,отличающееся тем,что, с целью повышения надежности устройства, оно содержит блок поразрядного опроса и дополнительный формирователь адресных сигналов, входы которого являются адресными входами устройства, а выходы подключены к другим адресным входам накопителя, другие входы схемы сравнения соединены соответственно с контрольными выходами накопите. ля и первым выходом блока поразрядного опроса, а выход подключен к другим входам элементов И, входы блока поразрядного опроса соединены с информационными выходами накопителя, а второй выход подключен к входу счетчика, управляющие входы дополнительного формирователя адресных сигналов, блока поразрядного опроса и счетчика являются управляющими входами устрой. ства.2, Устройство по п. 1, о т л и ч а юш е е с я тем, что блок поразрядного оп роса содержит триггеры и группы элементов И по числу информационных разрядов накопителя, элемент И и элемент ИЛИ, при.чем выходы первого и второго элементовИ каждой группы подключены к входамодноименного триггера, выход третьего эле.5 мента И соединен с одним из.входов второго элемента И, другой вход которогоподключен к первому выходу триггера, вхо.ды третьих элементов И каждой группы,кроме последней, соединены соответственнос выходом третьего элемента И и вторымвыходом триггера последующей группы, вторые выходы триггеров подключены к однимиз входов элементов И, выходы вторыхэлементов И соединены с одними из входов15 элемента ИЛИ, входы первых элементов И,входы третьего элемента И последней группы,другие входы элемента И и элемента ИЛИявляются входами блока, выходами которогоявляются" выход третьего элемента И первойго группы, второй выход триггера первой группы и выходы элемента И и элемента ИЛИ,Источники информации,принятые во внимание при экспертизе1. Процессор ЭВМ - 1020. Подф ред. А. М. Ла 25 рионова, М., "Статистика", 1975, с, 129рис. 8.2.2. Авторское свидетельство СССР У 746743,кл. 6 1 С 29(00, 1978 (прототип).928423 Составитель В, РудаковТехред Ж Кастелевич едак Персиянцева ор Р. Макаренко 3 3249 65 Тираж 624 5 Филиал ППП "Патент", г Ужгород, ул, Проектная,ВИИИПИ Госуд по делам иэо3035, Москва, Ж рственногбретений35, Рауш ПодписноСР о комитета С и открытий кая наб д.
СмотретьЗаявка
2941251, 10.06.1980
Заявитель. Я I И. М. Соколов 1. -: , I, 1, и -
СОКОЛОВ ИГОРЬ МИХАЙЛОВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
Опубликовано: 15.05.1982
Код ссылки
<a href="https://patents.su/4-928423-zapominayushhee-ustrojjstvo-s-samokontrolem.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство с самоконтролем</a>
Предыдущий патент: Устройство для контроля блоков памяти
Следующий патент: Токопроводящая композиция
Случайный патент: Механизм для захвата конца уточной нити к автомату смены шпуль на ткацком станке