Устройство для детектирования многочастотных сигналов с двукратной относительной фазовой манипуляцией
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
1115 ф На чертеже приведена структурнаяэлектрическая схема предложенного устройства.Устройство для детектирования многочастотных сигналое с двукратной относительной,фазоеой манипуляцией содержит перестраиваемый генератор 1, вхс;1 ной преобразователь 2 частоты, блок 3 корреляторов, запо- . минающий блок 4, сканирующий блок 5 блок 6 вычисления разностей фаэ, блок 7 выделения большего и меньшего сигналов, блок .8 формирования сигналов расстройки, блок 9 оценки сигналов расстройки, накопитель 10, блок 11 переключения частоты; генератор 12 смещенных частот, инвергор 13, коммутатор 14, анализаторы 15 зон расстройки, включающие в себя перемножитель 16, интегратор 17, выпрямитель 18 и накопитель 19, многоканальный компаратор 20, сумматор 21 и формирователь 22 управляющих импульсов.Устройство работает следующим образом.Групповой многочастотный сигнал, представляющий собой сумму отрезков гармонических колебаний, модулированных по фазе, поступает через входной преобразователь 2 на блок 3. Вычисленные е блоке 3 проекции сигнала через запоминающий блок 4 и сканирующий блок 5 поступают в блок 6, в котором формируются сигналы, пропорциональные синусам и косинусам разностей фаз соседних посылок. Блок 7 определяет больший и меньший сигналы в каждом из каналов, по которым в 3 ф 92 ответственно с первым выходом формирователя управляющих импульсов. и первыми входами анализаторов эон 3 расстройки, вторые, третьи и четвертые входы которых соединены соответственно с выходом генератора смещенных частот, вторым выходом формирователя управляющих импульсов и вторым выходом блока переключения час" тоты, а выходыанализаторов зоны расстройки подключены к входам многоканального компаратара, причем зналиэатор зоны расстройки содержит последовательно соединенные пе" ремножитель, интегратор, выпрямитель и накопитель, выход которого является выходом анализатора зоны расстрой" ки, входами которого являются входы перемножителя и вторые входы интегра" тора и накопителя. блоке 8 формируются сигналы расстройки частоты. Полученные сигналы анализируютая в блоке 9,и, если ониискажены помехой не более некоторого в допустимого уровня, поступают в накопитель 10, в котором формируетсяединый сигнал"рассогласования, поступающий через сумматор 21 на перестраиваемый генератор 1.10 Сигнал рассогласования, воздействующий на перестраиваемый генераторявляется периодическим с периодомравным четверти частоты, манипуляции.Он равен нулю не только -в отсутствии 1 смещения частоты сигнала в каналесвязи, но и при смещениях частоты,кратных четверти частоты манипуляций. Для устранения неоднозначыостиюинформационный сигнал с,входного щ преобразователя 2 поступает непосредственно и через инвертор 3 накоммутатор 14, с выхода которого онпоступает на перемножители 16 анализаторов 15, На вторые входы перемножителей 16 поступают с генератора12 сигналы с частотами(бсрхч. Частота Мср является средней частотойгруппового сигнала и поступает напервый анализатор 15. Величина А (дпредставляет собой частотный разнос между двумя соседними точками,вкоторых сигнал рассогласования, полученный в накопителе 10, равен нулю, 1,е. Ьм равно четверти частотыманипуляции, Число К=0,1 Его максимальное значение зависит от необходимого диапазона компенсируемогосмещения частоты и определяет число.анализаторов зоны расстройки, Коммутатор 14, начиная с момента С=О,до момента,С=И пропускает сигнална анализаторы 15, С момента 1 Мдо момента й=Т (где Т - длительность;интервала интегрирования сигнала вблоке 3) сигнал от анализаторов 15отключается, С момента й=Т. до момента с=Т+Ьй на анализаторы 15 ин-формационный сигнал поступает черезинвертор 13. Коммутатор 14 управляется от формирователя управляющих импульсов 22. Интеграторы 17 интегрируют результат перемножения входного сигнала анализаторов 15 и сигналов соответствующих смещенных частот. К концу посылки результаты интегрирования представляют собой разность отсчетов информационного сигнала, сдвинутых на5 921 время. й=Т. После прохождения через выпрямитель 18 эти разности поступают в накопитель 19. Результаты накопления в анализаторах 15 сравниваются в многоканальном компараторе 20, пос ле чего по наименьшему иэ них принимается решение о сдвиге частоты, кратном четверти частоты манипуляции. Результат сравнения поступает в блок 11, выходное напряжение которого через сумматор 21 воздействует на перестраиваемый генератор 1..Сброс интеграторов 17 производится по командам с формирователя 22, а сброс накопителей 19 - по командам с блока 11.Предложенное устройство обеспечивает высокую помехоустойчивость при расстройках сигнала, сравнивае-. мых с частотным разносом между ка- щ налами.формула изобретения51. Устройство для детектирования многочастотных сигналов с двукратной относительной фазовой манипуляцией по авт.св. Ю" 758558, о т л и ч аю щ е е с я тем, что, с целью ловы-:зо шения помехоустойчивости при увеличении частотной расстройки принимаемых сигналов,.введены инвертор, коммутатор, генератор смещенных частот, формирователь управляющих импульсов, анализаторы зоны расстройки и,последовательно соединенные многоканальный компаратор, блок переключения1 11 бчастоты, и сумматор, второй вход ивыход которого соединены соответственно с выходом накопителя и управляющим входом перестраиваемого генератора, при этом выход входного пре"образователя частоты подключен к.входу инвертора, выход которого соединен с первым входом коммутатора,и к второму входу коммутатора, третий вход и выход которого соединенысоответственно с первым выходом Формирователя управляющих импульсов ипервыми входами анализаторов зонцрасстройки, вторые третьи и четвертые входы которых соединены соответственнос выходом генератора смещенных частот, вторым выходом формирователя управляющих импульсов ивторым выходом блока переключениячастоты, а выХодц анализаторов зонырасстройки подключены к входам многоканального компаратора.2. Устройство по,п,1, о т л ич а ю щ е е с я тем, что анализаторзоны расстройки содержит последовательно соединенные перемножитель,интегратор, выпрямитель.и накопительвыход которого является выходом анализатора зоны расстройки, входамикоторого являются входы перемножителяи вторые входы интегратора и накопителя,Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРУ .758558, кл. Н ОЬ 1. 27/22, 1977Составитель Е. Петроваэктор А.Долиниц Техред А.Ач Корректо кван лиал ППЯ патент", г. Ужгород, ул. Проектная,каз 238 й/76 ВНИИПИ по дТираж 685 осударственнного комит ам изобретений и откры Москва, Ж, Раушская Подписноеа СССРчаб., д. М 5
СмотретьЗаявка
2927539, 21.05.1980
ПРЕДПРИЯТИЕ ПЯ Р-6510, ОДЕССКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ ИМ. А. С. ПОПОВА
ГРИШУКОВ АЛЕКСАНДР АНДРЕЕВИЧ, СИЛЬЯНОВ ВЛАДИМИР МИХАЙЛОВИЧ, РАХОВИЧ ЛЕО МОЙСЕЕВИЧ
МПК / Метки
МПК: H04L 27/26
Метки: двукратной, детектирования, манипуляцией, многочастотных, относительной, сигналов, фазовой
Опубликовано: 15.04.1982
Код ссылки
<a href="https://patents.su/4-921115-ustrojjstvo-dlya-detektirovaniya-mnogochastotnykh-signalov-s-dvukratnojj-otnositelnojj-fazovojj-manipulyaciejj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для детектирования многочастотных сигналов с двукратной относительной фазовой манипуляцией</a>
Предыдущий патент: Устройство для передачи данных с сокращением избыточности
Следующий патент: Устройство тастатурного набора номера
Случайный патент: Шарнирная опора