Репрограммируемое постоянное запоминающее устройство

Номер патента: 903984

Авторы: Андреев, Иванов, Малченко, Приходько, Щетинин

ZIP архив

Текст

О П И С А Н И Е (ц 903984ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоввтскнкСфциапистичвскиарвсяубпии(22)Заявлено 13.06.80 (21) 2910828/18-2 Йс присоединением заявки М(54) РЕПРОГРАИИИРУЕИОЕ ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕУСТРОЙСТВО Изобретение относится к постоянным запоминающим устройствам (ПЗУ) .Известны ПЗУ, содержащие адресные формирователи и дешифраторы, накопитель с адресными и разрядными шинами разрядные формирователи, дополнитель ные элементы памяти (ЭП) и шины управления 13 и 21.Известно ПЗУ, в котором с целью проведения функциональной проверки1 а кодированием информации в дополнительных(тестовых) ЭП, последние введены в каждую разрядную шину, причем все ЭП объединены дополнительной адрес-ной шиной С 3 Д.Недостатком известного устройства является отсутствие возможности функциональной проверки электронного обрамления накопителя без наличия ЭП в основном или дополнительном) поле накопителя. Данное условие обязательно при контроле электронного обрамления в микросхемах репрограммируемых постоянных запоминающих устройств 2(РПЗУ). В микросхемах РПЗУ некоторые виды элементов памяти могут быть из". готовлены лишь на последней стадии производства, .после установки кристаллое с исправным электронным обрамлением в корпус например, при использовании ЭП на основе стекло" образных полупроводников) .Цель изобретения - повышение на" дежности устройства путем обеспече" ния возможности функциональной проверки электронного обрамления.Указанная цель достигается тем, что в устройство введены дополнительные контрольные адресные и разрядные формирователи, группы дополнительных кон . трольных элементов памяти, причем входы дополнительных контрольных ад-. ресных формирователей подключены к выходам соответствующих адресных ин-. верторов одной из групп, а выходы " к одним из входов дополнительных контрольных элементов памяти одной из групп, другие входы которых подклю"3 90398чены к разрядным шинам накопителя,одни из входов дополнительных контрольных разрядных формирователейсоединены с выходами соответствующихусилителей считывания, другие - свыходами контрольного формирователяразрешения выборки, выходы дополнительных контрольных разрядных формирователей подключены к одним извходов дополнительных контрольных 1 Оэлементов памяти другой группы, другие входы которых подключены к адресным шинам накопителя,На чертеже изображена схема устройства. 15 РПЗУ содержит адресные инверторы1, адресный дешифратор 2, дополнительные контрольные адресные формирователи 3, адресные формирователи 4, адресные шины 5, дополнитель 20 ные адресные шины 6, дополнительные контрольные элементы 7 и 8 памяти, дополнительные разрядные шины 9, разрядные шины 1 О, дополнительные25 контрольные разрядные формирователи 11, разрядные формирователи 12, разрядный дешифратор 13, контрольный формирователь 14 разрешения выборки, усилители 15 считывания, накопитель 16.Для контроля электронного обрамления накопителя РПЗУ необходимо и достаточно убедиться в отсутствии замыканий и обрывов адресных и разрядных шин 5 и 10, так как отказ любого компонента электроники обрамления разрядной и адресной части можно интерпретировать как обрыв или замыкание соответствующих шин, Для контроля целостности и незамкнутости шин используются дополнительные контрольные ЭП 7 и 8 контрольных адресных шин б и контрольных разрядных шин 9, Дополнительные контрольные ЭП, например, могут быть выпол нены в виде диодов, соединенных последовательно с резисторами, сопротивление которых соответствует сопротивлениям состояния "0" и "1" основных ЭП. В процессе изготовления микросхе мы РПЗУ в ЭП 7 и 8 путем изготовления резисторов с соответствующим сопротивлением кодируется информация, причем в группах ЭП 7, расположенных на разрядных шинах 10, Фик сируются все возможные комбинации. кода, разрядность которого соответствует числу элементов в группечислу дополнительных адресных шин 6), вгруппах ЭП 8, расположенных на адресных шинах 5, закодированы всевозможные комбинации с разрядностьюсоответствующей числу элементов вгруппе (числу дополнительных разрядных шин 9) .При подобном кодировании дополнительных ЭП и при инФормационном объеме накопителя й=щхпколичестводополнительных адресных шин б составит1 =од в,а количество М дополнительных разрядных шин 9 равноМ=од и,где и и щ соответственно информационная емкость и разрядность накопителя (число адресных и разрядныхшин) .При контроле целостности и незамкнутости разрядных шин 10 производится поочередный выбор дополнительных адресных шин 6 путем включения контрольных формирователей 3 отсоответствующих адресных инверторов1 (адресные шины 5, формирователи4 и дешифратор 2 отключены вне зависимости от входного кода адреса) .При поочередном выборе каждой шиныб выбираются соответствующие разрядные шины 10 путем подключенияих через разрядные формирователи 12и дешифратор 13 к усилителям 15 чтения. Код, снимаемый с усилителей 15,сравнивается с эталонным, Совокупность всех считываемых кодов такова,что создаются условия одновременногочтения разнородной информации ( "О"и "1") во всех разрядных шинах 10,что гарантирует обнаружение обрывалюбой из них и любого их взаимногозамыкания. При контроле целостности и незамк-. нутости адресных шин 5 производится их поочередный выбор посредством формирователей 4, дешифратора 2 и соответствующих инверторов 1. В разрядной части дополнительные шины 9 подключены к усилителям 15 через контрольные формирователи 11, управляемые от контрольного формирователя 14 разрешения выборки (разрядные шины 10, формирователи 12 и дешиФратор 13 отключены вне зависимости от входного кода адреса) . Код,снимаемый с усилителей 15, сравнивается с эталонным, причем для камдой из шин 5 считывается характерный код, что гарантирует5 9039 обнаружение любых обрывов и замыканий адресных шин 5.Применение предлагаемого устрой-ства позволяет осуществлять контроль исправности электроники обрамления микросхемы перед нанесением элементов памяти, что позволяет осуществлять .контроль выхода годных на более ранних стадиях производства микросхем РПЗУ, уменьшая затраты на проведение Ю контроля выхода годных. формула изобретения 15Репрограммируемое постоянное за", поминающее устройство, содержащее группы адресных инверторов, причем входы адресных инверторов групп. являются входами устройства, выходы щ адресных инверторов одной из групп подключены к входам адресного дешифратора, выходы последнего адресного инвертора данной группы подключены к входам контрольного адресного фор ю мирователя, выходы адресных инвер.- торов другой группы подключены к одним из входов разрядного дешифратора, другие входы которого соединены с выходами усилителей считывания, выходы зв последнего адресного инвертора данной группы подключены к входам контрольного формирователя разрешения выборки, выход которого соединен с одним из входов контрольного разрядного форми- з рователя, другой вход которого подключен к выходу соответствующего усилителя считывания, выходы адресного и разрядного дешифраторов подключены соответственно через адресные и раз-. рядные формирователи к адресным и разрядным шинам накопителя, контроль 84 6ные элементы памяти, подключенные кадресным и разрядным шинам накопителяи к контрольным адресным и разрядным шинам, которые, соединены соот"ветственно с выходами контрольногоадресного и разрядногО формирователей, о т л и ч а ю щ е е с я тем,что, с целью повышения надежностиустройства, в него введены дополнительные контрольные адресные и раз"рядные формирователи, группы дополнительных контрольных элементов памяти, причем входы дополнительныхконтрольных адресных формирователейподключены к выходам соответствующих адресных инверторов одной изгрупп, а выходы - к одним из входовдополнительных контрольных элементовпамяти одной из групп, другие входь.которых подключены к разрядным шинам накопителя, одни из входов дополнительных контрольных разрядных фор"мирователей соединены с выходами соответствующих усилителей считывания, другие - с выходами конт-.рольного формирователя разрешения выборки, выходы дополнительных контроль"ных разрядных формирователей подключенЫ к одним из входов дополнительных контрольных элементов памятидругой группы, другие входы которыхподключены к адресным шинам накопителя.Источники информации,принятые во внимание при экспертизе1Авторское свидетельство СССРй 572849, кл С 11 С 17/00, 1975.2. Авторское свидетельство СССРй 595792, кл. С 11 С,11/34, 1976.3. Авторское свидетельство СССРй 711634, кл. 6 11 С 17/00, 1978903984 Составитель А, ИвановРедактор Н, Чубелко Техред М, Надь Корре зятко Зака одписн

Смотреть

Заявка

2940828, 13.06.1980

ПРЕДПРИЯТИЕ ПЯ А-3756

МАЛЬЧЕНКО СЕРГЕЙ ИОСИФОВИЧ, ИВАНОВ АЛЕКСАНДР НИКОЛАЕВИЧ, АНДРЕЕВ ВИКТОР ПАВЛОВИЧ, ПРИХОДЬКО ПАВЕЛ СЕРГЕЕВИЧ, ЩЕТИНИН ЮРИЙ ИВАНОВИЧ

МПК / Метки

МПК: G11C 17/00

Метки: запоминающее, постоянное, репрограммируемое

Опубликовано: 07.02.1982

Код ссылки

<a href="https://patents.su/4-903984-reprogrammiruemoe-postoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Репрограммируемое постоянное запоминающее устройство</a>

Похожие патенты