Многопороговый логический элемент четности
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 900455
Автор: Пальянов
Текст
8) 2) Автор изобретен И.А.Палья ский политехнический институт ви.тел(Ц ИНОГОПОРОГОВЦИЧЕ ИЧЕСКИЙ ЭЛЕИЕНТСТИ логиляетсяды линейоичногов составлжен нулевое ональны ос о го во го ивас ис сш сте испол кого ифротсяицескоЮинейн льны Изобретение относится к автомати ке и вычислительной технике, в част ности к пороговым логическим элемен там. По основному авт, св. Р 538190 известен многопороговый логический элемент четности, содержащий линейный сумматор, состоящий из входных диодов и резисторной матрицы, подключенный через разделительные диоды к резистивному делителю и многопороговому дискриминатору, выполненному в виде нескольких взаимосвязанных одно пороговых дискриминаторов на двухвходовых элементах И-НЕ. В цепь обратной связи многопорогового элемента вклюцен Й 5-триггер на логических элементах И-НЕ,один вход триггера соединен с выходом однопорогового дискриминатора с наибольшим порогом срабатывания, второй вход соединен с источником стробирующего сигнала, а выход триггера подключен к одному из входов линейного сумматора 11. Недостатком многопороговцеского элемента четности ято, что перед подачей на вхоного сумматора очередного днабора К 5-триггер, входящиймногопорогового элемента, добыть установлен в исходноесостояние. Это сужает функцивозможности, исключает возмоприменения подобного многопологического элемента четностхронных схемах цифровых устр Целью изобретения являетс35рение функциональных возможнт.е. обеспечение возможностизования многопорогового логиэлемента в асинхронных схемавых устройств.Поставленная цель достигатем, что в многопороговом лоэлементе четности второй входтриггера соединен с выходом лго сумматора и через дополнит3 90045 резистор подключен к резистивному делителю.Указанные изменения сделали возможным использование многопорогового логического элемента четности в асинхронных схемах цифровых устройств, за счет автоматического возврата ВБ- триггера в исходное состояние в тех случаях, когда последовательно сменяющие на входах линейного сумматора 16 двоичные наборы удовлетворяют условиями бхз 4 и Е х,юс 41 соответственно.Многопороговый логический элемент четности содержит линейный сумматор 1, состоящий из диодов 2-19 и резисторов 20-28, образующих резис. 36 торную матрицу, многопороговый дискриминатор 29, состоящий из двухвходовых логических элементов И-НЕ 30- 33, резистивный делитель из резисторов 34-37, В 5-триггер, образованный И логическими элементами И-НЕ 38 и 39 и дополнительный однопороговый дискриминатор, состоящий из логического элемента И-НЕ 39 и резистора 40. На входы 41-48 линейного сумматора 1 за поданы входные сигналы, на входы 49 и,50 - напряжение питания Выходные сигналы снимаются с выхода 51Работает многопороговый логический элемент четности следующим образом. Значения весовых коэффициентовосновных входов линейного сумматора равны единице, Вес входа многопорогового элемента, связанного с нулевым выходом К 5-триггера равен 4, по" рог срабатывания однопорогового дискриминатора на элементе И-НЕ 39 равена на элементах 30 - 33 соответственно 8, 7, 6, 5.,43В исходном состоянии диоды 2 9связанные со входами 41-48, проводят ток от источника питания -через соответствующие резисторы 20-27, Ток через резистор 28 от положительного ф полюса источника питания, диод 19и резистор 40 поступает в цепь после 1довательно соединенных резисторов34-37 и далее к отрицательному полю- су истоцника питания, На выходе 51 И многопорогового логического элемента и выходе элементов. И-НЕ 30-33 в этом спуцае присутствует уровень логицес 5 4кой единицы, Й 5-триггер находит я внулевом состоянии и на выходе элемента И-НЕ 39 присутствует потенциал логической единицы, Входные сигналы в форме положительных потенциалов напряжения запирают в любых комбинациях диоды 2-9.Если положительный потенциал присутствует только на одном из входов линейного сумматора 1, то соответствующий диод запирается и ток от источника питания чеоез соответствующие резисторы 20-27 и соответствующие диоды 11-18 переключается в цепь резисторов 40, 34-37. При этом потенциал на входе элемента И-НЕ 33 связанном с резистивным делителем,становится достаточным для появленияна выходе 51 низкого уровня напряжения, соответствующего логическому нулю. При наличии высоких потенциалов на двух или трех входах линейного сумматора 1, соответствующие диоды 2-8 запираются и ток через резисторы 20-27 и диоды 11- 19 переключается в цепь резисторов 40, 34-37. Этоприводит к срабатыванию дискриминаторов на логических элементах 32 и 33 или 31 - 33, что вызывает появление на выходе 51 многопорогового логического элемента .четности высокогоили низкого уровня напряжения, соответствующего логицеской единице или нулю. Ток от источника питания черезрезистор 28 и диод 19 протекает через резисторы 40, 34-37 до тех пор, пока й 5-триггер на элементах 38-39не изменит своего состояния на противоположное. А это произойдет в том случае, когда ко входам линейного сумматора 1 поступит четыре или более единичных логических сигналов. При этом на выходе логического элемента 30, имеющего значение порога Т, установится низкий потенциал, триггер изменит свое состояние на противоположное. После этого ток через резистор 28 от источника питания переключится в цепь диода 1 О, а на выходе 51 многопорогового логического элемента для реализации Функции четности установится значение сигнала, определяемое входным воздействием. Возврат Ю-триггера в исходное состояние осуществляется в том случае, если последовательно сменяющие на входах линейного сумматора 1 двоичные наборы содержат четыре или бо900455 4ное состояние, если последовательносменяющие на входах линейного умматора двоичные наборы содержат четы"ре и более единйц и менее четырехЗ единиц. Формула изобретения лее единиц и менее четырех единиц.При этом величина напряжения на связанном с выходом линейного сумматоравходе логического элемента И-НЕ 39оказывается недостаточной для под"держания на выходе логического эле."мента И"НЕ.39 низкого уровня напряжения соответствующего логическому нулю. Это приводит к возврату й 5-триггера в исходное (нулевое)состояние,запиранию диода 10 и переключению тока через резистор 23 в цепь последовательно соединенных резисторов 40,34"37. На выходе 51 многопороговогологического элемента четности установится сигнал, определяемый входнымвоздействием,Таким образом, организация однопорогового дискриминатора с порогомсрабатывания Тна логическом элементе И-НЕ 39, входящим в составйЬ-триггера, сделала возможным автоматический возврат триггера в исход" 1 в Иногопороговый логический элемент.четности по авт. св. Ю 538490, о тл и ч а ю щ и й с я тем, что, с целью расаирения функциональных воэможностей в нем, второй вход ЙЗ-триГ" 1 гера соединен с выходом линейногосумматора и через дополнительный резистор подключен к резистивнсму делителю. 29 Источники инФормации,принятые во внимание при экспертизе 1. Авторское свидетельство СССР И 538490, кл, 8 03 К 19/12, 24. 11,75.
СмотретьЗаявка
2931179, 28.05.1980
ОМСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ
ПАЛЬЯНОВ ИГОРЬ АНТОНИНОВИЧ
МПК / Метки
МПК: H03K 19/12
Метки: логический, многопороговый, четности, элемент
Опубликовано: 23.01.1982
Код ссылки
<a href="https://patents.su/4-900455-mnogoporogovyjj-logicheskijj-ehlement-chetnosti.html" target="_blank" rel="follow" title="База патентов СССР">Многопороговый логический элемент четности</a>
Предыдущий патент: Цифровая полупроводниковая интегральная схема с тремя состояниями на выходе
Следующий патент: Элемент или
Случайный патент: Подшипниковый узел с зоной высоких температур