Преобразователь напряжения в код

Номер патента: 884126

Авторы: Вашкевич, Панков

ZIP архив

Текст

2) Авт Н. П. Вашкевич и Л, Н. Панков АПРЯЖЕНИЯ В ПРЕОБРАЗОВАТ 1некоУстройство относится к измерительнойи вычислительной технике и может бытьиспользовано в различных информационноизмерительных системах.Для расширения полосы частот преоб- .разуемых напряжений при сохранении заданной динамической погрешности используют преобразователи напряжения в кодпоразрядного уравновешивания с последо-.вательной.коррекцией динамической погрешности; выполняемой начиная сторого такта уравновешивания,Известен преобразователь напряженияв код, содержащий блок сравнения, первый вход которого соединен с входной шиной источника измеряемого сигнала, втоърой вход блока сравнения соединен с выходом блока суммирования напряжений,входы которого соединены с выходами первого и второго преобразователей кода внапряжение, выход блока сравнения соединен с входами управления регистра-счетчика .и первым входом элемента И, выходкоторого соединен с входом сложения регистра-счетчика,.вход управления элемента И, входы установки первого преобразователя кода в напряжение и регистра-счетчика соединены с выходами распределителя тактовых импульсов, выходы регистра счетчика соединены с входами второго преобразователя кода в напряжение 1.Недостатками устройства являются значительная величина динамической погрешности, которая, возникая в тактах коррекции и при определении младших разрядов кода, не устраняется, а также низкое быстродействие при сохранении заданной динамической погрешности, вследствие выполнения значительного числа дополнительных тактов уравновешивания для коррекции динамической погрешностиИзвестен также преобразователь напряжения в код, содержащий блок сравнения, первый вход которого соединен с входной шиной источника измеряемого сигнала, второй вход блока сравнения соединен с выходом блока суммирования напряжений входы которого соединены с выходами пеР 884126вого и второго преобразователей кода в напряжение, выход блока сравнения соединен с входами управления регистра и первыми входами двух элементов И, выходы которых соединены с входами сложения и вычитания счетчика, второй вход первого элемента И, входы установки регистра и счетчика соединены с выходами распределителя тактовых импульсов, выходы регистра и счетчика соединены с 1 О входами первого и второго преобразователя кода в напряжение, соответственно 2,Однако устройство обладает низким быстродействием при сохранении заданной динамической погрешности, так как велико число дополнительных тактов для коррекции динамической погрешности, Кроме того, длительность каждого такта уравновешивания в данном устройстве увеличивается за счет дополнительной задержки сигналов в регистре и счетчике при прохождении по элементам сложения и вычитания и должна включать время распространения переноса единицы.25При коррекции динамической погрешности в младшем разряде, время распространения переноса при разрядности преобразователя И составляет (И ) С, где б время распространения переноса на 1 разряд.Белью изобретения является повыше ние быстродействия при сохранении заданной динамической погрешности. Бель достигается тем, что в преобра зователь напряжения в код, содержащий блок сравнения, первый вход которого соединен с входной шиной источника измеряемого сигнала, второй вход блока срав нения соединен с выходом блока суммиро ц вания напряжений, входы которого соединены с выходами первого и второго преобразователей кода в напряжение, выход блока сравнения соединен с входами управления регистра и первыми входами двух элементов И, выходы которых соединены с входами сложения и вычитания счетчика, второй вход первого элемента И, входы установки регистра и счетчика соединены с выходами распределителя Ж тактовых импульсов, выходы регистра и счетчика соединены с входами первого и второго преобразователей кода в напряжение соответственно, введен сумматор и элемент ИЛИ,через который выходы 55 старших и младших разрядов распределителя тактовых импульсов соединены с вторым входом второго элемента И, а выходы регистра и счетчика соединены свходами сумматора.На чертеже приведена структурнаяэлектрическая схема устройства.Устройство содержит блок 1 сравнения, шину 2 источника измеряемого сигнала, блок 3 суммирования напряжений,преобразователи 4 и 5 кода в напряже -ние, регистр 6, элементы И 7, счетчик8, распределитель 9 тактовых импульсов,элемент ИЛИ 10 и сумматор.11.Устройство работает следующим образом,При одинаковой допустимой скоростиизменения сигнала во всех кроме тактовопределения младших разрядов кода) тактах уравновешивания +и К 1;где Ю,масштаб преобразования напряжения, веса разрядов кода Я 4 и 91 в тактахуравновешивания 1, и 1 для учета возможного изменения сигнала должны удовлетворять соотношениюДля К 1 равном 1, и разрядности устройства щ, равном 10, веса разрядов кода по тактам уравновешивания состав ляют 514, 258, 130, 66, 34, 18, 10, 6, 6, 4, 3, 2, 1, Веса разрядов (кроме двух младших) кода по сравнению с весами разрядов традиционных устройств преобразования поразрядного уравновешивания увеличены на велинину 2 К 1, Уравновешивающие напряжения формируются соответственно этим весам разрядов кода. Чтобы учесть возможное уменьшение сигнала, шкала уравновешивающих напряжений в каждом такте уравновешивания смешается на величину И 10 К квантов напряжения младшего разряда кода.В устройстве уравновешивающее напряжение Ор 1 по тактам уравновешивания 1 изменяется по выражению1"4 п.1-4 О . =Ю .фХ 2 +И 1 К ,Е 2 Х- ) = Ч 1 3 О 1) 9,) =1 л=1 ф Первая сумма в этом выражении описывает работу традиционного преобразователя напряжения в код поразрядного уравновешивания, вторая сумма учитывает необходимое увеличение веса разряда кода и смешение шкалы уравновешивающих напряжений. Младшие разряды кода участовуют в работе устройства ,. роза в состаз 10255/85 Тираж 991 ВНИИПИ Государствен по делам изобретен 113035, Л 1 осква, Ж 35, Подписноеого комитета СССРй и открытий ская наб., д. 1/5 Филиал Г 1 ПП "Патент", г, Ужгород, ул. Прсн кт:,.;. элемента И, входы установки регистра исчетчика соединены с выходами распределителя тактовых импульсов, выходы регистра и счетчика соединены с входами первого и второго преобразователей зкода в напряжение соответственно, о тл и ча ю ш и й с я тем, что, с цельюповышения быстродействия при сохранениизаданной динамической погрешности, в него введен сумматор и элемент ИЛИ, через который выходы старших и младших разрядов распределителя тактовых импульсов соединены с вторым входом второгоэлемента И, а выходы регистра и счетчика соединены с входами сумматора.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРМо 293297, кл. Н 03 К 13/17, 1971,2. Островерхов В, В. Динамическиепогрешности аналого-цифровых преобразователей. 1975, с. 52 (прототип).

Смотреть

Заявка

2881311, 13.02.1980

ПЕНЗЕНСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ

ВАШКЕВИЧ НИКОЛАЙ ПЕТРОВИЧ, ПАНКОВ ЛЕОНИД НИКОЛАЕВИЧ

МПК / Метки

МПК: H03K 13/17

Метки: код

Опубликовано: 23.11.1981

Код ссылки

<a href="https://patents.su/4-884126-preobrazovatel-napryazheniya-v-kod.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь напряжения в код</a>

Похожие патенты