Номер патента: 828420

Авторы: Куодис, Мицкис

ZIP архив

Текст

и 828420 ОПИСАНИЕ ИЗОБРЕТЕНИЯ СОНЗЗ СОВЕтСИИХ Соииалистичесних Республик(45) Дата опубликования описания 07,05.81(51) М КлзН 03 К 2300 Государстеенный комитет по делам изобретений и открытий(54) ПЕРЕСЧЕТНОЕ УСТРОЙСТВО 1Изобретение относится к цифровой вычислительной технике и может быть использовано в цифровых измерительных устройствах различного назначения с визуальной индикацией результатов измерения, например, для измерения случайных импульсов.Известно пересчетное устройство с предварительной установкой времени счета, содержащее делитель частоты для выдачи сигнала времени счета, счетчики импульсов, дешифратор, мультиплсксер, цакатиивающий счетчик, схемы И и две схемы совпадения для управления счетом 1 Ц.Недостатком такого устройства следует считать сложность управления счетом, что снижает надежность работы счетчика, а также отсутствие схемы сравнения по величине амплитуды и частоты повторения входных импульсов, из-за чего снижается точность счета, например, для случайных сигналов,Пер есчетное устройство, содержащее усилитель, компараторы верхнего и нижнего уровней, генератор времени счета, буферный элемент, счетчик импульсов, дешифратор и индикатор, вход которого соединен с выходом дешифратора, вход которого соединен с выходом счетчика импульсов, вход которого соединен с выходом генератора 2времени счета. Вход устройства соединен через усилитель с первыми входами компараторов верхнего и нижнего уровней, вторые входы которых соединены с выходами 5 источника опорного напряжения 121.Недостатком этого устройства являетсяотносительно низкая точность счета.Целью изобретения является повышениеточности счета.10 Поставленная цель достигается тем, чтов пересчетцое устройство, содержащее усилитель, компараторы верхнего и нижнего уровней, генератор времени счета, буферный элемент, счетчик импульсов, дешифра тор и индикатор, вход которого соединен свыходом дешифратора, вход которого соединен с выходом счетчика импульсов, вход которого соединец с выходом генератора времени счета, вход устройства соединен 2 О через усилитель с первыми входами компараторов верхнего и нижнего уровней, вторые входы которых соединены с выходами источника опорного напряжения, введены триггер и логический узел, входы которого 25 соединены с выходами компараторов верхнего и нижнего уровней, выход логического узла соединен с первым входом буферного элемента, выход и второй вход которого соединены соответственно с вторым входом 36 счетчика импульсов и выходом триггера, 8284203первый и второй входы которого соединены со вспомогательным выходом генератора времени счета и через контакты кнопки - с дополнительным выходом источника опорного напряжения.Логический узел содержит семь элементов И - НЕ, первый и второй инверторы и цечетцое число вспомогательных инверторов, вход каждого из которых соединен с выходом предыдущего вспомогательного инвертора соединен с выходом первого ининвертора, вход первого вспомогательного инвертора соединен с выходом первого ицвертора и первым входом первого элемента И - НЕ, выход которого через второй ицвертор соединен с первыми входами второго и третьего элементов И - НЕ, выход второго элемента И - НЕ соединен с вторым входом третьего элемента И - НЕ, выход которого соединен с первым входом четвертого элемента И - НЕ, выход которого соединен с первым входом пятого элемента И - НЕ, выход которого соединен с выходом логического узла и вторым входом четвертого элемента И - НЕ; второй вход пятого элемента И - НЕ соединен с выходом второго элемента И - НЕ; второй вход, которого соединен с выходом последнего вспомогательного инвертора и первым входом шестого элемента И - НЕ, выход которого соединен с вторым входом первого и первым входом седьмого элементов И - НЕ; выход седьмого элемента И - НЕ соединен с вторым входом шестого элемента И - 1-1 Е, а вход первого инвертора и второй вход седьмого элемента И - НЕ соединены с входами логического узла. Структурная схема пересчетного устройства показана ца фиг. 1; на фиг. 2 - структурная схема логического узла.Пересчетное устройство содержит усилитель 1, компараторы верхнего 2 и нижнего 3 уровней, генератор времени счета 4, буферный элемент 5, счетчик импульсов 6, триггер 7, логический узел 8, дешифратор 9 и индикатор 10, вход которого соединен с выходом дешифратора 9. Вход дешифратора соединен с выходом счетчика импульсов 6, вход которого соединен с выходом генератора времени счета 4. Вход 11 устройства соединен через усилитель 2 с первыми входами компараторов верхнего 2 и нижнего 3 уровней, вторые входы которых соединены с выходами источника опорного напряжения 12. Входы логического узла 8 соединены с выходами компараторов верхнего 2 и нижнего 3 уровней, выход логического узла соединен с первым входом буферного элемента 5, выход и второй вход которого соединены соответственно с вторым входом счетчика импульсов 6 и выходом триггера 7, первый и второй входы которого соединены соответственно с вспомогательным выходом генератора времени счета 4 через контакты 5 10 15 20 зо 35 40 45 50 55 5 О 55 кнопки с дополнительным выходом источника опорного напряжения 12.Логический узел содержит семь элементов И - НЕ 13 - 19, первый 20 и второй 21 инверторы и нечетное число вспомогательных инверторов 22, вход каждого из которых соединен с выходом предыдущего вспомогательного ипвертора, вход первого вспомогательного инвертора соединен с выходом ицвертора 20 и первым входом элемента И - НЕ 13, выход которого через цнвертор 22 соединен с первыми входами второго 14 и третьего 15 элементов И - ЧЕ, выход элемента И - НЕ 14 соединен с вторым входом элемента И - НЕ 15, выход которого соединен с первым входом элемента И - НЕ 16. Выход элемента И - НЕ 16 соединен с первым входом пятого элемента И - НЕ 17, выход которого соединен с выходом логического узла и вторым входом четвертого элемента И - НЕ 16, Второй вход элемента И - НЕ 17 соединен с выходом элемента И - НЕ 14, второй вход которого соединен с выходом последнего вспомогательного инвертора 22 и первым входом элемента И - НЕ 18, выход которого соединен с вторым входом элемента И - НЕ 13 и первым входом элемента И - НЕ 19. Выход элемента И - 1-1 Е 19 соединен с вторым входом элемента И - НЕ 18, а вход инвертора 20 и второй вход элемента И - НЕ 19 соединены с входами логического узла.Пересчетное устройство работает следу 1 ощпм образом.Совокупность случайных измерительных сигналов поступает на вход 11 усилителя 1, на выходе которого получаем линейно усилецные по амплитудам импульсы. Зти им. пульсы поступают на параллельные входы компараторов верхнего 2 и нижнего 3 уровней. На другие входы компараторов 2 и 3 подключены опорные напряжения от источника 12, чтобы на выходе компаратора 2 получить ограничение входного измерительного импульса по верхнему уровьцо, а ца выходе компаратора 3 получить ограничение входного измерительного импульса по нижнему уровню, причем верхний и нижний уровни определяют исходя из требуемого динамического диапазона измерения случайных рабочих амплитуд путем подбора опорных напряжений источника 12.Таким образом, сформированные случайные импульсы уже одинаковой амплитуды поступают на входы логического узла 8, Возможны три разновидности сочетаний импульсов, поступающих на компараторы: 1) работает лишь нижний уровень, когда рабочие импульсы по амплитуде ниже потолка верхнего уровня; в этом случае получаем импульсы счета, и они проходят через логический узел 8.2) работают оба компаратора, так как амплитуда импульсов больше потолка верхнего уровня; в этом случае импульсы на выхо50 де компараторов ложные и цс подлежат счету, поэтому посредством логического узла 8 они снимаются со счета,3) амплитуды случайных импульсов цижс потолка компаратора нижнего уровня; в этом случае на выходах компараторов сигналы отсутствуют, и счета це происходит.Таким образом, на выходе логического узла 8 получают считываемый импульс той же последовательности, что и на входе 11 пересчетного устройства, цо постоянной амплитуды и удобный для счета; он поступает ца один из входов буферного элемента 5, который одновременно служит формирователем импульсов счета необходимой полярности и управляющим устройством для счетчика б.Управляощце импульсы ца другой вход буферного элемента 5 приходят с выхода триггера 7, работа которого сицхроцизируется генератором времени счета 4 и источником опорного напряжения 12 через контакты кнопки,Напряжение прекращения счета поступает с выхода генератора времени счета 4 па вход счетчика б. В этой последователцости управляющих сипалов триггер 7 служит для поддержания открытого состоя. ция буферного элемента 5 для считывасмы; импульсов, поступающих с вьхода логического узла 8; триггер 7 управляет каналом прохождения всей совокупности случайных импульсов, который благодаря двойному управлению счетчика 6 практически считывает все импульсы, подлежащие считыванию.Кнопкой одновременно осуществляотся сброс и начало работы трцггсра 7. Фор мула изобретения 1. Пересчетнос устройство, содержацее усилитель, компараторы верхнего ц нижнего уровцей, генератор времени счета, буферный элемент, счетчик импульсов, дешифратор и индикатор, вход которого соединен с выходом дешифратора, вход которого сосдинец с выходом счетчика импульсов, вход которого соединен с выходом генератора времени счета, вход устройства соединен через усилитель с первыми входами компараторов верхнего и нижнего уровней, вторые входы которых соединены с выходами источника опорного напряжения, о т л ц ч аю щ е е с я тем, что, с целью повышения точ 5 о 25 зо 3 40 45 ности счета, в него введены триггер и логический узел, входы которого соединены с выходами компараторов верхнего и нижнего уровней, выход логического узла соединен с первым входом буферного элемента, выход и второй вход которого соединены соответственно с вторым входом счетчика импульсов и выходом триггера, первый и второй входы которого соединены соответственно с вспомогательным выходом генератора времени счета и через контакты кнопки - с дополнительным выходом источника опорного напряжения,2. Устройство по п. 1, отл цча ющесстем, что,огцческци узел содержит семь элементов И - НЕ, первый и второй инверторы и нечетное число вспомогательных инверторов, вход каждого из которых соединен с выходом предыдущего вспомогательного цнвертора, вход первого вспомогательного инвертора соединен с выходом первого цнвертора ц первым входом первого элемента И - 1-1 Е, выход которого через второй цнвертор соединен с первыми входами второго и третьего элементов И - НЕ, выход второго элемента 1 Л - 1-1 Е сосдинец с вторым входом третьего элемента И - НЕ, выход которого соединен с первым входом четвертого элемента 11 - НЕ, выход которого соединен с первым входом пятого элемента И - НЕ, выход которого соединен с выходом логического узла и вторым входом четвертого элемента И - НЕ, второй вход пятого элемента И - НЕ соединен с выходом второго элемента И - НЕ, второй вход которого соединен с выходом последнего вспомогательного инвертора ц первым входом шестого элемента И - НЕ, выход которого соединен с вторым входом первого и первым входом седьмого элементов И - НЕ, выход седьмого элемента И - НЕ соединен с вторым входом шестого элемента И - НЕ, а вход первого инвертора ц второй вход седьмого элемента И - НЕ соединены с входами логического узла. Источники информации,принятые во внимание при экспертизе1. Патент ФРГ М 2314570, кл. Н 03 К21/ОО, 1974. 2. Патент США Мо 3930142, кл. 235/92,1975 (прототип).828420 игоста вптсл ь О. Скворцовсхред И. Заболотиова Корректор 3, Тарасов сдактор Б, Федотов 1 каз 3399 1 одписиск Загорская типография Упрполиграфизлатп Мособлисполкогпа Изд. М. 372 Тио В 1.111 ИПИ Гол дарственного когаитсчпо делала изобретений и открыт 113035, Москва, Ж.35, аушская иао гк 988 СССР1

Смотреть

Заявка

2775728, 04.06.1979

ПРОЕКТНО-КОНСТРУКТОРСКОЕ БЮРО "ПУНТУКАС"

КУОДИС ВИТАУТАС-ЛЮДВИКАС КАЗИО, МИЦКИС АЛЬГИМАНТАС-ЮОЗАПАС ЮОЗОВИЧ

МПК / Метки

МПК: H03K 23/00

Метки: пересчетное

Опубликовано: 07.05.1981

Код ссылки

<a href="https://patents.su/4-828420-pereschetnoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Пересчетное устройство</a>

Похожие патенты