Устройство для контроля дешифратора

Номер патента: 811262

Авторы: Андрущенко, Бекеша, Глушков, Петренко, Сахно, Фролов

ZIP архив

Текст

О П И С А Н И Е (11)ВИ 262ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Республик(51) М. Кл. 6 Г 11//О с присоединением заяв дарствеииыи комитет1) Заявитель 54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДЕШИФРАТ Изобретениеавтоматики, телной техники идля непрерывноработы различи к устройств и вычислите ь использов ля и коррек ешифраторов относится емеханики может быт го контро ых типов д К недостаткам известно следует отнести отсутствие зультатов дешифрирования, ходе контролируемого деш буждается одна, но не треб также схемную избыточност щуюся в необходимости пос специальных блоков контрол о устройства коррекции рекогда на вы ифратора возуемая шина, а ь, заключаютроения двух30(72) Авторы изобретения А, Г. Андрущенк Известно устройство для контроля дешифратора 1, содержащее дублирующий дешифратор, группу схем йечетности по количеству выходов контролируемого и дуб лирующего дешифраторов, элементы ИЛИ, И. Недостатком устройства является отсутствие коррекции результатов дешифрирования при отказах (сбоях) контролируемого дешифратора, 1Наиболее близким по технической сущности к изобретению является устройство для контроля дешифратора 2, содержащее дублирующий дешифратор, два блока элементов ИЛИ, два блока элементов И, два 2 блока контроля, триггер и элемент И./В. И, Глушков, С. И;:Петренко,Н, Н. фролов Целью изобретения является повышение корректирующей способности и упрощение устройства.Эта цель достигается тем, что устройство для контроля дешифратора, содержащее блок контроля, дублирующий дешифратор, два блока элементов И, блок элементов ИЛИ, причем группа входов дублирующего дешифратора является группой входов устройства, выход дублирующего дешифратора соединен с информационным входом первого блока элементов И, выход которого соединен с первым входом блока элементов ИЛИ и первым входом блока контроля, выход второго блока элементов И соединен со вторым входом блока элементов ИЛИ, выход которого является информационным выходом устройства, содержит также третий блок элементов И, а блок контроля содержит элементы И, НЕ, ИЛИ, ИЛИ - НЕ, исключающее ИЛИ - НЕ. Выход первого элемента ИЛИ соединен с первым входом элемента И, с разрешающим входом третьего блока элементов И и через элемент НЕ - с управляющим входом первого блока элементов И. Выход элемента исключающее ИЛИ - НЕ соединен с первым входом второго элемента ИЛИ, выход которого является выходом сбоя устройства, Выход элемента ИЛИ - НЕ соединен совторым входом элемента И и запрещающим входом третьего блока элементов И,выход которого соединен с третьим входомблока элементов ИЛИ, Выход дублирующего дешифратора соединен с управляющим входом второго блока элементов 1:1,информационным входом третьего блокаэлементов И и входом третьего элементаИЛИ, выход которого соединен с третьимвходом элемента И. Выход элемента И соединен со вторым входом второго элсмептаИЛИ, третий вход которого является первым входом олока контроля. Информациончый вход второго блока элементов И, входпервого элемента ИЛИ и вход элементаисключающее ИЛИ - НЕ соединены с выходом контролируемого дешифратора. Выход второго блока элементов И соединенсо входом элемента ИЛИ - НЕ,1-1 а фиг, 1 приведена функциональнаясхема устройства для контроля дешифратора; на фпг. 2 - пример выполнения блокаконтроля.Устройство для контроля дешифраторасодержит блок 1 контроля, блок 2 элементов И, блок 3 элементов ИЛИ, блок 4 элементов И, дублирующий дешифратор 5,блок 6 элементов И.Блок 1 контроля состоит из элементовНЕ 7, элемента ИЛИ - НЕ 8, элементов9, 10, 11, элемента И 12 и элемента исключающее ИЛИ - НЕ 13.Устройство работает следующим образом,В общем случае к отказам дешифраторов можно отнести следующие: а) возбуждается одна, но не требуемая выходная шина; б) пе возбуждается ни одна выходнаяшина; в) вместе с требуемой выходной шиной возбуждается одна или несколько нетребуемых.Устройство выявляет все эти отказы, сигнализируя о неправильной работе контролируемого дешифратора, подключенного квходу устройства (на чертеже пе показан),а также производит коррекцию его работыпри всех видах отказов. Причем вероятность правильной коррекции в случаях аи б равна 0,5.При отсутствии отказов в контролируемом и дублирующем 5 дешифраторах возбудятся одни и те же требуемые шины, сигналы с которых попарно совпадут в блоке2 элементов И, с выхода которого сигналс требуемой шины контролируемого дешифратора поступит на выход блока 3 элементов ИЛИ. При этом блок 6 элементов Изакрыт по запрещающим входам, а блок 4элементов И закрыт по управляющим входам сигналом логического нуля на выходах элементов ИЛИ - НЕ 8 и НЕ 7 соответственно,Предположим теперь, что при подаче навходы контролируемого и дублирующего 5дешифраторов поступает определенная кодовая комбинация. При этом на выходе 1 О 15 20 25 30 35 40 45 50 55 60 65 контролируемого дешифратор а возбуждается одна, по не требуемая шина (случай а). В этом случае сигналы па гыходе блока 2 элементов И будут отсутствовать, так как на его входах не совпадут сигналы с выходов контролируемого и дублирующего дешифраторов. При этом на входах элемента И 12 блока 1 контроля появится сигнал логическоЙ единицы, который через элемент ИЛИ 10 пройдет па выход блока контроля, фиксируя появление отказа (сбоя) в контролируемом дешифраторе.На выходах элементов ИЛИ 9 и ИЛИ - НЕ 8, соединенных соответственно с разрешающим и запрещающим входами блока 6 элементов И, появится сигнал логической единицы, открывающий блок 6 элементов И, на выходе которого появится скоррсктированпый результат дешифрации, гоступающий через блок 3 элементов ИЛИ па информационный выход устройства,Если имеют место отказы контролируемого дешифратора, проявляющиеся в том, гго на его выходах не возбуждается ни одна из требуемых шин (случай б), то на выходе элемента НЕ 7 блока 1 контроля появится сигнал логической единицы, открывающий ио управляющим входам блок 4 элементов И, который в этом случае осуществляет коррекцию результата дешифрации, поступающего на выход устройства через блок 3 элементов ИЛИ. Кроме того, сигнал с выхода блока 4 элементов И поступает на вход элемента ИЛИ 10 и далее а выход блока 1 контроля, фиксируя неисправную работу контролируемого дешифратора,В случае отказов контролируемого дешифратора, приводящих к возбуждению требуемой и нетреоуемой шин на его выходах (случай в), сигнал логической единицы с выхода элемента исключающее ИЛИ - НЕ 13 через элемент ИЛИ 10 поступит на выход блока 1 контроля, фиксируя неисправную работу контролируемого дешифратора, При этом блок 4 элементов И закрыт по управляющим входам сигналом с выхода элемента НЕ 7 блока 1 контроля, а блок 6 элементов И - по запрещающему входу сигналом с выхода элемента ИЛИ - НЕ 8 блока 1 контроля, Сигналы с выходов контролируемого и дублирующего дешифраторов попарно совпадут на входах блока 2 элементов И, с выхода которого скорректированный результат дешифрации пройдет на выход блока 3 элементов ИЛИ,Технико-экономический эффект изобретения заключается в том, что повышена надежность выполнения задач, решаемых сложными системами, расширены функциональные возможности устройства за счет повышения его корректирующей способности. Кроме того, сокращение ооорудования в предлагаемом устройстве позволяет по811262 Выход высить его надежность, а также снизитьстоимость его изготовления. Формула изобретения Устройство для контроля дешифратора, содержащее блок контроля, дублирующий дешифратор, два блока элементов И, блок элементов ИЛИ, причем группа входов дублирующего дешифратора является группой 10 входов устройства, выходы дублирующего дешифратора соединены с информационными входами первого блока элементов И, выходы которого соединены с первым входом блока элементов ИЛИ и первым вхо дом блока контроля, выходы второго блока элементов И соединены со вторыми входами блока элементов ИЛИ, выходы которого являются информационными выходами устройства, отличающееся тем, что, 20 с целью повышения корректирующей способности и упрощения устройства, оно содержит третий блок элементов И, а блок контроля содержит элементы И, НЕ, ИЛИ, ИЛИ - НЕ, исключающее ИЛИ - НЕ, прп чем в блоке контроля выход первого элемента ИЛИ соединен с первым входом элемента И, с разрешающим входом третьего блока элементов И и через элемент НЕ с управляющим входом первого блока. эле ментов И, выход элемента исключающее ИЛИ - НЕ соединен с первым входом второго элемента ИЛИ, выход которого является выходом сбоя устройства, выход элемента ИЛИ - НЕ соединен со вторым входом элемента И и запрещающим входом третьего блока элементов И, выход которого соединен с третьим входом блока элементов ИЛИ, выходы дублирующего дешифратора соединены с управляющими входами второго блока элементов И, информационными входами третьего блока элементов И и входами третьего элемента ИЛИ, выход которого соединен с третьим входом элемента И, выход элемента И соединен со вторым входом второго элемента ИЛИ, третий вход которого является первым входом блока контроля, информационные входы второго блока элементов И, входы первого элемента ИЛИ и входы элемента исключающее ИЛИ - НЕ соединены с выходами контролируемого дешифратора, выходы второго блока элементов И соединены со входами элемента ИЛИ - НЕ. Источники информации,принятые во внимание при экспертизе1. Ф, Саллерс. Методы обнаружения ошибок в работе ЭЦВМ. М., Мир, 1972, с. 22 б - 233.2. Авторское свидетельство СССР М 38 б 397, кл. 6 Об Г 11/00, 1973 (прототип).811262 Редактор Л. Утехина Заказ 750/8 Изд, Юо 187 Тираж 749 ПодписноеНПО Поиск Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская набд. 45 Типография, вр. Сапунова, 2 Составитель 3, Моисеенко Техред Т. Трушкина Корректор А. Степанова и Р Беркович

Смотреть

Заявка

2739553, 21.03.1979

ПРЕДПРИЯТИЕ ПЯ М-5156

АНДРУЩЕНКО АНАТОЛИЙ ГРИГОРЬЕВИЧ, БЕКЕША МАРЬЯН МИХАЙЛОВИЧ, ГЛУШКОВ ВАЛЕРИЙ ИВАНОВИЧ, ПЕТРЕНКО СТАНИСЛАВ ИВАНОВИЧ, САХНО АНАТОЛИЙ ИВАНОВИЧ, ФРОЛОВ НИКОЛАЙ НИКИТОВИЧ

МПК / Метки

МПК: G06F 11/28

Метки: дешифратора

Опубликовано: 07.03.1981

Код ссылки

<a href="https://patents.su/4-811262-ustrojjstvo-dlya-kontrolya-deshifratora.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля дешифратора</a>

Похожие патенты