Умножитель частоты следования импульсов

Номер патента: 687578

Авторы: Брусницын, Глухов, Захарова

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Республик(51)М. Кл. Н 03 К 5/156 Государственны И комитет СССР по делам изобретений и откр ыти ИИзобретение относится к импульсной техникеИзвестен умножитель частоты следования импульсов, содержащий формирователь, пересчетное устройство, ключ, элементы И, ИЛИ, управляемую линию задержки, реверсивный счетчик, генераторы стробов (1).Недостатком этого умножителя является недостаточный коэффициент умножения.Наиболее близким по технической сущности к предлагаемому является умножитель частоты, содержащий логический элемент ИЛИ, один вход которого соединен с входом первого генератора стробимпульсов, входной шиной и первым входом трехвходового логического элемента И, второй вход которого соединен с выходом второго генератора стробимпульсов, а выход подключен к первому входу реверсив-, ного счетчика, второй вход которого соединен с выходом второго трехвходового логического элемента И, первый вход которого подключен к выходу первого генератора стробимпульсов, второй вход соединен с входом второго генератора стробимпульсов и выходом двухпозиционного ключа, вхо. ды управления которого соединены свыходами пересчетного блока, информационный вход соединен с выходомформирователя импульсов и выходнойшиной, а второй выход подключен квходу пересчетного блока и второмувходу логического элемента ИЛИ, выход которого подключен к входу управляемой линии задержки, входы управления которой подключены к выходам реверсивного счетчика 21.Однако такой умножитель недостаточно точен.Целью изобретения является повышение точности,Это достигается тем, что в умножитель частоты следования импульсов,содержащий логический элемент ИЛИ,один вход которого соединен с входом первого генератора стробимпульсов, входной шиной и первым входомтрехвходового логического элементаИ, второй вход которого соединен свыходом второго генератора стробимпульсов, а выход подключен к первому входу реверсивного счетчика, второй вхоц которого соединен с выходом второго трехвходового логического элемента И, первый вход котоЗО рого подключен к выходу первого ге 687578нератора стробимпульсон, второйвход соединен с входом второго. генератора стробимпульсов и выходомдвухпозиционного ключа, входы упранления которого соединены с выходамипересчетного блока, информационныйвход соединен с выходом Формирователя импульсов и выходной шиной, авторой выход подключен к входу пересчетного блока и второму входу логического элемента ИЛИ, выход которого одключен к входу управляемойлинии задержки, входы управления которой подключены к выходам реверсивного счетчика, введены два триггера,два днухвходовых логических элемента И, дополнительный управляемыйэлемент задержки, два диода, конденсатор и два дополнительных генератора стробимпульсов, выходы которыхподключены к третьим входам трехвходовых логических элементов И, входкаждого соединен с входом соответствующего основного генератора стробимпульсов и одним из входов одноготриггера, вторые входы которых соединены с выходом первого из упомянутых генераторон стробимпульсов, причем входы триггеров первые - соответственно, а вторые - перекрестно соединены с входами двухнходовых логических элементов И, выход одного изкоторых через диод, а выход второгочерез последовательно включенные инвертор и второй диод соединены сконденсатором и входом управления дополнительного элемента задержки,включенного между выходом управляемой линии задержки и входом Формирователя импульсов.1На чертеже приведена структурнаяэлектрическая схема предлагаемогоумножителя,Умножитель. содержит логическийэлемент ИЛИ 1 управляемую линию 2задержки, дополнительный управляемыйэлемент З.задержки, Формирователь 4импульсов, двухпозиционный ключ 5,пересчетный блок б, ренерсинныйсчетчик 7, трехвходовый логическийэлемент И 8, генераторы 9 и 10стробимпульсов, трехвходоный логический элемент И 11, дополнительныегенераторы 12 и 13 стробимпульсов,триггеры 14 и 15, двухвходовые логические элементы И 16, 17, инвертор 18, диоды 19, 20 и конденсатор 21.Входной сигнал подан на входнуюшину 22. Выходной сигнал снимается свыхода 23,Принцип работы умножителя частотыследования импульсов заключается нследующем,На вход подается перный подлежащий умножению импульс и через логический элемент ИЛИ 1, предназначенный для логического суммирования 5 10 15 20 25 ЗО 35 40 45 5 О 55 6 О 65 входных импульсов умножаемой частоты и импульсов обратной связи, поступающих с Формирователя 4 импульсон через днухпозиционный ключ 5,он поступает на вход управляемойлинии 2 задержки. Одновременно этотимпульс поступает на вход логического элемента И 11, первый вход триггера 15 и запускает основной и дополнительный генераторы 9 и 12 стробон, которые выдают: основной - разрешение, а дополнительный - запрет на логический элемент И 8, причем сигнал запрета значительно короче сигнала разрешения и равен произведению величины дискрета управляемой линии 2 задержки на коэффициент умножения.Через промежуток времени, соответствующий периоду выходных импульсов, импульс с выхода формирователя 4 импульсов поступает на импульсный вход днухпозиционного ключа 5При нулевом положении пересчетного блока б, предназначенного для подсчета импульсов на выходе Формирователя 4 импульсов и коммутации этих импульсов с помощью двухпозиционного ключа 5, днухпозиционный ключ находится н таком положении, при котором импульсы с выхода формирователя 4 импульсов поступают на вход пересчетного блока б и один из нхоцон логического элемента ИЛИ 1, а с его выхода - на вход управляемой линии 2 задержки и т.д. 11 икл работы умно- жителя частоты следования импульсов будет повторяться до тех пор, пока на вход пересчетного блока б не поступит число импульсов, численно равное коэффициенту умножения. В этот момент пересчетный блок б устанавливает двухпозиционный ключ 5 в положение, при котором импульс с выхода пересчетного блока через ключ поступит на цепи сброса пере- счетного блока б (для обнуления последнего), первый вход триггера 14, на вход логического элемента И 8 и на запуск основного и дополнительного генераторов 10 и 13 стробимпульсов при этом основной генератор 10 стробимпульсов выдает разрешение, а дополнительный генератор 13 запрет, причем сигнал запрета значительно короче сигнала разрешенияЕсли сумма периодов ныходных импульсов меньше периода умножаемых импульсов, то выходной умножаеьый импульс поступает на логический элемент И 11 но время дейстния строба разрешения, вырабатываемого основным генератором 10 стробимпульсов и, если в это время закончилось действие дополнительного строба, вырабатываемого дополнительным генератором 13 стробимпульсон, импульс сле 5 687578дует на нход сложения реверсивного счетчика 7 и увеличивает записанный в нем код на единицу,Реверсивный счетчик 7 предназначен для хранения кода, определяющего 10 15 25 30 35 40 45 управляемой линии 2 задержки на коэффициент умножения, в последнем периоце.Грубо Процесс установления требуемого периода следования импульсов умноженной частоты осуществляется дискретно с точностью дискрета управляемой линии 2 задержки. Точное значение периода следования импульсов умноженной частоты осуществляется следующим образом.Если сумма периодов выходных импульсов меньше периода умножаемых импульсов, то импульс с выхода двух- позиционного ключа 5 перебрасывает Формула изобретения Умножитель частоты следования импульсов, содержащий логический элемент ИЛИ, один вход которого соединен с входом первого генератора стробимпульсов, входной шиной и .первым входом трехвходового логического элемента И, второй вход которого соединен с выходом второго генератора стробимпульсов, а выход подключен к первому входу реверсивного счетчика, второй вход которого соединен с выходом второго трехнходового логического элемента И, первый вход которого подключен к выходу первого генератора стробимпульсон, второй вход соединен с входом вто 5055 60 триггер 14 в положение, при котором на выходе элемента И 17 образуетсяотрицательный потенциал, так кактриггер 15 находится н положении,при котором на второй вход логического элемента И 17 подается также отрицательный потенциал, Отрицательный потенциал существует в течениеинтервала времени между импульсом,поступающим на триггер 14, и импульсом, поступающим на триггер 15, За это время происходит заряд конденса рого генератора стробимпульсон и высочетания последовательного включения отводов упранляемой линии 2 задержки. Увеличение кода, хранящегося в реверсивном счетчике 7, на единицу приводит к увеличению времени задержки и периода следования выходных импульсов.Если сумма периодов следования выходных импульсов больше периода умножаемых импульсов, то очередной входной умножаемый импульс поступит на запуск основного и дополнительного генераторов 9 и 12 стробимпульсов раньше, чем импульс с выхода двухпозиционного ключа 5 ча один из входов логического элемента И 8.Также как и н предыдущем случае, на ьыхбде логического элемента И 8 появится импульс при условии наличия на его входах разрешающего потенциала и отсутствия запрещающего. С выхода логического элемента И 8 импульс поступает на вход вычитания реверсивного счетчика 7 и уменьшает значение кода на единицу, что приводит к уменьшению времени задержки и уменьшению периода следования входных импульсов.При отсутствии импульсов на выходах логических элементов И 8, 11 код в реверсивном счетчике 7 не обновляется. Это свидетельствует о том, что умножение осуществляется в соответствии с заданным коэффициентом умножения, но с ошибкой, не более произведения величины дискрета тора 21 через диод 20, напряжение на конденсаторе 21 увеличивается и увеличивает время задержки элемента 3 задержки, что приводит к увеличению периода следования. Умножаемых импульсов до тех пор, пока сумма периодов умноженных импульсов не сравнивается с периодом умноженных импульсов.Если же сумма периодов выходных импульсов больше периода умножаемых импульсов, то входной импульс. перебросит триггер 15 в положение, при котором на логический элемент И 16 будет подан отрицательный потенциал, и так как триггер 14 находится еще в положении, при котором на второй вход логического элемента И 16 также подается отрицательный потенциал, на его выходе будет иметь место отрицательный потенциал н течение интервала времени между импульсом, поступившим на триггер 15, и импульсом поступившим на триггер 14. Отрицательный потенциал с выхода логического элемента И 16 преобразуется в положительный посредством инвертора 18 и конденсатор 21 начинает разряжаться через диод 19.Уменьшение напряжения на конденсаторе 21 приводит к уменьшению величины задержки элемента 3 задержки до тех пор, пока сумма периодон умноженных импульсов не сравнивается с периодом умноженных импульсовВ установившемся режиме напряжение на конденсаторе 21 поддерживается на необходимом уровне за счет частичных зарядов и разрядов в области появления импульсов с выходов логических элементов И 6, 17.В промежутках между импульсами конденсатор 21 практически изолирован и сохраняет неизменным напряжение, что создает условия формирования одинаковых периодов ныходных импульсов.Тираж 1060 Подписное ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж( РаУшскаЯ наб д, 4/5Заказ 5744/52 филиал ППП Патент, гУжгород, ул. Проектная, 4 ходом двухпозиционного ключа, входы управления которого соединены с выходами пересчетного блока, информационный вход соединен с выходом фор.мирователя импульсов и выходной шиной, а второй выход подключен к входу пересчетного блока и второму входу логического элемента ИЛИ( выход которого подключен к входу управляемой линии задержки, входы управления которой подключены к выходам реверсив р ного счетчика,о т л и ч а ю щ и й с я тем, что, с целью повышения точнос ти, в него введены два триггера, два двухвходовых логических элемента И, дополнительный Управляемый элемент задержки, два диода, конденсатор и два дополнительных генератора. стробимпульсов, выходы которых подключены к третьим входам трехвходовых логических элементов И, вход каждого соединен с входом соответствующего генератора стробимпульсов и одним из входов одноготриггера, вторые входы которых соединены с выходом первого из упомянутых генераторов стробимпульсов(причем выходы триггеров первые - соответственно( а вторые - перекрестносоединены с входами двухвходовых логических элементов И, выход одногоиз которых через диод, а выход второго через последовательно включенный инвертор и второй диод соединены с конденсатором и входом управления дополнительного элемента задержки, включенного между выходом управляемой линии задержки и входом Формирователя импульсов. Источники инФормации,принятые во внимание при экспертизе 1. Авторское свидетельство В 499673, кл. Н 03 К 23/00, 10.02.72,2. Заявка Японии М 43-52538,кл, 98(5) В 5( 26.07.68 (прототип),

Смотреть

Заявка

2508466, 11.07.1977

ПРЕДПРИЯТИЕ ПЯ Г-4152

БРУСНИЦЫН ВИКТОР МАРКОВИЧ, ГЛУХОВ ВИКТОР НИКОЛАЕВИЧ, ЗАХАРОВА ГАЛИНА АЛЕКСЕЕВНА

МПК / Метки

МПК: H03K 5/156

Метки: импульсов, следования, умножитель, частоты

Опубликовано: 25.09.1979

Код ссылки

<a href="https://patents.su/4-687578-umnozhitel-chastoty-sledovaniya-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Умножитель частоты следования импульсов</a>

Похожие патенты