Устройство для защиты памяти

ZIP архив

Текст

твсесбюзнлл Союз Советских Социалистицескмх Республик, свид-ву Кл.11 С 29 2441309/18 о присоединением заявки 1 осудврстоонный комктот Совото Мекотров ССС оо делам кэобротоняй н открмтнйОпубликовано 15,08 8 бюллетень МЗ 46) Дата опубликования описания 10,07,7 Б, А. Горбачев, В. П, Бутюр Ю. В. Двоеглвзов, Л. Я, 5 ь 72) Авторы изобретени брагимов,С, Коробков ин, Н.Б,ченко и Л цециальное проектно-конструкторское томатизации нефтедобычи и нефтехимфНефтехимпрокавтоматика ро средствСПКБ(7 ) Заявитель 54) Устройство ИЛЯ ЗАШИТЫ ПДМЯт Изобретение относится к запоминаюшим устройствам и может быть использовано в различных системах обработ ки данных, которые критичны к потерям информации в эвпоминаюших устройствах при возмущениях в питаюшей сети. В частности изобретение может быть использовано для зашиты полупроводниковых блоков памяти от сбоев при выходе из строя одного из источников питания или при возмущениях в сети переменного тока.Известно устройство для зашиты памяти, предназначенное для полного резервирования одного питающего напряжения 1. Однако его невозможно применять для зашиты памяти при нескольких питающих напряжениях, в применение для каждого питающего напряжения отдельного устройства связано с большими аппаратур- ными и энергетическими затратами.Наиболее близким техническим решением к данному изобретению является устройство для звциты памяти, содержащее основные источйики питания, резервный источник питания, подключенный к одному из выходов устройства ключ и элемент И 21,Это устройство имеет следующие недостатки; нет возможности в качестве резервного источника напряжения использовать импульсный источник (это увеличивает энергетические затраты); зв счетгистерезисной характеристики реле отклю о чение от нагрузки и подключение к нагрузке основного источника питания происходит при разных уровнях напряжения(это снижает надежность зашиты памяти);не обеспечивается также надежная зашита 1 памяти ввиду того, что отключение основного источника питания и подключениерезервного источника происходит в однои то же время и нет возможности осушест- вить предварительную блокировку шины щ фобрвщениеф. Указанные недостатки снижают быстродействие и не обеспечиваютнеобходимой надежности устройства.).1 елью изобретения является повышение быстродействия и надежности устрой ства.Поставленная цель достигается тем,что устройство содержит пороговый блок,блоки суммирования напряжений и блокконтроая фазы переменного напряжения,входы которого подключены к одним извходов устройства, а выход к управпяющему входу ключа и первому входу эле.мента .И; второй вход которого соединенс шиной обращение,входы блоков суммирования напряжений подключены к выходам основных источников питания, выходы через ключ и непосредственно - кпервому и второму входам пороговогоблока соответственно, третий вход которого соединен с выходом элемента И,;а выход порогового блока соединен сдругим выходом устройства, входы резервного источника питания подключены соответственно к выходам блоков суммирования напряжений.На чертеже изображена схема предла- гогаемого устройства,Устройство содержит основные источники отрицательного питания 1-1 - 1 -Ии положительного питания 2-1-2-М,блокисуммирования отрицательны 3 и положительных 4 напряжений, блок 5 контрапя фазы переменного напряжения, элемент И 6, кшоч, выполненный в видерене 7, с нормально разомкнутым контактом 8, батарею 9 и мупьтивибратор 10, 30образующие резервный источник. питания11, пороговый блок 12. Блок 12 содержит транзистор 13 стабилитрон 14, ре-зистор 15, транзйстор 16, резисторы 1720.Устройства имеет выходы 21,22,23-1-23-Й,241-24-М, 25 и входы 26-28.К выходам устройства подкшочен накопитель 29,Входы блока 5 подключены ко входам26 и 28 устройства, а выход - к обмотке 40иепе 7 и первому входуэлементаЙ,второй вход которого соединен с шинойобращение 27, явпяющейся одним извходов устройства. Входы блоков 3 и 4подключены к выходам основных источников 5питания 1-1-1- К и 2-1-2-М, а выходычерез контакты 8 реле 7 и непосредственно - к первому и второму входам блока12 соответственно, третий вход которого соединен с выходом эпемента И 6,а выход блока 12 соединен с выходом25 устройства.Входы резервного источника питания11 подкпючены соответственно к выходамбпоков 3 и 4 55Устройство работает следующим образом.При нормальной работе устройстваосновные источники питания питают накопитепь 29., реле 7 включено, нормально разомкнутые контакты 8 его замкнуты и на пороговый блок 12 с блоков 3 и 4 поступают результирующие напряжения. С помощью резисторов 19, 20 и стабипитрона 14 задается такой режим транзистора 13, чтобы при нормальных напряжениях основных источников питания транзистор 13 был открыт. Следовательно, транзистор 16 также открыт, и через подготовленный элемент И 6 и транзиотор 16 сигнап управления обращением со входа 27 поступает на накопитель 29. Резервный источник питанияфвыключен, поскольку при выполнении условия Е батареи( Ясуммарное положит/Ф/ +/суммарное отриц/ мупьтивибратор 1 заторможен и генерация импульсов не возникает.При неисправности любого иэ основных источников питания транзистор 13 закрывается, закрывается транзистор 16 и тем самым, блокируется прохождение сигналов управления обращением к накопитешо со входа 27. Одновременно включается резервный источник питания 11 и с выхода 22 на шину аварийнога питания накопителя;29 поступают импульсы напряжения с частотой следов ния, определяемой параметрами мультивибратора 10.Режим рабаты мультивибратора 10 задается таким образом, чтобы его срабатывание происходило при более низких напряжениях, чем напряжение включения порогового бпока 12. Тогда при неисправности шобого из основных источников питания сначала блокируется обращение к накопитешо 29, а потом включается аварийное импульсное питание, что повышает надежность устройства.На чертеже изображено подключение резервного источника питания накопителя с отри- нательным напряжением. В случае необходимости наличия аварийного источника с положительным напряжением необходимо произвести переплюсовку батареи 9 точек. подУкшочения батареи и мультивибратара 10 к блокам суммирования 3 и 4 и изменить полярности транзисторов мультивибратора 10 на обратные. В случае, если полярности напряжения резервного источника (выход 22) и напряжения накопителя выход 21) совпадают, необходимо выбрать соответствующие полярности батареи 9 и транзисторов мультивибратора, а также напряжение батареи, исходя из условияПри возмущениях в сети переменноготока (например провалах сетевого напряжения) блок 5 запрешает прохождениесигналов управпения обращением со входа 27 к накопитепю 29 через эпементИ 6 и откпючает реле 7. Откпючение 5реле 7 приводит к запиранию транзисторов 13 и 16, и выход 25 оказывается подкпюченным к выходу 21 черезнизкоомный резистор 15. Одновременновключается резервный импульсный источ Оиик питания 11 и работа устройства проМсходит анапогично вышеизложенномукак при неисправности одного ипи нескопьких основных источников),При повторном появлении фазы сетево 15го напряжения отключается резервныйисточник питания, включаются основныеисточники питания и срабатывает реле 7.Напряжения с бпоков суммирования 3 и 4подаются на вход порогового бпока 12, 2 Ооткрывается транзистор 16 и еигнапыуправления проходят на выход 25. Поскопьку репе является инерционным эпементом,то вначале подкпючаются основные источники питания, а затем включается обра 25шение к накопителю.Описанное устройство дпя зашиты памяти при наружных питающих память напряжениях позвопяет сохранять накопленную (записанную) в памяти информацию30с меньшими энергетическими затратамии более высокой надежностью, чем известные устройства. Формула изобретенияУстройство дпя зашиты памяти, содержашее основные источники питания, резервный источник питания, подключенный к одному из выходов устройства, ключ и элемент И, о т и и ч а ю щ е ес я тем, что, с целью повышения бысто- действия и надежности устройства, оно содержит пороговый блох, блоки суммирования напряжений и блок контроля фазы переменного напряжения, входы которого подключены к одним иэ входов устройства, а выход - к управпяюшему входу ключа и первому входу элемент И, второй вход которого соединен с шиной фобрашение, входы блоков суммирования напряжений подключены к выходам основных источников питания, а выходы через ключ и непосредственно - к первому и второму входам порогового блока соответственно, третий вход которого соединен с выходом элемента И, а выход порогового блока соединен с другим выходом устройства, входы резервного источника питания подключены соответственно к выходам блоков суммирования напряжений,Источники информации, принятые во внимание при экспертизе: 1. Авторское свидетепьство445036,кл. 611 С 29/00, 1972, 2. Авторское свидетепьство402988,кп. Я 11 С 29/00, 1972.даков Корре СоставитТехред С Редактор Н. Камеи С. Ямало 717 Подписноемитета Совета Министроветений и открытий-35, Раушская наб д. 4 451 ИИПИ 47 Тираж Государственного к по делам иэоб 13035, Москва, Ж С Филиал ППП Патент, г, Ужгород, уп. Проектная,

Смотреть

Заявка

2441309, 05.01.1977

СПЕЦИАЛЬНОЕ ПРОЕКТНО-КОНСТРУКТОРСКОЕ БЮРО СРЕДСТВ АВТОМАТИЗАЦИИ НЕФТЕДОБЫЧИ И НЕФТЕХИМИИ

ГОРБАЧЕВ БОРИС АЛЕКСАНДРОВИЧ, БУТОРИН ВАЛЕРИЙ ПАВЛОВИЧ, ИБРАГИМОВ НИЯЗ БОРИЕВИЧ, ДВОЕГЛАЗОВ ЮРИЙ ВИКТОРОВИЧ, ДЫЧЕНКО ЛЕОНИД ЯКОВЛЕВИЧ, КОРОБКОВ ЛЕВ СЕМЕНОВИЧ

МПК / Метки

МПК: G11C 29/00

Метки: защиты, памяти

Опубликовано: 15.08.1978

Код ссылки

<a href="https://patents.su/4-619967-ustrojjstvo-dlya-zashhity-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для защиты памяти</a>

Похожие патенты