Устройство для обнаружения сигналов

Номер патента: 604415

Авторы: Васильев, Комиссаров

ZIP архив

Текст

ОП ИСАЙ ИЕ 6044 БИЗОБРЕТЕН ИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Ссцнапистнческих Респебпик) Ъ 1 К ч з01 7/30 исоединением заявк Государственньа комитет СССР по попам изобретений и открытий(54) УСТРОЙ 1 ОБНАРУЖЕНИЯ СИГНАЛО Изобретение относится к,радиотехнике, в частности к техняке выделения некогерентных сигналов .на фоне нестационарных помех.Известно устройство для обнаружения сигналов, содержащее аналого-цифровой преобразователь, выход которого соединен с входом У последовательно включенных многоразрядных, регистров сдвигакаждый из которых содвржит К отводов, синхронизатор, первый и второй выходы которого соединены соответственно с входами управленияя аналого-цифрового преобразователя и каждого из У мноюораз 1 рядных регистров сдвига, и блок принятия решения Ц.Однако это устройство обладает нестабильностью уровня ложных тревог.Целью изобретения является увеличение стабилыноспи уровня ложных тревог.Для этого в устройство для обнаружения сивналов, содержащее аналого;цифровой преобразователь, выход которого соединен с,входом У иоследователыно включенных многоразрядных .регистров сдвига, каждый из,которых содержит К отводов, синхронизатор, аервый и втооой выходы которого соединены соответственно с входами управления аналого-цифрового преобразователя и каждого из У многоразрядных Регистров сдвига, л блок (принятия реше,ния, введены М логических блоков и два сумматора, при этом одноименные отводы и выходы каждого из У многоразрядных регистров сдвига соединены с соответствующими,входами каждого из М логических блоков, выходы одного из,которых соединены с входами первого сумматора, а выходы всех остальных логических блоков, а также отводы первого многоразрядного региспра сдвига соединены с соответствующими входами второго сумматора, а выходы сумматоров соединены с входами блока принятия, решенияпричем,каждый из логических блоков содержит У - 1 логических элементов, при этом иервые входы каждого из У - 1 логических элементов и второй вход У - 1 логического элемента являются соответствующими входами логического блока, выход каждого из У - 1 логических элементов является соответствующим выходом логического блока, а вторые и первые входы каждого из У - 1 логических элементов, кроме иервого, соединены между собой. Кроме того, каждый из логических элементов логического блока выполнен в виде последовательно соединенных блока .вычитания и ключа, второй вход которого соедииен с вторым выходом блока вычитания, лервый и второй входы которого являюгся соответственно первым и вторым входом50 55 60 65 лагичесюго элемента, а выход ключа является, выходам логического элемента.На фиг. 1 приведена структурная схема предложенного устройства; на фиг. 2 - функциональная электрическая схема логического элемента.Устройсвво для обнаружения сигнала содержит аналого-цифровой;преобразова. тель 1, выход которого соединен с входом 1 Ч последовательно включенных многоразрядных регистров 2 сдвига, каждый из котарых содержит К отводав, синхронизатор 3, первый и второй выходы которого соединены соответственно с входами управления аналого-,цифрового преобразователя 1 и каждого из У многоразрядных регистров 2 сдвига, и блок 4 принятия решения, М логических блоков 5 и два сумматора 6 и 7, при этом одноименные отводы и выходы каждаго из У иногоразрядных регистров 2 сдвига соединены с соответствующими входами каждого из М логических блоков 5, выходы одного,из которых соединены с входами первого сумматора 6, а выходы всех остальных логических блоков 5, а также отводы первого многоразрядного регистра 2 сдвига соединены с соответствующими,входами, второго сумматора 7. Выходы сумматоров,6 и 7 соединены с входами блока 4 принятия:решения, Каждый из логических блоков 5 содержит У - 1 логических элементов 8, приэтом,первые входы каждого из М - 1 логических элементов 8 и второй вход Л - 1 логического элемента 8 являются соответствующими входами логического блока 5, Выход, каждого из У - 1 логических элементов 8 является соответствующим выходом логического блока 5, а вторые и .первые входы каждого из У - 1 логических элементов 8, кроме первого, соединены между собой. Каждый из логических элементов 8 логическою блока 5 выполнен в виде последовательно соединенных блока 9 вычитания и ключа 10, второй вход которого соединен с вторым выходом блока 9 вычитания. Первый и второй входы блока 9 являются соответственно первым,и вторым входом логического элемента 8, а выход ключа 10 является, выходом логического элемента 8,Устройство, работает следующим образом.Видеосигналы с выхода приемника радиолокационной станции (РЛС),поступают ,на аналого-цифровой преобразователь 1, где,осуществляется временная дискретизация,н квантование сигналов на и уровней. Квантованные сигналы поступают на многоразрядные,регистры 2 сдвига. Синхронизатор 3, запускаемый синхроимпульсами РЛС, обеспечивает синхронную, работу аналога-цифрового 1 преобразавателя 1, управляет движением сигналов,в многоразрядных,регистрах 2 сдвига. Скорость движения сигналов определаетея часжтой квантов 5 10 15 20 25 Зо 35 40 45 дальности, а от одного мнагоразрядното,регистра 2 сдвига,к другому - частотой повто 1 рения импульсов РЛС. Число, разрядов каждого канала многоразрядного регистра 2 сдвига равно яислу квантов дальности, а число каналов равно числу уровней квантования многоразрядного регистра 2 сдвига. Анализ поступающих на многоразрядные ,регистры 2 сдвига сипналов осуществляется с помощью логичвсиих элементов 8. При этом,квантованные сигналы анализируются адновременно в дискретах по дальности для двух соседних периодов повторения пакета импульсов длиною У. Число анализируемых дискретов по дальности п определяется пер)иодом,нестационарности помехи и зависит от параметров РЛС (в данном случае п=3; 0=4).Логический элемент работает следующим образом.Если на вход лагического элемента 8 поступают сигналы Х, и Х, из двух соседних периодов повторения, то на,выходе, будет ,разность Х, - Х, при Х,)Х, и,нуль при Х,(Х,. Далее сигнал с лопического элемента 8 поступает в сумматоры 6 или 7, таким образом в сумматорах 6,и 7 суммируются только, положительные приращения, процесса в области, предполагаемого сигнала (сумматор 6) и в области помехи (су,мматор 7). Для принятия решения о наличии цели используется сумма положительных приращений в области сигнала, нормированная к сумме положительных приращений в области помехи. Использование дополиительной информащии, содержащейся в положительных приращениях отсчетов в области помехи, позволяет обеспечить хорошую устойчи 1 вость ложной тревоги рассматриваемопо обнаружителя при изменении коррелящгии помех от моря.Предложенное устройство для обнаружения сигнала обладает хорошей устойчивостью ложной тревоги при изменении корреляц 1 ионных свойств поыехи. При изменении в пределах 0 - 09 величина ложной тревоги изменяется всего на,порядок. Формула изобретения1. Устройство для обнаружения сигналов, содержащее аналого-цифровой преобразователь, выход которого соединен с,вхо дом последовательно, включенных многоразрядных регистров сдвига, каждый из которых содержит .К отводов, синхронизатор, первый и второй выходы которого соединены соответственно с входами управления аналого-цифрового преобразователя .и каждого из У,многоразрядных регистров сдвига, и блок принятия,решения, о тл и ч а ющ е е с я тем, что, с щелью увеличения стабильности уровня ложных тревог, введены М логических блоков и два сумматора, при этом одноименные отводы и выходы каж:дого из У,многоразрядных регистров сдви. га соединены с соответствующими,входами .каждого из М логических блоков, выходы :одного из которых соединены с входами перного сумматора, а выходы всех остальных логических блоков, а также отводы первого многоразрядного репистра сдвига соединены с соответствующими входами второго сумматора, а выходы сумматора соединены с входами блока принятия реыения,2. Устройство по п, 1, отл ич а ю щ е ес я тем, что каждый из логических блоков содержит У - 1 лопических элементов, при этом первые,входы, каждого из У - 1 логичесиих элементов и второй, вход У - 1 логического элемента являются соответствую.щими входами логического блока, выход каждого из У - 1 логических элементов является соответствующим, выходом логического блока, а вторые и первые входы каждого из Л - 1 логических элементов, кроме первого, соединены между собой.3. Устройство по,п, 1, отл.ич а ю щеес я тем, что каждый из логических элементов логическото блока выаолнен в виде последовательно соединенных блока,вычитания и ключа, второй вход которого соеди:нен с вторым выходом блока вычитания, первый и второй входы которого являются соответственно первым и вторым входом логического элемента, а выход ключа является выходом логического элемента. Источник ниформации, принятый во внимание прои экапертизе:1, Патент Великобритании1216406 НКИ Н 4 Р, опублик. 02.02.71,едактор Т. Морозова Техред И. Заболотновааказ 27/32 Изд. М 106 Тираж 718ННО Поиск Государственкогв кемитета СССР по делам изобретен 113%5, Москва, Ж, Раушская набд. 4 Д"Тия, Харыг. фил. пред, Патепт ктор С. ФПодни сное открытий

Смотреть

Заявка

2402728, 01.09.1976

ПРЕДПРИЯТИЕ ПЯ Г-4488

ВАСИЛЬЕВ К. К, КОМИССАРОВ Г. Ф

МПК / Метки

МПК: G01S 7/30

Метки: обнаружения, сигналов

Опубликовано: 07.01.1982

Код ссылки

<a href="https://patents.su/4-604415-ustrojjstvo-dlya-obnaruzheniya-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для обнаружения сигналов</a>

Похожие патенты