Триггер с неразрушаемой памятью

Номер патента: 445976

Авторы: Батарин, Николаев, Пищулин

ZIP архив

Текст

(22) Заявлено 05.04.73 (21) 1903402/26-9 с присоединением заявки РЙ Государственный комитет Совета Министров СССР по делам изобретенийи открытий(54) ТРИГГЕР С НЕРАЗРУШАЕМОИ ПАИЯТЬЮ пульса считывания и с одним из входовтретьей схемы совпадения, второй вход которой соедне с выходом усилителя феррпттранзисторной ячейки, а выход - с едннич 5 ным выходом статического триггера.Вход формирователя импульса считываниясосдинен с выходом формирователя импульса установки исходного состояния и входомстатического триггера,10 11 а фиг, 1 приведена электрическая схемаавтоматической подачи команд исходного состояния триггера и перезаписи информации состатического триггсра на ячейку памяти иобратно при подаче и снятии питающего на 15 пряжснпя; на фиг, 2 - электрическаятриггера с одной ячейкой памяти,Статический триггер 1 (фиг. 1) подсоединен к шинам питающего напряжения Еь причем его выходы 2, 3 подсоединены ко входам20 4, 5 двух схем 1 Л - НЕ соответственно, вторые входы которых 8, 9 соединены с выходом транзисторного ключа 10 (фиг. 2) устройства перезаписи, причем его база подсоединена к делителю, состоящему из фотоднода25 оптрона 11 и резистора 12 с сопротивлениемЙз, таким образом, что анод фотодиода оптрона 11 соединен с минусом формирователянапряжения питания 13, а катод - с базойтранзистора 10 и через резистор 12- - с плюЗО сом питания Е,. Светодиод оптрона 11 соедиИзобретение относится,к вычислительной технике и автоматике.Известен триггер с неразрушаемой памятью, содержащий статический триггер, ячейку памяти, устройство перезаписи и формирователь напряжения питания.Предлагаемый триггер отличается от известного тем, что с целью повышения быстродействия в него дополнительно введены формирователь импульса считывания, формирователь импульса установки исходного состояния, три схемы совпадения. Ячейка памяти выполнена на феррит-транзисторной ячейке, а устройство перезаписи содержит оптрон, резистор, два усилителя, КС-цепочку,и два ключа, причем к каждому выходу статического триггера подсоединен вход одной из двух схем совпадения, вторые входы, которых соединены с выходом, ключа устройства перезаписи, его вход соединен со средней точкой делителя, образованного резистором и фото- диодом оптрона, светодиод оптрона подсоединен ко входу формирователя напряжения питания; к выходу каждой схемы совпадения подсоединена через ЯС-цепочку и усилитель обмотка феррит-транзисторной ячейки, причем одна, началом, другая - концом, а третья обмотка включена в нагрузочную цепь другого ключа устройства перезаписи, вход которого соединен с выходом формирователя имПрсдчст и з ор с т е и и я 60 б нен анодом с плносом первичного:итапия Ег, а катод через рсзпстор 14 с хпесом Е;,. Вь - ходы схем И - НЕ 6 и 7 через цепочку, состоящую из кондснстора 15 и резистора 16, и цспо псу, состэягцую пз конденсатор 17 и резистора 18, подсоединены к базам транзисторов 19 и 20, причем их коллекторы через резисторы 21, 22 подсо дппены к обмоткам 23 и 24 ячейки па.;ят; 25 соответстзсшо, так что конец обмотки 21 подсоединен к коллскгору транзистора 20 чсрсз резистор 22,и- чало обмотки 23 подключено чс,сз рсзис гор 21 к ранаСтор 19, д; г 1 с соппы Оомогок соединены с плюсом Ео формирователя папря жения питания 13, Начало обмотки 26 ячейки памяти 25 подключено через резистор 27 ключа устройства перезаписи (фРг. 2) к ко 1,сстору транзистора 28 этого кло ш, база тра:1- зистора 28 через дифференцирующую цс:очку, состоящую пз конденсатора 29; резистора 30, подсосдинена к выходу форм:ровгеля импульса считывания 31 и через дРОд 32 - к одному из входов схемы И - 11 Г 33 (фиг. 1), второй вход которой соедпН с выходом 2 транзистора ячейки памяти, Выход схемы И - НЕ 33 связан с правь 1 м выходом статического триггера . Формировтель импульса с 1 Ртывания 31 соединен с катодом диода 34, анод которого через дифферепцирукнпую цепочку, состоящую из конденсатора 35 и резистора 36, соединен с выходом формирователя установки исходного состояния 37, вход которого подключен к плюсу конденсатора 38 пнтсгриру 1 ощей цепочки, состоящей пз конденсатора 38 и резистора 39,;ричем эта цепочка, формирователь устагпвки исходного состояния, формирователь ю 1 пульса считывания 31, ключ 10, обмотка 26 и выход.Ой транзистор ячейки памяти 25 включены па питание ЕьСхема триггера с неразрушаемой памятью работает следующим образом,Так как применение статических триггеров в приборах обычно связано с использованием формирователя напряжения питания, состоящего из стабилизатора, преобразователя, выгрямителя и выходных 1 сС-фильтров, который с О зд а е т 1 а зн ы е н О м и н а, ы н а пр я ж с н и Й и и т- нпя триггеров, то прп подаче питания па входные клеммы формирователя напряжение па нагрузке досг:иггет номинального зпачепРПЯ с задержкой в несколько миллисекунд. а при снятии питания наприкение на,нагрузке снижается до величины, при которой схема:Сресгает функционировать нормально, за десятки миллисекунд. Таким образом, при запитке формирователя напряжения питания 13 оптрон 11 обеспечивает закрытое состояние транзистора 10 устройства перезаписи, и с его коллектора па входы схем И - НЕ 6 и 7 поступает запрспкп. Потснцл. П 1 срсз 0,1 - 0,2 сек после подачи пигап:я:па формирователь напряжения питания 13 шпсгриругощая цспочка 38, 39 заряжается. и срабатывает форпгроватсль установки исходного сн 1 О 1 20 20 30 40 4; ;1 ЪЭ стояния 37. 1-1 а сго выходе после цепочки 35, 36 появляется положигельпьш импульс, которыи через диод 40 постуает в цепь установк;. Нуля статического триггера 1. Одновремсппо с этим через д 1 од 31 запускается форм:ровтель импульса считывания 31, по истечении 0,1 - 0,2 сск н базу транзистора 28 ключа устройства и.резаписп приходит о- кыв 10 щип Ргмльс, и коллскто 1 пыи ток это го трапзпсто; протекает через обмотку 26 фсрриг-транзисторной ячейки 25. Одновременно этот им:ульс поступает на один пз двух входов схемы И - НЕ 33, В зависимости от тогсч в каком состоянии находилась ячейка 25, на выходе се появляется или отсутствует импульс. Если импульс есть. он поступает затсч на другой вход схемы И - НЕ 33. В этом сусс, если па обоих входах схемы И - НЕ 33 однсврсмепно присутствуютПульсы, млое со:ротивлепие открытых псрсходов входящих и пее транзисторов шунтируст на время действия импульсов выход пра. вого плеча стТРческого триггера 1, благодая 1 е." Оп сстанавиваетс 1 в по,Ожение, Обратное и 1 холному. Прп отсутствп: выходного сигнала с ячейки памяти 25 схема совпаде:1 пя И НЕ 33 закрыта и не шунтируст гравого плеча триггера 1, который при этом остасгся и состоянии, установленном импльсом устасовки нуля. Таким образом, в точности гопрозводРТся логическая информация, записа:шая до вьключения напряжения питания. Все устройство перезаписи и ячейка памяти нс среключаются во время работы статического триггера 1, а работаот только в момент герезапис: Ипформации.При снятии питания со входных клемм фор.1 Р 1 рователя на:рякения питания 13 светодиод оТтрсна 11 гаснет и течение 0,2 - 0,3 мксек, а номинальное напряжение питания на выходе формирозателя поддерживается за счет разряда емкостей сглажива 1 ощего фильгра еще в тегенис нескольких десятков миллисекунд. В течение этого времени транзистор 10 закрывае;ся, и па его выходе образуется разрешающий потенциал. Оп попадает на соответствующие входы 8, 9 схем И - НЕ о и 7, па вторые входы которых 4, 5 гоступает папряжсппс с правого и левого плеч триггера 1. В этой схеме И - НЕ, па входе которой совпадают разрешающие потенциалы, изменяется выходной потспц:ал, которьй, дифферснцируясь на цспичкх 15, 16 или 17, 18, пэоходпт через транз 1:стор 19 нлп 20 : .ерсводит ячейку памяти 25 в состояние +.Б,. или - - В. Трпг:ер с нс 1 азрушасмой пас Рью. Содеркащпй статчсскпЙ т 1 нггср, 1:1 ейк, памяти, устройство перезаписи и формпровате:гь напряжения питания, о т. и ч а ю щ и й с я тем,пелыо повышспия Оыстродсйствия, в пего ополнпел; но введены аор:провтел445976 9 сжано 3 квуаля Ьет Йод импульса считывания, формирователь импульса установки исходного состояния, три схемы совпадения, ячейка памяти выполнена на феррит-транзисторной ячейке, а устройство перезаписи содержит оптрон, резистор, два усилителя, КС-цепочку и два ключа, причем к каждому выходу статического триггера подсоединен вход одной из двух схем совпадения, вторые входы которых соединены с выходом ключа устройства перезаписи, при этом его вход соединен со средней точкой делителя, образованного резистором и фотодиодом оптропа, светодиод оптрона подсоединен ко входу формирователя напряжения питания, к выходу каждой схемы совпадения подсоединена через КС-иапо я и усилитель обмотка феррит-транзисторо ясЙки, прием одн началом, другая - концом, а третья обмотка включена в нагрзочюо цепь другого ключа устройства перезаписи, вход которого соединен с выходом формирователя и.пульса счптьВан 5 и Одним из входов тасте схс.1 совпадения, второй вход которой сосдпнсп с выходом усилителя феррит-транзисторной 10 ячейки, а выход - с единичным вьходом сгатического триггера, при этом вход формирователя импульса считывания соединен с выходом формирователя импульса установки исходного состояния и входом статического 15 триггера.445976 иа 1--- Успк ноЮка нул Состаннсель А, Кузне Техред В, Рыбако федотов е; актор Тираж 811Совета Министрооткрытийя наб., д.415 Изд.547Государственногопо делам изобМосква, Ж,одписное афия, пр Сапунова, 2 Ти Заказ 125713ЦИИИПИ омитет етений Раушск Корректор О. Тю

Смотреть

Заявка

1903402, 05.04.1973

ПРЕДПРИЯТИЕ ПЯ В-2572

БАТАРИН ВАЛЕНТИН АЛЕКСАНДРОВИЧ, НИКОЛАЕВ ВАЛЕНТИН АЛЕКСАНДРОВИЧ, ПИЩУЛИН ВЛАДИМИР АЛЕКСЕЕВИЧ

МПК / Метки

МПК: H03K 28/6

Метки: неразрушаемой, памятью, триггер

Опубликовано: 05.10.1974

Код ссылки

<a href="https://patents.su/4-445976-trigger-s-nerazrushaemojj-pamyatyu.html" target="_blank" rel="follow" title="База патентов СССР">Триггер с неразрушаемой памятью</a>

Похожие патенты