Многоканальный преобразователь параллельного двоично-п ичного кода

Номер патента: 387360

Автор: Дащенко

ZIP архив

Текст

,ою евеФ,-,ейтеФ- 46тибра 387360 О П ИОФАН И Е ИЗОБРЕТЕН ИЯ Союз СоветскихСоциалистическихРеспублик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Зависимое от авт, свидетельстваМ Кл б 06 5/04 Заявлено 26,И.1971 ( 1648362/18-24)с присоединением заявкиПриоритетОпубликовано 21.Л.1973. Бюллетень27Дата опубликования описания З.Х 11.1973 Государственныи комите Совета Министров ССС по долам изобретений и открытий, Дащенк аявитель МНОГОКАНАЛЬНЪй ПРЕОБРАЗОВАТЕЛЬ ПАРАЛЛЕЛЬНОГО ДВОИЧНО-и.-ИЧНОГО КОД В ЧИСЛО-ИМПУЛЬ.СНЫЙ КОДадов уставок (заве ито - цепрошито ца Изобретенне относится к области автоматики и вычислительной техники и предназначенодля одновременного преобразования нескольких параллельных двоично-и-ичных кодов (например, двоично-десятичных) в соответствуюшие им число-импульсные коды.Известен многоканальный преобразовательпараллельного двоичного кода в число-импульсный код, содержащий счетчик, регистр,динамическую вентильную цепочку, запоминающее устройство, элементы ИЛИ и задержки, управляющие триггеры- и вентили,схему сборки. Принцип преобразования основат на выработке кодов уставок для двоичного кода так, что сумма устатки (х;)тот и 15вес разряда в -ом такте преобразования(2 - ) созидают переполнение двоичного счетчи,ка.Для преобразования двоично-и-,ичных кодовпо известной схеме требуется преобразователь 20двоичпо-и-ичного кода в двоичный код,Предложеццое устройство отличается тем,что содеркит числовую линейку на ферритовыхсердечниках, шины зациси кодов уставок которой соединены с выходами соответствующих 25шин управления разрядами запоминающегоустройства, а вторичные обмотки ферритовыхсердечников числовой лицейски соединены совходами соответствующих разрядов двоичного счетчика. Это упрощает устройство за счет 30 цоключенпя промежуточного преобразователя двоично-и-ичного кода в двочиный код, уменьшения числа триггеров (вместо регистра используется счетчик) и использования только одного формирователя импульсов управления разрядами запоминающего устройства.На фиг. 1 изображена схема преобразователя; на фиг. 2 - временные днаграммы.Преобразователь содержит генератор импульсов 1, триггеры 2 и 3, вентили 4 - 7, двоичный счетчик 8, элемент задерики 9 элементы ИЛИ 10 и 11, счетчик циклов 12, элемент задержки 13, дешифратор 14, запомицающее устройство (ЗУ) размером (т)(в) на ячейках памяти 15 (например, на ферритовых элементах) для хранения з-разрядных двоично-и-ичных кодов, число которых равно т, с шинами считывания 1 б (число таких шцц равно т и соответствует числу одновременно преобразуемых двоично-и-ичных кодов) и с шинами 17 управления разрядами, схему сборки 18, трипгер 19 для распределения импульсов, числовую линейку 20 на ферритовых сердечниках с шипами 21 зациси кодов уставок и вторичными обмотками 22, триггер 23 и вентиль 24 для выработки сигнала останова, выходные триггеры 25 выходные вентили 26 и вход импульсов запуска 27.Так как шины записи кденные по прицципу прош45 50 55 Мой тактовпреобразования Вес преобразуемогоразряда Код числовой линейки1 2 4 8 1 о 20 40 80 П 11 П 1 П 11 ПППО ППП 100 пппооо ПП 1 ОПО ппопоо П,",.1 ОПООО и опоооо 60 65 3числовую линейщику) жестко связаны с шинами управления разрядами ЗУ (т. е. с шуринами управления считывания кодов), то появляется возможность записать любой код уставки, соответствующий весу данного разряда преообразуемого кода. Таким образом, реализуется любая зависимость кода устатки от номера такта преобразования. Преобразователь работает следующим образом.Каждый такт преобразования можно подразделить на два полутакта: исполнительный и подготовительный. Во время подготовительного полутакта элементы устройства устанаьливаются в исходное состояние, соответствующее следующему такту преобразования, Во время исполнительного полутакта происходит преобразование кодов. Работа начинается с нулевого такта, который состоит только из подготовительного полутакта. Импульс запуска (фиг. 2, б) по входу 27 устанавливает триггер 2 в состояние 1, Тогда очередной импульс от генератора 1 (фиг. 2, а) пройдет через вентиль 4 (фиг. 2,в), установит триггер 2 в состояние 0, триггер 3 - в состояние, при котором вентиль 5 про(пускает счетные импульсы от генератора 1, а счетчик 8 (фиг, 2,г), счетчик 12 (фиг. 2,д), триггер 19 (фиг. 2,е), триггеры 25 (фиг, 2, ж) и триггер 23 - в состояние 0. На этом подготовительный полу- такт нулевого такта преобразования заканчивается. Исполнительный полутакт первого такта преобразования (фиг. 2, з) начинается с импульса на выходе элемента задержки 13 (начальные импульсы полутактов преобразования на временной диаграмме размещены в окружностях). Рассматривается случай, когда в первых разрядах кодов управляющих сигналов имеется, по крайней мере, одна единица. Импульсный сигнал с выхода элемента задеряки возбудит ту шину 17 управления разрядами ЗУ, которая соответствует коду 0000 в счетчике 12, и соответствующую ей шину 21 числовой линейщики (фиг. 2,к), которая проходит внутри всех ферритовых сердечников. В результате в счетчике 8 будет установлен кад установки (х)тст=1111. По шинам считывания 1 б через схему сборки 18 (фиг. 2, л) на единичные входы выходных триггеров 25 (фиг. 2,и) поступят импульсы в тех каналах, код которых в первом разряде равен 1. Так как рассматривается случай, когда хотя бы в одном разряде имеется 1, то на выходе схемы сборки 18 появится сигнал, который установит триггер 19 в состояние 1, когда вентиль б будет открыт (фиг. 2,е), После прохождения одного импульса (фиг. 2, н) наступит переполнение счетчика 8 и на его выходе появится импульс (фиг. 2,г), с которого начинается подготовительный полутакт первого такта преобразования. Этот импульс может быть задержан на элементе задерики 9 на время, достаточное для устойчивого прохождения счетных 5 10 15 20 25 30 35 40 4импульсов через выходные вентили 2 б (фиг. 2,п), Импульс с выхода счетчика 8 используется для установки в исходное состояние выходных триггеров 25 (фиг. 2,ж), триггера 19 (фиг. 2,е) и записи 1 в счетчик 12 (фиг. 2, д).Рассмотрим работу преобразователя во втором такте преобразования для случаякогда ни в однам из считываемых,кодов нет 1 в данном разряде, При появлении импульса на выхаде элемента задерики 13 (фиг. 2,з) возбуждается вторая щина 17 управления разрядами ЗУ (в счетчике 12 - код 0001) и соответствующая ей шина 21 числовой линейки (фиг. 2, к), которая проходит внутри всех ферритовых сердечников, кроме сердечника младшего разряда, (в счетчвке 8 будет установлен,код уставки (хД,=11110). В этом случае на единичные входы триггеров 25 и триггера 19 сигналов не поступит. Очередной счетный импульс пройдет через вентиль 7 (фиг, 2, о) и элемент ИЛИ 10 и осуществит все аперации,падготовительного полутакта для третьего такта преобразования, включая и установку двоичного счетчика 8 в нулевое состояние, На фиг. 2 изображена временная диаграмма для третьего такта преобразования для разряда с весом 4. Работа преобразователя заканчивается подачей сигнала с последней шины 17 управления разрядами ЗУ на единичный вход триггера 23, тогда в последнем такте преобразования импульс с выхода счетчика 8 или вентиля 7 пройдет через вентиль 24 и установит триггер 3 в состояние, при котором вентиль 5 будет закрыт. Этот же импульс может использоваться для выдачи сигнала об окончании цикла преобразования. Преобразование колов может начи наться и со старшего разряда, В этом случае должна быть соответствующим образом согласована кодировка шин 21 числовой линейщики с шинами 17 управления разрядами ЗУ. С помощью предложенного преобразователя мажино организовать любую зависимость между номером такта преобразавания, весом преобразуемого разряда и кодом установки. Например, для преобразования двоично-десятичного кода в число-импульсный код, числовую линейщику (для двух декад) необходимо прошить в соответствии с данными, приведенными в таблице.387360 Фиг. 1 Предмет изобретения Многоканальный преобразователь параллельного двоично-и-цчцого кода в число импульсный код, содержащий генератор импульсов, выход которого соединен со входами первого и второго вентилей, выход первого ве тиля соединен с нулевыми входами первого и второго триггеров, с шиной сброса счетчика циклов, с нулевым входом третьего триггера и со входом первого элемента ИЛИ, выход первого триггера соединен со входом первого вентиля, выход второго триггеоа соединен со входом второго вентиля, выход второго вентиля соединен со входами третьего и четвертого вентилей, выход третьего вентиля соединен со входом двоичного счетчика и входами выходных вентилей, выход четвертого вентиля связан со входом второго элемента ИЛИ, другой вход которого через первый элемент задержки соединен с выходом двоичного счетчика, выход второго элемента ИЛИ соединен со входами счетчика циклов, первого элемента ИЛИ и пятого вентиля, выход перво. го элемента ИЛИ соединен с нулевым входом четвертого триггера, с шинами сброса двоичного счетчика и выходных триггеров, и через второй элемент задержки - с управляющим входом дешифратора, информационные входы когорого соединены со входамн счетчика циклов, а выходы соединены с шп нами управления разрядами запомпцающегоустройства, шины считывания которого соедицены через схему сборки, выполненную на ферритовом сердечнике, с едвничными входами соответствующих выходных триггеров, вы ходы которых соединены со входами соответствующих выходных вентилей, выход схемы сборки связан с единичным входом четвертого триггера, выход последнего разряда дешифратора соединен с единичным входом третьего 15 триггера, выход которого через пятый вентильсоединен с единичным входом второго триггера, выходы четвертого триггера соединены со входами третьего и четвертого вентилей, отгичаощийся тем, что, с целью упрощения уст ройства, оно содержит числовую линейку наферритовых сердечниках, щипцы занцси кодов уставок которой соединены с выходами соответствующих шин управления разрядами запоминающего устройства, а вторичные обмот ки ферритовых сердечников числовой лицейскисоединены со входами соответствующих разрядов двоичного счетчика.оставитель В. Игнат Техред Т. Курилко орректор Л Новожилова ПодписпоСР Изд.756 Тираж 647 Государственного комитета Совета Министров по делам изобретений и открытий Москва, Ж, Раушская наб., д. 4/5 пографня, пр. Сапунов

Смотреть

Заявка

1648362

И. П. Дащенко

МПК / Метки

МПК: H03M 7/46, H03M 9/00

Метки: двоично-п, ичного, кода, многоканальный, параллельного

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/4-387360-mnogokanalnyjj-preobrazovatel-parallelnogo-dvoichno-p-ichnogo-koda.html" target="_blank" rel="follow" title="База патентов СССР">Многоканальный преобразователь параллельного двоично-п ичного кода</a>

Похожие патенты