Делитель частоты следования импульсов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1702524
Автор: Ходаков
Текст
,Е,р ИДЕТЕЛ ВТОРСКО ВУ ратуре цифровой обработки ин в системах автоматического у контроля. Цель иэобретения - диапазона коэффициентов дел печивается путем введения в блока 6 сброса, снабжения пара следовательного счетного блок тельным входом сброса и о новых функциональных связей, устройство содержит блок 2 ср дов, запоминающее устройство тор 5 переполнений, входную шины 4 и 7, 3 3, и. ф-лы. 3 ил,СССР9,02,80.СССР21.12,83 ОВАН импульсной ано в аппаОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИПРИ ГКНТ СССР(57) Изобретение относитсятехнике и может быть исполь 2524 А 1 формации и правления и расширение ения - обесустройство ллельно-по- а 1 дополнибраэования Кроме того, авнения ко, анализа- и выходную10 15 30 35 40 45 50 55 Изобретение относится х импульсной технике и может быть использовано в аппа ратуре цифровой обработки информации и в системах автоматического управления и контроля.Цель изобретения - расширение диапазона коэффициентов деления.На фиг. 1 приведена электрическая функциональная схема предлагаемого делителя частоты; на фиг. 2 и 3 - временные диаграммы, поясняющие его работу,Делитель частоты следования импульсов содержит параллельно-последовательный счетный блок 1, первая группа информационных выходов которого соединена с первой группой информационных входов блока 2 сравнения кодов, а вторая группа информационных выходов - с адрес.ными входами запоминающего устройства 3, (й - 1) информационных выходов которого соединены с второй группой информационных входов блока 2 сравнения кодов, выход которого соединен с входом сброса параллельно-последовательного счетного блока 1, первый вход синхронизации которого соединен с входной шиной 4 и входом синхронизации блока 2 сравнения кодов, вход установки которого подключен к первому выходу переполнения параллельно-после; довательного счетного блока 1, второй выход переполнения которого подключен к информационному входу анализатора 5 переполнений. Делитель частоты содержит также блох 6 сброса, причем параллельно- последовательный счетный блок 1 снабжен дополнительным входом сброса, а М-й информационный выход запоминающего устройства 3 соединен с информационным входом блока 6 сброса, выход которого соединен с выходной шиной 7 и дополнительным входом сброса параллельно-последовательного счетного блока 1, вход установки - с выходом блока 2 сравнения, а вход синхронизации - с входной шиной 4, которая подключена к входу синхронизации анализатора 5 переполнений, вход установки которого соединен с выходом переполнения адресов параллельно-последовательного счетного блока 1, выход переполнения. - с вторым входом синхронизации параллельно-последовательного счетного блока 1,Блок 6 сброса содержит триггер 8, вход установки которого соединен с входом установки блока 6 сброса, а прямой выход - с первым входом элемента 9 совпадения, второй вход которого соединен с информационным входом блока 6 сброса, третий вход через элемент 10 задержки - с входом синхронизации блока 6 сброса а выход - с входом сброса триггера 8 и с выходом блока 6 сброса,Параллельно-последовательный счетный блок 1 содержит счетчик 11 адреса, выход переноса которого соединен с первым выходом переполнения параллельно-последовательного счетного блока 1, информационные выходы которого соединены с второй группой информационных выходов параллельно-последовательного счетного блока 1 и с адресными входами оперативного запоминающего устройства 12, информационные выходы которого соединены с первой группой информационных выходов параллельно-последовательного счетного блока 1 и с информационными входами счетчика 13 числа информационные выходы которого соединены с информационными входами оперативного запоминающего устройства 12, вход записи которого соединен с первым входом синхронизации параллельно-последовательного счетного блока 1, со счетным входом счетчика 11 адреса и с входом разрешения записи счетчика 13 числа, счетный вход, которого соединен с.вторым входом синхронизации параллельно-последовательного счетного блока 1, выход переноса -с вторым выходом переполнения параллельно-последовательного счетного блока 1, а вход сброса - с входом сброса параллельно-последовательного счетного блока 1, дополнительный вход сброса которого соединен с входом сброса счетчика 11 адреса,Анализатор 5 переполнений содержиттриггер 14, информационный вход котороо соединен с информационным входом анализатора 5 переполнений, элемент 15 совпадения, первый вход которого соединен с прямым выходом триггера 14, второй входс входом синхронизации анализатора 5 переполнений, а выход - с выходом анализатора 5 переполнений и с тактовым входом триггера 14,Блок 2 сравнения содержит триггеры 16и 17 и элемент 18 сравнения кодов.Делитель частоты работает следующимобразом.Под действием входных импульсов сшины 4 блок 1 формирует поочередно параллельные группы разрядов нэ выходах 19, характеризующих последовательные состояния блока 1. Группы разрядов сопровождаются их номерами на выходах 20. формирующих коды номера состояний на выходах 19. Сигнал 21 на выходе переполнения адресов (номеров) параллельных групп разрядов определяет момент появления младшей группы разрядов нэ выходах 19 и устанавливает в начальное состояние блок 2, который обеспечиваетсравнение кодов с разрядов 19 с кодами с разрядов 22, последовательно выбираемых по аналогичным адресам из блока 3 памяти коэффициента деления, т.е, происходит сравнение параллельно-последовательного кода 20 текущего времени и параллельно- последовательного кода 22 коэффициента деления с точностью до периода импульсов на входе 4, Равенство этих кодов вызывает появление на выходе 23 блока сравнения импульса длительностью, равной периоду импульсов на выходе 21, который, воздействуя на вход сброса счетчика 13 числа блока 1, переводит в начальное состояние (сбрасывает) блок 12 памяти блока 1. Задним фронтом импульса на выходе 23 взводится триггер 8 блока 6 и в следующем периоде перебора адресов на выходе 20 элементом 9 анализируются стробируемые импульсами с шины 4, последовательно выбираемые разряды кода уточнения коэффициента деления на выходе 24 и при появлении первой из выбранных "единиц" будет сброшен по выходному импульсу на шине 7 триггер 8 и установлен в начальное состояние счетчик 11 адреса блока 1, При этом период импульсов на шине 7. определяемый кодом коэффициента деления на выходах 22 с дискретностью периода импульсов переполнения на выходе 21, удлинится на время появления кода "1" на выходе 24, дискретность которого определяется периодом входных импульсов,Таким образом, коэффициент деления делителя может быть задан любым с точностью до единичного периода входной частоты,Изобретение обеспечивает расширение допустимого диапазона коэффициентов пересчета по сравнению с известным устройством при сохранении экономичности аппаратурного выполнения и возможности изменения коэффициента пересчета беэ изменения схемотехнической структуры, что позволяет получить экономический выигрыш за счет разработки и использования единого экономического унифицированного делителя вместо разработки и изготовления делителей с различной структурой для разных случаев их использования. Формула изобретения 1. Делитель частоты следования импульсов, содержащий параллельно-последовательный счетный блок, первая группа информационных выходов которого соединена с первой группой информационных входов блока сравнения кодов, вторая группа информационных выходов - с адресными входами запоминающего устройства, (и) 5 1 О 15 20 25 30 35 40 45 50 55 информационных, выходов которого соединены с второй группой информационных входов блока сравнения кодов, выход которого соединен с входом сброса параллельно-последовательного счетноо блока. первый входсинхронизации которого соединен с входной шиной и входом синхронизации блока сравнения кодов, вход установки которого подключен к первому выходу переполнения параллельно-последовательного счетного блока, второй выход переполнения которого подключен к информационному Входу анализатора переполнений, вход установки которого соединен с первым выходом переполнения параллельно-последовательного счетного блока, выход переполнения - с вторым входом синхронизации параллельно-последовательного счетного блока, вход синхронизации - с входной шиной, отл и ча ю щийс я тем, что, с целью расширения диапазона коэффициентов деления. в него введен блок сброса, а параллельно-последовательный счетный блок снабжен дополнительным входом сброса, причем й-й информационный выход запоминающего устройства соединен с информационным входом блока сброса, выход которого соединен с выходной шиной и с дополнительным входом сброса параллельно-последовательного счетного блока, вход установки - с выходомблока сравнения, а вход синхронизации - с ВХОДНОЙ ШИНОЙ,2, Делитель частоты по и, 1, о т л и ч а ющ и й с я тем, что блок сброса содержит триггер, вход установки которого соединен с входом установки блока сброса, а прямой выход - с первым входом элемента совпадения, второй вход которого соединен с информационным входом блока сброса, третий вход через элемент задержки - с входом синхронизации блока сброса, а выход - с входом сброса триггера и с выходом блока сброса.3, Делитель частоты по. и, 1, о т л и ч аю щ и й с я тем, что параллельно последовательный счетный блок содержит счетчик адреса. выход переноса которого соединен с первым выходом переполнения блока, информационные выходы - с второй группой информационных выходов блока и с адресными входами оперативного запоминающего устройства, информационные выходы которого соединены с первой группой информационных выходов блока и с информационными входами счетчика числа, информационные выходы которого соединены с информационными Входами оперативного запоминающего устройства,вход записи которого соединен с первым входом( у уГ Составитель Л.Клевцоваедактор А.Лежнина Техред М,Моргентал Корректор Т.Пал Заказ 4551 1 и раж Подписное ВНИИПИ Государственного комитета ло изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж-ЗБ, Раушская наб 4/5 Производственно-издательский комбинат "Патент", г, Ужгород, ул,Гагарина, 1 синхронизации блока, со счетным входом счетчика адреса, с входом разрешения записи счетчика числа, счетный вход которого соединен с вторым входом синхронизации бЛока, выход переноса - с 5 вторым выходом переполнения блока, а вход сброса - с входом сброса блока, причем дополнительный вход сброса параллельно-последовательного счетного блока соединен с входом сброса счетчика 10 адреса,4, Делитель частоты по и. 1, о т л и ч а ющ и й с я тем, что анализатор переполнений содержит триггер, инфомационный вход которого соединен с информационным входом анализатора переполнений, а также элемент совпадения, первый вход которого соединен с прямым выходом триггера, второй вход - с входом синхронизации анализатора переполненийа выход - с выходом анализатора переполнений и с тактовым входом триггера.
СмотретьЗаявка
4461840, 17.06.1988
ПРЕДПРИЯТИЕ ПЯ А-1836
ХОДАКОВ АНАТОЛИЙ ВАСИЛЬЕВИЧ
МПК / Метки
МПК: H03K 23/00
Метки: делитель, импульсов, следования, частоты
Опубликовано: 30.12.1991
Код ссылки
<a href="https://patents.su/4-1702524-delitel-chastoty-sledovaniya-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Делитель частоты следования импульсов</a>
Предыдущий патент: Устройство для зарядки емкостного накопителя
Следующий патент: Аналого-цифровой преобразователь
Случайный патент: Стенд для исследования воздействия срезающего аппарата капустоуборочных машин на растение