Частотно-фазовый дискриминатор

Номер патента: 936376

Автор: Заянкаускас

ZIP архив

Текст

Союэ Советск инСоциапистичесиикРеспублик ОП ИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ц 936376(я)й 1. Кл,Н 03 О 13/00 Окударсжней котннтет ФСТР йв дйнаи нзнбратеннй н атнрцтнй(72) Автор изобретения С. В. Заянкаускас Каунасский политехнический институт им. Антайаса Снечкуса(54) ЧАСТОТНО-ФАЗОВЫЙ ДИСКРИМИНАТОР 1Изобретение относится к радиотехнике и автоматике и может бытьиспользовано в устройствах автоподстройки частоты и фазы,Известен частотно-фазовый дискри"минатор, содержащий логические схемыи триггеры 1 .Однако этот дискриминатор не обеспечивает достаточный уровень выходного сигнала в случае малой частотнойрасстройки.Наиболее близким к данному изобретению по технической сущности является частотно-фазовый дискриминатор,содержащий пять схем И-НЕ, Фазовый идва блокирующих триггера, в которомвходы Фазового триггера подключенык входам дискриминатора и к входамдвух схем И-НЕ, к вторым входам которых подключены соответственно основной и инверсный выходы фазового триггера, а к выходам - входы установкинуля блокировочных триггеров и по одному входу третьей схемы И-НЕ, Инверсные выходы блокировочных триггеров соединены с их входами установкиединицы через ту же схему И-НЕ, а основные выходы соответственно - с первыми входами четвертой и пятой схемИ-НЕ, при этом второй вход пятой схемы И-НЕ соединен с выходом четвертойсхемы И-НЕ, второй вход которой подключен к инверсному выходу фазовоготриггера 2 ,Этот дискриминатор характеризуетсянедостаточной точностью, обусловленной влиянием длительности импульсоввходных серий, а также отсутствиемвходов управления работой.Цель изобретения - повыаение точности дискриминатора и обеспечениевозможности управления дискриминатором.Поставленная цель достигается тем,что в частотно-Фазовом дискриминаторе,содержащем Фазовый и два блокировочных триггера, триггеры выполнены ввиде ХК-триггеров, причем Т и Квходы Фазового и первого блокировочного триггера и соответственно К - иЭ - входы второго блоки ровочноготриггера подключены к входам дискпиминатора, инверсный и основной выходыфазового триггера - к выходам дискриминатора и соответственно к входамустановки единицы первого и второгоблокировочных триггеров, основные выходы которых подключены соответствен Оно ко входам установки нуля иединицы фазового триггера, а входы установки нуля - к управляющим входамдискриминатора,йа чертеже приведена принципиальная электрическая схема дискриминатора.Дискриминатор содержит триггеры1.-3, первый и второй блокировочныеи фазовый триггеры соответственно. На Овходы 4 и 5 подаются сравниваемыесигналы, выходные сигналы снимаютсяс выходов 6 и 7, На управляющие входы О и 9 можно подать сигналы управления дискриминатором. 25Принцип работы дискриминатора заключается в следующем,Дискриминатор имеет два режима работы: режим сравнения частот и режимсравнения фаз. Переход от режимасравнения частот к режиму сравненияФаз происходит автоматически присближении входных частот, Фазовый режим имеет место тогда, когда на входах установки единицы и нуля тригге 35ра 3 действуют разрешающие уровнидискриминатор работает как триггерный фазовый дискриминатор. В случаеповышения частоты сигнала, действующего на входе 4, основной выход триг.4 Огера 1 поддерживает триггер 3 в состоянии нуляна основном выходе).Аналогично, в случае превышения частоты сигнала, действующего на входе 5 триггер 3 фиксируется в состоя 45нии единицы триггером 2. Это режимсравнения частот. Например, в случаепревышения частоты сигнала входа 4над частотой сигнала входа 5 обязательно возникает состояние, при котором между двумя активными фронтамиимпульсов входа 5 присутствуют дваактивные Фронты импульсов входа 4.Первый Фронт импульсов входа 4 записывает нуль в триггер 3. Единица сего инверсного выхода разрешает действовать триггеру 1, и второй фронтимпульсов со входа 4 записывает нульв триггер 1, что переключает триггер 3 в состояние нуля, а это, всвою очередь, фиксирует триггер 2 всостоянии единицы. После этого квходным сигналам чувствителен только триггер 1, но изменение его состояния не влияет на состояние триггера 3, так как выходные сигналы триггера 1 только подтверждают состояниенуля триггера 3, Запаздывание сигналов в триггере 1 способствует принципу работы дискриминатора.При работе дискриминатора в системе автоподстройки частоты расстройка между частотами сигналов входов и 5 уменьшается под действием обратной связи, После смены знака частотной расстройки, т,е. котда частота сигнала входа 5 становится чуть выше частоты сигнала входа 4, между двумя активными фронтами сигнала входа 4 появляются два активные фронты сигнала входа 5. Первый фронт записывает единицу в триггер 1, что разрешает действовать триггеру 3, Второйфронт записывает единицу в триггер 3Далее активный фронт сигналов входазаписывает в триггер 3 нуль, Послеэтого активный фронт от входа 5 опятьможет записывать в триггер 3 единицу,и это уже функционирование дискриминатора в фазовом режиме,Как правило, дК - триггеры имеютгруппы Т и К -входов и могут бытьобразованы группы входов дискриминатора для когерентных групп сравниваемых сигналов, Сигналы на управляющиевходы 8 и 9 могут быть поданы, например, с целью торможения работы дискриминатора или фиксирования его состояния в одном из двух состояний режима частотного сравнивания. При подаче на управляющий вход. 8 уровня,переключающего триггер 1 в состояниенуля, триггер 3 фиксируется в состоянии нуля триггером 1, а триггер 2в состоянии единицы триггером 3, Вслучае использования управляющего входа 9 соответствующие триггеры фиксируются в противоположных состояниях.Выполнение триггеров дискриминатора в виде,Т К -триггеров, а также то,что входы сигнальные, основные входыдискриминатора подключены только к Х- и К -входам триггеров, т.е, входамнечувствительным к длительности импульсов, делает его работу независимой от длительности импульсов, что повышает точность дискриминатора. Управляющие входы дискриминатора обеспечи9363вают дополнительные функциональные возможности при его использовании,формула изобретенияЧастотно-фазовый дискриминатор, содержащий фазовый и два бпокировочных триггера, о т л и ч а ю щ и й с я тем, что, с целью повышения точности и обеспечения возможности управления О дискриминатором, триггеры выполнены в виде тК-триггеров, причем т- и К -входы фазового и первого блокировочного триггера и соответственно К - и т-входы второго блокировочного триг гера подключены к входам дискримина 76 бтора, инверсный и основной выходы фазового триггера - к выходам дискриминатора и соответственно к входам установки единицы первого и второго блокировочных триггеров, основные выходы которых подключены соответственно к входам установки нуля и единицы фазового триггера, а входы установки нуля в к управляющим входам дискриминатора.Источники информации, принятые во внимание при экспертизе1, Авторское свидетельство СССР М 566603, кл, Н 03 Р 13/00, 19772. Авторское свидетельство СССР Ч 566301, кл. Н 03 3 1300, 1977ста хре Вол о/73ВНИИ а ж 959 твенн омите ткр 11305Филиал а наб д,. ул Редактор Заказ 2 И Государс делам изоб Москва Жт ПП "Патент"тель И. КатаноИ, Гайду етении Раш г, Ужг

Смотреть

Заявка

3006441, 17.11.1980

КАУНАССКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. АНТАНАСА СНЕЧКУСА

ЗАЯНКАУСКАС СТАСИС ВИНЦОВИЧ

МПК / Метки

МПК: H03D 13/00

Метки: дискриминатор, частотно-фазовый

Опубликовано: 15.06.1982

Код ссылки

<a href="https://patents.su/3-936376-chastotno-fazovyjj-diskriminator.html" target="_blank" rel="follow" title="База патентов СССР">Частотно-фазовый дискриминатор</a>

Похожие патенты