Последовательно-параллельный аналого-цифровой преобразователь
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1676100
Автор: Курыло
Текст
, Од.7. е прес.198 ЛЕЛЬ- БРАЗО ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯПРИ ГКНТ СССР АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(57) Изобретение относится к устройствам автоматики, контрольно-измерительной и вычислительной техники и позволяет повыси-,ь быстродействие и надежность путем устранения чувствительности к перегрузкам. Это достигается тем, что в преобразователь, содержащий резистивный делитель 2 напряжений, блок 3 компараторов, блок 5 кодирующей логики, блок 6 коммутации, параллельный АЦП 8 младших разрядов, введены два компаратора 9 и 10, два элемента И 11 и 12, блок 4 элементов И, вычитатель 7.2 з.п.ф-лы, 2 ил,1676100 Изобретение относится к устройствамавтоматики, контрольно-измерительной ивычислительной техники, а именно к быстродействующим аналого-цифровым преобразователям. 5Целью изобретения является повышение быстродействия и надежности путем устранения чувствительности к перегрузкам.На фиг,1 представлена структурная схема последовательно-параллельного АЦП; 10на фиг.2 - структурная схема блока коммутации,Преобразователь содержит параллельный аналого-цифровой преобразователь 1АЦП) старших разрядов, состоящий из резистивного делителя 2 напряжения, блока 3компараторов, блока 4 элементов И и блока5 кодирующей логики, блок 6 коммутации,вычитатель 7, параллельный АЦП 8 младших разрядов, компараторы 9 и 10, элементы И 11 и 12,Блок коммутации (фиг.2) содержит 2"-1дифференциальных 13 транзисторов, переключатель 14 тока, дИфференциальные пары 15 и 16 транзисторов, генераторы 17 и 18 25токов, транзистор 19, переключатель 14 содержит транзисторы 20.Генератор 17 может быть заменен резистором, включенным между шиной питания. и точкой соединения коллекторов транзи сторов первого плеча дифференциальных пар 13, 16 и 17, в этом случае эмиттеры транзисторов дифференциальных пар необходимо подключить к коллекторам транзисторов 20 через резисторы. Последовательно-параллельный АЦПработает следующим образом,Выходной аналоговый сигнал блоком 3 сравнивается с сеткой опорных напряжений резистивного делителя 2, при этом на выходах блока 3 образуется термометрический код, на прямых выходах сработавших компараторов имеетс уровень логической "1", а на прямых выходах остальных компараторов имеется уровень логического "О", Соответственно на инверсных выходах компараторов имеются уровни логических "О" и"1". Термометрический код с выходов блока 3 подается на входы блока 4 таким образом, что на один логический элемент И подаются сигналы с прямого и инверсного выходов двух смежных компараторов, Злемент И образует на выходе уровень логической "1",когда логические уровни сигналов на его входах совпадают, либо уровень логического "0", когда логические уровни сигналов на его входах не совпадают, Таким образом, логическая "1" образуется только на выходе элемента И, соответствующего последнему Если значение входного сигнала выходит за пределы, ограниченные значениями напряжений О 0 п 1 и Осп 2, аналогично описанному выше срабатывают компараторы 9 или 10 и элементы 11 и 12, На выходе элемента 11 и 12 образуется уровень логической "1", при этом на выходах блока 4 образуются уровни логических "0", Напряжение логической "1" с выхода элементов 11 или 12, минуя блок 5, подается на вход блока 6, включая транзистор переключателя 14 тока, управляющий включением30 35 40 45 ются выходной шиной старших разрядов ко да, аналого-цифровой преобразователь младших разрядов кода, выходы которого являются выходной шиной младших разрядов кода, о т л и ч а ю щ и й с я тем, что, с 55 дифференциальной пары 15 или 16 в зависимости от того, за предел которого из опорных напряжений значение входного сигнала, Дифференциальные пары 15 и 16 транзисторов отличаются от дифференциальных пар 13 лишь тем, что базы транзисторов вторых плеч дифференциальных пар 15 и 16 подключены не к резистивному делителю 2 опорных напряжений, как у пар 13, а к входу АЦП. Поэтому при включении диф- ференциальных пар 15 и 16 транзисторов, что происходит в случае ухода входного напряжения АЦП за пределы, установленные напряжениями ООЛ 1 и Ооп 2, на выходе блока появляется напряжение. равное входному напряжению. Передаточная характеристика блока б состоит из трех участков: линей- НОГО, ГДЕ Оах =. Овх ПРИ ОвхОоп 1: ступенчатого при Ооп 1ОвОоп 2 и линейного Оых = Овх при ОвхОоп. Это обеспечивает максимальное дифференциальное напряжение на входе вычитателя 7, равное величине кванта напряжения АЦП 1 старших разрядов, и исключает перегрузку вычитателя. В случае замены генератора 17 резистором АЦП может быть достигнуто большее быстродействие за счет более короткого процесса установления напряжения на выходе блока б, Однако, в данном случае не выполняется условие равенства коллекторных токов в транзисторах дифференциальных пар 13, 16 и 17, вследствие чего на выходе блока б образуется погрешность, для компенсации которой в эмиттерные цепи транзисторов дифференциальных пар вводятся резисторы и уменьшение погрешности обеспечивается подбором или подгонкой их номиналов.Формула изобретения 1, Последовательно-параллельный аналого-цифровой преобразователь, содержащий резистивный делитель напряжения, первый вход которого является первой шиной опорного напряжения, а выходы соединены с соответствующими первыми входами блока компараторов и блока коммутации, вторые входы которых объединены и являются входной шиной, блок кодирующей логики, выходы которого являцелью повышения быстродействия и надежности путем устранения чувствительности к перегрузкам, в него введены два компаратора, блок элементов И, два элемента И и вычитатель, первый вход которого является 5 10 15 20 25 входной шиной, второй вход соединен с выходом блока коммутации, а выход - с входом аналого-цифрового преобразователя младших разрядов, третий и четвертый входы блока коммутации соединены соответственно с выходами первого и второго элементов И, пятые входы объединены с соответствующими входами блока кодирующей логики и соединены с соответствующими выходами блока элементов И, первые входы которого соединены соответственно с первыми выходами блока компараторов, второй вход - с инверсным выходом первого компаратора, прямой выход которого соединен с первым входом первого элемента И, второй вход которого является шиной логической единицы, первый вход первого компаратора объединен с вторым входом резистивного делителя напряжения и является второй шиной опорного напряжения, второй вход объединен с первым входом второго компаратора и является входной шиной, второй вход второго компаратора обьединен с первым входом резистивного делителя напряжения, а прямой выход соединен с первым входом второго элемента И, второй вход которого соединен с вторым выходом блока компараторов.2. Преобразователь по п.1, о т л и ч а ющ и й с я тем, что блок коммутации выполнен на 2 "+1 дифференциальных парах транзисторов, где и - число старших разрядов преобразователя, 2"+2 транзисторах и двух генераторах тока, первый выход первого генератора тока является шиной нулевого потенциала, а второй выход соединен с эмиттерами 2" транзисторов, база первого транзистора является третьим входом блока. базы транзисторов с второгоПпо 2 -й являются пятыми входами блока, база (2 "+1)-го транзистора является четвертым входом блока, коллекторы 2" транзисторов соединены соответственно с входами 2" дифференциальных пар транзисторов эмиттеры которых явля ются входом каждой дифференциальной базы транзисторов, первые базы первой и (2"+1)-й дифференциальной пары транзисторов объединены и являются вторым входом блока, первые базы со второй по 2"-ю дифференциальных пар транзисторов являются соответственно первыми входами блока, вторые базы 2"+ 1 дифференциальных пар транзисторов объединены с змиттером (2"+ 2)-го транзистора и являются выходом блока, первые коллекторы 2"+1 дифференциальных пар транзисторов обьединены с базой (2 "+2)-го транзистора и соединены с первым выходом второго генератора тока, второй выход которого1676100 запив о - ЮЛЕЙ Оl И Составитель А,ТитовМ.Ликович Техред М.Моргентал Корректор М,Кучерява едак каз 3014 Тираж ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб 4/5, ул, Гагарина, 10 Производственно-издательский комбинат "Патент", г, Уж является шиной нулевого потенциала, вторые коллекторы 2 "+ 1 дифференциальных пар транзисторов и коллектор (2"+2)-го транзистора объединены и являются шиной источника питания,3. Преобразователь по п.2, о т л и ч а ющ и й с я тем, что второй генератор тока выполнен на резисторе, а каждая дифференциальная пара транзисторов выполнена на двух транзисторах и двух резисторах, эмиттеры первого и второго 5 транзисторов объединены через первый ивторой резисторы, общий вывод которых является входом дифференциальной пары транзисторов,
СмотретьЗаявка
4718334, 11.07.1989
НАУЧНО-ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ "ВЕНТА"
КУРЫЛО РИШАРД ЭДУАРДОВИЧ
МПК / Метки
МПК: H03M 1/14
Метки: аналого-цифровой, последовательно-параллельный
Опубликовано: 07.09.1991
Код ссылки
<a href="https://patents.su/4-1676100-posledovatelno-parallelnyjj-analogo-cifrovojj-preobrazovatel.html" target="_blank" rel="follow" title="База патентов СССР">Последовательно-параллельный аналого-цифровой преобразователь</a>
Предыдущий патент: Устройство преобразования информации
Следующий патент: Преобразователь перемещения в код
Случайный патент: Устройство для обработки основной и уточной нитей при формировании ткани на ткацком станке