Устройство для приема относительного биимпульсного сигнала
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1570013
Авторы: Бригинский, Первушкин, Титков
Текст
(21) 4407147/ (22) 11.04.88 ,(46) 07.06.90 (72) А.Г.Бриг и ВА.Титков (53) 621.394. (56) Авторско В 1425863, кл л.,В 21 кий, С.М.Первушки 2(088,8)свидетельство СССР Н 04 1, 5/14, 1987,ОТНОСИТЕЛЬОИСТВО ДЛЯ ПРИЕ УЛЬСНОГО СИГНАЛА ретение относит ожет использова мах передачи ин ретения - повыш и при наличии д(57) Изосвязи ивых систЦель изотойчивос я к элект ься в циормацииние пом оуси лен ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР 7нимаемого сигнала. Для достижения указанной цели дешифратор 5;.сигнала выполнен в виде трех логических блоков 7-9, блока 1 О декодирования,информации, блока 11 памяти и формирователя 12 импульсов фазирования. Блок 10 деподирования дешифратора 5.сигнала вырабатывает на первом своем выходе сигнал, определяющий зону переходов сигнала, на втором.выходе - декодированный сигнал, а на третьем выходе - сигнал ошибки.: Эффективность подавления дроблений увеличивается с увеличением частоты опорного колебания, поступающего на вход блока 11 памяти. 1 з.п, ф-лы, 2 ил.Изобретение относится к электросвязи и может использоваться в цифровых системах передачи информации.Цель изобретения " повышение помехоустойчивости при наличии дробленийпринимаемого сигнала.На фиг,1 изображена структурнаяэлектрическая схеиа устройства дляприема относительного биимпульсногосигнала; на фиг,2 - структурная элентрическая схема дешифратора сигнала,входящего в .состав устройства,Устройство для приема, относительного биимпульсного сигнала содержитвыделитель 1 импульсов, делитель 2частоты, первый 3 и второй 4 триггеры, дешифратор 5 сигнала и регистр6 сдвига. Дешифратор 5 сигнала (фиг,2),содержит первь 1 й-третий логические бло ки 7-9, блок 10 декодирования информации, блок 11 памяти и формирователь 12 импульсов фазирования,Устройство работает следующим об.разом, 25Входной сигнал поступает на информационный вход. регистра б сдвига,на тактовый вход которого и тактовыевходы дешифратора 5 сигнала и выделителя 1 импульсов поступает опорнаятактовая последовательность с частотой следования импульсов где Йс - частота следования информаци-З 5онных посылокцелое четное число.Число ячеек регистра 6 сдвига должно быть таково, чтобы обеспечиваласьзапись в него трех последовательныхпосылок относительного биимпульсногосигнала,Выделитель 1 импульсов, работающийв режиме деления частоты, вырабатываетна своем выходе тактовую последовательность, соответствующую удвоеннойчастоте следования посылок входногосигнала.Делитель 2 частоты имеет коэффициент деления, равный двум, и сигнал сего выхода поступает на тактовые входы первого и второго триггера 3 и 4,на информационные входы которых с первого и второго выходов дешифратора. 5сигнала поступают соответственно сиг 55нал ошибки и информационный сигнал.Синхронизация выделителя 1 импуль. сов осуществляется через его управляющий вход сигналами, вырабатываемыми на третьем выкоде дешифратора 5сигнала,Рассмотрим работу дешифратора 5сигйала для случая п=8, Каждый из трехлогических блоков 7"9 имеет в этомслучае восемь входов и два выхода ипроизводит анализ (усреднение) элементарной посылки длительностью Г1- поступающей.в виде восьми2 сдискретных отсчетов, 1 Три этом сигналы на выходах логических блоков формируются по следующему правилу10 при а, с а1 г 1 если а= а,;0 если аФ а,;,где а; - количество дискретных отсчетов на входе 1-го логического блока, равных логической "1";рао, - количество дискретных отсчетов на входе 1.-го логического блока, равных логическому "О".а + а ; = и = 8усредненные значения трех последовательных посылок поступают на блок 10 декодирования информации, имеющий шесть входов и три выхода, цричем на первом выходе вырабатывается сигнал, определяющий зону переходов фазы относительного биимпульсного сигнала, на втором выходе - декодированный сигнал, а третьем выходе - сигнал ошибки. Логические Функции, связывающие входные и выходные сигналы блока декодирования информации, имеют вид(ААь+А А+А А ) В В ВзР,=(А,. А А+А, Аг. Аз)В,В, Вз, Р =(А 1 АА +А,. АА ) (В 1 +В+В з),Сигнал с первого выхода блока 10 декодирования инФормации поступает на вход блока 11 памяти, выполненного в виде регистра сдвига, тактируемого опорной тактовой последовательностью. Сигналы с выходов блока 11 памяти поступают на входы формирователя 12 импульсов Фазирования, выхоцной сигнал которого определяется в соответствии с логической Функцией5 1 5700где С- сигнал на выходе 1-й ячейки3блока 11 памяти,Импульс на выходе формирователя12 импульсон Фазирования оказываетсязадержанным относительно середины зоныФазовых переходов на время, равное половине длительности элементарной по-.сылки входного сигнала, При этом дли"тельность эоны Фазовых переходов меняется в зависимости от интенсивностидроблений и величины краевых искажений нходного сигнала, но ее середина совпадает по времени с иатематическим ожиданием момента фазовогоперехода относительного биимпульсногосигнала,1. Устройство для приема относительного биимпульсного сигнала, содержащее выделитель импульсов, делительчастоты, первый и второй триггеры,дешифратор сигнала и .регистр сдвига,выходы которого соединены с сигнальными вкодами дешифратора сигнала,первый выход которого соединен с инФормационным входом первого триггера., при этом выход делителя частотыподключен к тактовому входу второготриггера и является тактовым выходомустройства, информационным выходомкоторого является выход второго триггера, о т л и ч а ю щ е е с я тем,что, с целью повьппения помехоустойчивости при наличии дроблений принимаемого сигнала, второй и третий выходы дешифратора сигнала соединенысоответственно с информационным входом второго триггера и управляющимвходом выделителя импульсов, тактовьйвход которого соединен с тактовымивходами дешифратора сигнала и регистра сдвига и является тактовым входом устройства, инфсрмационным входоми сигнальным выходом которого являются соответственно информационный .вход регистра сдвига и выход первоготриггера, тактовый вход которогоподключен к выходу делителя частоты,вход которого соединен с выходом выделителя импульсов,2, Устройство по и 1 о т л и ч аю щ е е с я тем, что дешифратор сигнала содержит три логических блока,блок декодирования информации блокпамяти и формирователь импульсов фазирования, выход которого являетсятретьим выходом дешифратора сигнала,сигнальными и тактовым входами которого являются соответствующие входылогических блоков и тактовый вход блока памяти, выходы и сигнальный входкоторого соединены с нходами Формирователя импульсов Фазирования и пер"вым выходом блока декодирования информации, входы которого подключены ксоответствующим выходам логическихблоков, при этом первым и вторым выходами дешифратора сигнала являютсявторой и третий выходы блока декодирования информации,приведенные алгоритмы (логическиеуравнения) Формирования сигналов осно(наны на свойствах относипельного биимпульсного сигнала, а именно наличии обязательного перехода в середине каждого тактового интервала и наличии дополнительного, перехода в начале тактовогоинтервала в случае передачи логической "1". Формирование сигнала ошибки происходит либо в случае отсутствия входного сигнала, либо в случаене предусмотренного для данного сигнала порядка чередования переходов,Данное устройство обеспечиваетодновременно и малое время вхбжденияв синхронизм. Импульс фазировки выделителя 1 импульсов вырабатывается пос 35ле правильного прием; трех последовательных элементов сигнала,е Для нормальной работы устройства максимальная относительная рас стройка частоты сигнала и опорной тактовой последовательности должна быть такова чтобы за время прохождения сигналапо регистру 6 сдвига временная ошибка, вызванная асинхронностью, 45 частот, не превышала один период опорной тактовой последовательности,что легко обеспечить использованием генераторов, стабилизируемых кнарцевыми резонаторами. Конкретная реа лизация блоков дешифратора 5 сигнала определяется выбираемой элементной базой и приводимыми выше уравнениями. Применение предлагаемого устройства эффективно при использовании кана лов связи, подверженных дроблениям пе-. редаваемых сигналов и по мере увеличения интенсивности дроблений следует 13 6 унеличинать частоту опорного колеба" ния, т,е, число Ь,Формула изобретения1570013 ставитель В,Зенкинхред Л.сердюкова дактор Н.Лазареик р рек тор Л, Бе ск ид П ния кая на одственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 10 Пр Заказ 459НИИПИ Гос рственног 113035Тираж 52комитетМосква,по изобре -35, Рауш исноеоткрытиям при ГКНТ СССд, 4 Л
СмотретьЗаявка
4407147, 11.04.1988
ПРЕДПРИЯТИЕ ПЯ А-1772
БРИГИНСКИЙ АЛЕКСАНДР ГРИГОРЬЕВИЧ, ПЕРВУШКИН СЕРГЕЙ МИХАЙЛОВИЧ, ТИТКОВ ВАСИЛИЙ АЛЕКСЕЕВИЧ
МПК / Метки
МПК: H04L 5/14
Метки: биимпульсного, относительного, приема, сигнала
Опубликовано: 07.06.1990
Код ссылки
<a href="https://patents.su/4-1570013-ustrojjstvo-dlya-priema-otnositelnogo-biimpulsnogo-signala.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для приема относительного биимпульсного сигнала</a>
Предыдущий патент: Устройство временного уплотнения асинхронных каналов
Следующий патент: Устройство для дуплексной передачи сигналов
Случайный патент: Акселерометр