Устройство для автоматического измерения амплитуды переменного сигнала

Номер патента: 1513406

Авторы: Литвин, Плотников, Сильванская, Стегалина

ZIP архив

Текст

Со)ОЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК Ц 9) (11) К 19 04 04 ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ Гкнт СССР А ВТОРСНбму ТЕЛЬСТ 61) 21) 46) 72) О. 7,Изобретениеительной тех менно кского из и,мат твам для а(53) (56) Р 71 (54) ИЗМЕ НАЛА (57) изме устр ИСАНИЕ ИЗОБР 7114824254535/24-1027.04.8707,10,89. Бюл. У 37В.М. Литвин, В.Г. Плотников,Сильванская и Н.Н. Стегалина62 1.317 .7(088 .8)Авторское свидетельство СССР482, кл. С О 1 К 19/04, 17.11.7УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОГОЕНИЯ АМПЛИТУДЫ ПЕРЕМЕННОГО СИГотносится к области А рения амплитуды переменного сигнала, Пглью изобретения является повышение точности измерений при расширении динамического дчапазона, Устройство содержит последовательно соединенные преобразователь 1 частоты, коммутатор 2, усилитель 3 промежуточной частоты, квадратичный детектор 4, усилтель 5 частоты модуляции, фазовый детектор б и индикатор 7 нуля, последовательно соединенные генератор 8 опорного сигнала, усилитель 9 и аттенюатор 10, ключ 11, генератор 12 частоты коммутации, Формирователи 13 и 14, счетчик 15 и пороговый блок 16.1 ил.3 1513406Изобретение относится к области измерительной техники, а именно к устройствам для автоматического измерения амплитуды переменного сигнала и и является усовершенствованием известного устройства по авт,св Ф 711482.Целью изобретения является повышение точности автоматического измерения при расширении его динамичесКого диапазона,На чертеже изображено устройстводля автоматического измерения амплитуды. переменного сигнала15Устройство содержит последовательно соединенные преобразователь 1частоты, коммутатор 2, усилитель 3промежуточной частоты, квадратичныйдетектор 4, усилитель 5 частоты модуляции, фазовый детектор 6 и индикаторнуля последовательно соединенныегенератор 8 опорного сигнала, усилитель 9 опорного сигнала и аттенюатср10, ключ 11 генератор 12 частоты25коммутации, Формирователь-различитель 13, Формирователь 14 синхроимпульсов, реверсивный счетчик 15 и пороговый блок 16, Выход аттенюатора10 соединен с одним из входов коммутатора 2, связанного другим входомчерез ключ 11 с одним из выходов генератора 12 частоты коммутации. Последний соединен также другими выходами с одним из входов фазового детекгора 6, с первым входом формирователя-различителя 13 и с первым входом/Формирователя 14 синхроимпульсов. Второй вход Формирователя 14 синхроимпульсов подключен к первому входу ре версивного счетчика 15, связанному спервым выходом Формирователя-различителя 13, Третий вход формирователя14 синхроимпульсов соединен со вторым входом реверсивного счетчика 15, 45связанным с вторым выходом Формирователя-различителя 13. Один из выходовусилителя 5 частоты модуляции черезпороговый блок 16 соединен с одним извходов Формирователя-различителя 13,Первая группа выходов реверсивногосчетчика 15 подключена к аттенюато-,ру 10.Устройство содержит первый 17,второй18,третий 19 и четвертый 20 логическиеэлементы И,логический элемент ИЛИ 21,первый ключ 22 информации, дешифратор23, генератор 24 тактовых импульсов,инвертор 25, счетчик 26 обратного ксда, делитель 27 и последовательно соединенные счетчик 28 усреднения, вто-рой ключ 29 информации и индикатор 30, Группа входов второго ключа 29 информации подключена также к второй группе выходов реверсивного счетчика 15 и к группе входов первого ключа 22 информации, Группа выходов первого ключа 22 информации соединена с счетчиком 26 обратного кода, выход которого через дешифратор 23 подключен к первому входу первого логичес - кого элемента И 17, связанного выходом с первым входом второго логического элемента И 18, К второму входу первого логического элемента И 17 подсоединен первый вход третьего логического элемента И 19 и первый выход делителя 27, вторьм входом связанного с первым управляющим входом счетчика 28 усреднения, Третий вход первого логического элемента И 17 соединен с генератором 24 тактовых импульсов. Четвертый вход первого логического элемента И 17 подключен к выходу инвертора 25 и к входу делителя 27. Вход инвертора 25 соединен с управляющлм входом первого ключа 22 информации, с выходом Формирователя 14 синхрсимпульсов и с первым входом четвертого логического элемента И 20, связанного выходом с первым входом логического элемента ИЛИ 21 Четвертый логический элемент И 20 связан вторым входом с первым управляющим входом второго ключа 29 информации и с одним из выходов второй группы выходов реверсивного счетчика 15, Дополнительный выход реверсивного счетчика 15 сзязан с вторым входом второго логического элемента И 18, с. вторым входом третьего логического элемента и с выходной шиной 31, Второй логический элемент И 18 связан со счетчиком 26 обратного кода, а третий логический элемент И 19 подсоединен выходом к второму управляющему входу второго ключа 29 информации и к второму входу логического элемента ИЛИ 21. Выход последнего и группа выходов второго ключа 29 информации подключены к другим выходным шинам 32 и являются регистрирующими выходами устройства для автоматического измерения амплитуд переменного сигнала.Устройство содержит, кроме того, включенные последовательно блок 33 оперативной памяти, блок 34 сравне 5 151340ния, блок 35 буферной памяти к блок36 вычитания, через которые второйлогический элемент И 18 связан сосчетчиком 28 усреднения блок 37 за 5держки, элемент 38 последовательногосравнения и счетчик 39 инверсий. Второй логический элемент И 18 подключен также к входам блока 35 буфернойпамяти и элемента 38 последовательного сравнения и к входу блока 37 задержки, соединенного выходом с входомблока 36 вычитания, Выход элемента 38последовательного сравнения подключенк входу счетчика 39 инверсий, соединенного выходом со входом блока 34сравнения, Прк этом входы преобразователя частоты подсоединены к выходамблока 40 воспроизведения,Устройство для автоматического измеренкя амплктуды переменного сигналаработает следующим образом.Измеряемый сигнал, воспроизведенный с носителя магнитной записи вблоке 40 воспроизведения, проходит 25через преобразователь 1 частоты накоммутатор 2, воздействующий на усилитель 3 промежуточной частоты, Накоммутатор 2 поступает также опорныйсигнал, проходящий через усилитель 9 3 Оопорного сигнала и аттенюатор 10 сгенератора 8 опорного сигнала, Коммутатор 2 переключается с ча.тотойсигнала, подаваемого на него черезключ 11 с генератора 12 частоты коммутации. При этом обеспечивается подключение то измерямого, то опорногосигнала на усилитель 3 промежуточнойчастоты, воздействующего через квадратичный детектор 4 на усилитель 5 4 Очастоты модуляции, В случае равенстваамплитуд коммутируемых сигналов сусилителя 5 частотной модуляции сигнал не подается. В случае измененияамплитуды измеряемого сигнала относи.тельно опорного сигнала с усилителя5 частотной модуляции подается сигнал рассогласования, Еслк сигнал рассогласования превышает уровень срабатывания порогового блока 16, то он 50вырабатывает сигнал, поступающий наФормирователь-различитель 13, которыйопределяет направление рассогласования коммутируемых сигналов, В зависимости от того, какой из коммутируе,";ых си. валов преобладает, формирователь-разпкчитель 13 вырабатывает сигнал, воздействующий на первый или второй входы реверсивного счетчика 15,состояние которого определяет степеньослабления, вносимого аттенюатором 10в опорный сигнал, При этом состояниереверсивного счетчика 15, соответствующее равенству коммутируемых сигналов,отражает относительную величину измеряемого сигнала,При достаточно высоком уровне измеряемого сигнала информация с реверсивного счетчика 15 через второй ключ 29 подается на индикатор 30 и на выходные шины 32, с которых она поступает на информационные входы внешних регистрирующих устройств На входы синхронизации внешних регистрирующих устройств с логического элемента ИЛИ 21 по одной из выходных шин 32 поступают синхрокмпульсь 1.В случае уменьшения величины измеряемого сигнала ниже уровня неустойчивых показаний реверсивный счетчик 15 формирует импульс, поступающий на второй к третий логические элементы И 18 к 19. При этом информация ревер - сивного счетчика 15 не проходит через второй ключ 29 информации на индикатор 30 и на выходные шины 32, а синхроимпульсы с Формирователя 14 синхроимпульсов не проходят через четвертый логический элемент И 20 на ло - гическкй элемент ИЛИ 21.Каждый скнхроимпульс с формирователя 14 синхрокмпульсов через первый ключ 22 информации обеспечивает перенесение состояния реверсивного счетчика 15 в счетчик 26 обратного кода, По окончании каждого синхроимпульса первый логический элемент И 17 пропускает с генератора 24 тактовых импульсов тактовые импульсы, число которых определяет число отсчетов. Отсчеты проходят через второй логический элемент И 18 на блок 35 буферной памяти,.на счетчик 39 инверсий, на элемент 38 последовательного сравнения и на блок 33 оперативной памяти, вычисляющий среднее значение инверсий этих отсчетов, Блок 33 оперативной памяти воздействует на блок 34 сравнения непосредственно, а элемент 38 последовательного сравнения - через счетчик 39 инверсий. Блок 34 сравне- . ния за счет сравнения инверсий с блоока оперативной памяти и со счетчика 39 инверсий вьгдегяет шумовую состав1513406 ляющую, поступающую на блок Зб вычитания через блок 35 буферной памяти, на который воздействует смесь сигнаСоставитель Ю, РозенкранцТехред Л,ОлийныкКорректор Т. Палий Редактор Н, Бобкова Заказ 60/6/46 Тираж 714 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб., д, 4/5Производственно-издательский комбинат "Патент", г,ужгород, ул. Гагарина, 1 О ла с шумом, воздействующая на блокЗЬ вычитания также через счетчик инверсий. Очищенные от шумов отсчетыс блока 36 вычитания поступают насчетчик 28 усреднения, При переполнении счетчика 26 обратного кода де 1 Ошифратор 23 прекращает поступлениетактовых импульсов с генератора 24тактовых импульсов через первый логический элемент И 17. При этом счетчик 28 усреднения фиксирует количество импульсов, соответствующее состоянию реверсивного счетчика 15. Появле-ние каждого следующего синхроимлульса приводит к повторению описаннойпоследовательности операций, При поступлении с делителя 2/ импульса перезаписи информация со счетчика 28 усреднения переносится через второйключ 29 информации на индикатор 30 ина выходные шины 32. формула изобретенияУстройство для автоматического измерения амплитуды переменного сигнала по авт,св. Р 711482, о т л и ч аю щ е е с я тем, что с целью повышения точности автоматического измерения при расширении его динамического диапазона, в него введены включенные последовательно блок оперативнойпамяти, блок сравнения, блок буфернойпамяти и блок вычитания, через которые второй логический элемент И связан со счетчиком усреднения, блок задержки, элемент последовательногосравнения и счетчик инверсий, причемвторой логический элемент И подключен к входам блока буферной памяти иэлемента последовательного сравненияи к входу блока задержки, соединенного выходом с входом блока вычитания, а выход элемента последовательного сравнения подключен к входусчетчика инверсий, соединенного выходом с входом блока сравнения,

Смотреть

Заявка

4254535, 27.04.1987

ПРЕДПРИЯТИЕ ПЯ Р-6609

ЛИТВИН ВЛАДИМИР МАТВЕЕВИЧ, ПЛОТНИКОВ ВИКТОР ГЕОРГИЕВИЧ, СИЛЬВАНСКАЯ ОЛЬГА ВЛАДИМИРОВНА, СТЕГАЛИНА НАДЕЖДА НИКОЛАЕВНА

МПК / Метки

МПК: G01R 19/04

Метки: амплитуды, переменного, сигнала

Опубликовано: 07.10.1989

Код ссылки

<a href="https://patents.su/4-1513406-ustrojjstvo-dlya-avtomaticheskogo-izmereniya-amplitudy-peremennogo-signala.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для автоматического измерения амплитуды переменного сигнала</a>

Похожие патенты