ZIP архив

Текст

. Н 03 К 17/ОО,ьство ССС 17/04,ЧНЫЙ КОММУ етение отн ационной т АТОР сится к цифрохинке и может госудм стенный иомитет ссспо дклдд изоьгетений й открцтий ТОРСИОМУ СВИДЕТЕЛЬСТВУ(57) Иэобрвой коммут быть использовано в устройствах многоканальной коммутации с запомина, нием управляющих программ. Целью изобретения является расширение функциональных воэможностей и увеличение производительности хоммутатора. Для достижения поставленной цели в устройство, содержащее. матрицу коммутационных элементов 1, каждый иэ которых содержит К триггеров и МДП-транзисторов, дополнительно введены входное 2 н выходное 3 устройства выбора, а в каждый коммутационный элемент 1 введено дополнительно (К.) 0-триггера и (К) МДП"транзисторов.Ф При этом входное устройство выбора р содержит М групп по К элементов 2 И 10, а выходное устройство выбора соС:429308 держит М логических элементов К 2 И/ /ИЛИ 13. Благодаря введению дополнительных запоминающих и коммутирующих элементов переход от одного состояИия настройки матрицы к другому осуп 1 ествляется за один такт с возмож 1Изобретение относится к областицифровой коммутационной техники и .может быть использовано в устройствах многоканальной коммутации с запоминанием управляющих программ.Цель изобретения " расширение ф нкциональных возможностей и увелич ние производительности коммутаторап тем введения входного и выходного устройств выбора, а также введения 1 С в коммутационный элемент матрицы дополнительных запоминающих и коммутирующих элементов, благодаря которЫм переход от одного, состояния матрицы к другому осуществляется за один 15 такт с возможностью сохранения информации о предыдущем состоянии, вы бор программы настройки осуществляется произвольно, а сама настройка производится во время работы коммута тора по одной из программ настройки.На фиг.1 приведена функциональная схема матричного коммутатора; на фиг.2 - принципиальная схема коммутационного элемента; на фиг,3 - прин ципиальная схема блока управления.Матричный коммутатор содержит матрицу ЯхМ коммутационных элементов 1, входное 2 и выходное 3 устройствавыбора.30Коммутационный элемент 1 содержит К Р-триггеров 4 .и соответствующее число МДП-транзисторов 5. П-входы Р-триггеров 4 объединены и подключе" ны к соответствующей шине 6 выбора З 5 строки, а выходы - к затворам соответствующих МДП-транзисторов 5. С-вхо. ды О-триггеров 4 подключены к соответствующим входным шинам 7 столбца, число которых в каждом столбце равно 40 чиспу Р-триггеров в каждом коммутационном элементе 1, т.е. равно К. Истоки МДП-транзисторов 5 в каждой строке объединены и подключены к ностью сохранения информации о предыдущем состоянии, при этом выбор программы настройки осуществляется произвольно, а сама настройка производится во время работы коммутатора.,зепв ф лы 3 иле соответствующей входной шине 8 коммутатора, а стоки каждого из МДП-транзисторов 5 коммутационных элементов 1 в каждом столбце матрицы подключены к соответствующей выходной шине 9 столбца, число которых в столбце также равно К.Выходное устройство 2 выбора содержит М групп по К элементов 2 И О в каждой, первые входы которых в каждой группе объединены и подключены к соответствующим шинам 11 выбора столбца. Вторые входы одноименных элементов 2 И всех групп объединены и подключены к соответствующим входным шинам 12 настройки. Выходное устройство 3 выбора содержит М логи" ческих элементов Кх 2 И/ИЛИ 13, выходы которых подключены к выходным шинам 14 коммутатора. Первые входы одноименных элементов 2 И всех М логи.ческих элементов 13 объединены и подключены к соответствующим выходным шинам 15 настройки, число которых также равноК. Вторые входы тех жеэлементов 2 И каждого из М логических элементов 13 подключены к соответствующим выходным шинам 9 столбца.Блок 16 управления содержит два параллельных регистра 17 и два дешифратора 18. Входы регистров 17 подключены к шинам 19 номера матрицы, д выходы - к входам дешифраторов 18. скисло входов и выходов регистров 17 и дешифраторов 18 равно 1 ояК, Выходы дешифраторов 18 образуют по К входных и выходных шин 12 и 15 настройки. Входы разрешения записи в регистры 17 подключены к командным входам 20.Коммутатор работает следующим образом.В режиме настройки в регистр 7 записывается код коммутации. Дляэтого на шины 19 номера матрицы подается двоичный код, а на один изкомандных входов 20 - сигнал разрешения. При этом одна из К входныхшнн 12 настройки переходит в единичное состояцие, Этот сигнал открываетв к.,ждой группе элементов 2 И 10 одиниэ элементов 2 И, разрешая прохожде.ие сиги,:ла выбора столбца - шинна входные шины.;толбца. " помощьюэтого сигнала и сигнала с шины 6выбора строки в один из К триггеровданного столбца записывается логическая "1", а в остальные - логический "0".Таким образом, устанавливаетсясоединение с помощью МДП-транзистора 5 одной из входных шин 6 строки с одной из выходных шин 9 столбца.Данная процедура повторяется К раэдля каждой строки матрицы.В режиме передачи во второй параллельный регистр 17 также записы-.вается нбмер коммутационной матрицы,через которую будет осуществлятьсяпередача коммутируемых сигналов. Приэтом одна из К выходных шин 15 настройки переходит в единичное сос"тояние, что позволяет передать сигнал логической "1" с соответствующего0-триггера 4 коммутационного. элемента 1 через один и К элементов 2 И логического элемента 13 на выходную шину 14 коммутатора,Таким образом, в режиме передачиреализуется только одна из К комбинаций коммутации. Переход к другойкомбинации коммутирующихся шин 8 и14 осуществляется за один такт путемизменения кода на шинах 19 номераматрицы. При этом информация о соединениях в других комбинациях коммутации сохраняется, возможно повторноеобращение через любое число тактов.Настройка матрицы на коммутацию вновой комбинации шин 8 и 14 можетосуществляться одновременно с режимом передачи.формула изобретения1. Матричный коммутатор, содержащий матрицу БхМ коммутационных элементов, каждый из которых содержитдва 0-триггера и МДП-транзистор,исток которого соединен с входнойшиной данной строки, а затвор подключен к выходу первого Э-триггера,о т л и ч а ю щ и й с я тем, что,с целью расширения функциональныхвозможностей и увеличения производительности коммутатора, в него взеде.ы входное и выходное устройствавыбора, а в катаный коммутационньйэлемент дополнительно введены (К)П-триггеров и (К) МДП-транзисторов,затвор каждого нз которых соединенс вь-ходом соответствующего П-триггера, вк.;ючая уже имеющийся 0-триггер, а истоки которых соединены свходной шиной соответствующей строки,Р-входы всех триггеров коммутационных элементов данной строки подключе"ны к соответствующей шине выбораданной строки, входное устройство выг1015 число которых также равно К, а вторые входы тех же элементов 2 И каж 40 дого иэ М логических элементовКх 2 И/ИЛИ подключены к соответствующим выходным шинам столбца каждая иэ которых соединена со штоками соответствующих МДП-транзисторов коммутационных элементов данного столбца, при" чем К равно или больше двух.2. Коммутатор по п.1, о т л и - ч а ю щ и й с я тем, что входные и выходные шины настройки являются выходами соответствующих дешифраторов,45 50 входы которых соединены с выходами соответствующих параллельных регистров, одноименные входы которых объединены и подключены к шинам номера матрицы, число которых равно 1 о 8 К, а входы,разрешения записи в параллельные регистры соединены с соответствующимикомандными входами. бора содержит М групп по К элементов2 И в каждой; первые входы элементов2 И в каждой группе объединены и под ключены к соответствующей шине выбора столбца, вторые входы сдноименныхэлементов 2 И всех групп объединеныи подключены к соответствующим входным шинам настройки, число которых 25 также равно К, выходы К элементов2 И каждой группы подключен к соответствующим входным шинам столбца,каждая из которых соединена с С-входом одного из К П-триггеров коммутационных элементов данного столбца,выходное устройство выбора содержитМ логических элементов Кх 2 И/ИЛИ, выходы которых подключены к выходнымшинам коммутатора, причем первыевходы одноименных элементов 2 И всехМ логических элементов Кх 2 И/ИЛИобъединены и подключены к соответствующим выходным шинам настройки,1429308 игЗ авитель В.Лементуевед Л.Сердюкова Корректор А.Об аэ 5143/55 Тираж 929 ВНИИПИ Государственног по делам иэобретении 13035, Москва, Ж, Раушоектна Пр еское предприятие, г, Ужгород, ул водственно-полиг Редактор Н.Тупица Подписноекомитета СССи открытийкая наб д,

Смотреть

Заявка

4180994, 13.01.1987

ОРГАНИЗАЦИЯ ПЯ Х-5263, ТАГАНРОГСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. Д. КАЛМЫКОВА

ДЕДЮЛИН КОНСТАНТИН АЛЕКСЕЕВИЧ, КАЛЯЕВ АНАТОЛИЙ ВАСИЛЬЕВИЧ, КИЛЬМЕТОВ РАФГАТ СУЛТАНОВИЧ, МЕХАНЦЕВ ЕВГЕНИЙ БОРИСОВИЧ, ЛАШЕВСКИЙ РАФАИЛ АРОНОВИЧ, РЫСУХИН ГЕННАДИЙ ВАСИЛЬЕВИЧ, ХОРИН ВЛАДИМИР СЕРГЕЕВИЧ, ЦВЕТОВ ВИКТОР ПАНТЕЛЕЙМОНОВИЧ, КРАСНОПОЛЬСКИЙ АЛЕКСЕЙ ГЕОРГИЕВИЧ

МПК / Метки

МПК: H03K 17/00

Метки: коммутатор, матричный

Опубликовано: 07.10.1988

Код ссылки

<a href="https://patents.su/4-1429308-matrichnyjj-kommutator.html" target="_blank" rel="follow" title="База патентов СССР">Матричный коммутатор</a>

Похожие патенты