Приемопередатчик многочастотных сигналов

Номер патента: 1327326

Авторы: Коновалов, Крюков, Ситников

ZIP архив

Текст

путем уменьшения уровн ммутации. счетчик 1 2 коэффи частоты шумов к одержит равлени елитель Приемопередатчиксостояния, блокциентом деления,с переменным козсумматор 4, ключтель (Ф) 6 аппрок ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ 4003335/24-0903.01.8630.07.87. Бюл. 9 28В.И.Крюков, М.Г,СитникА.Коновалов621395.385(088 а 8)Заявка ФРГ 9 1951678,К 04 Я 7/00, 1972.(54) ПРИЕМОПЕРЕДАТЧИК МНОГОЧАСТОТНЫХ СИГНАЛОВ(57) Изобретение оя к телефонной связи, Цель тения - повышение помехоусто и ффициентом деления, и 5 и 8, формировасимированного сигна -ла, дешифратор 7, Ф 9 импульсов коммутации, синхронный фильтр (СФ) 10 иамплитудный детектор 11. Приемопередатчик работает в трех режимах: ожидание, прием и передача. Для уменьшения шумов коммутации, образуемыхв СФ 10 в режиме ожидания, конденсаторы, входящие в состав СФ 10, подключаются не полностью на одну третьпериода принимаемого сигнала, а наболее короткое время. В остальноевремя дешифратор 7 блокирует Ф 9 иоткрывает ключ 8, который шунтируетвыход СФ 10 для того, чтобы в этовремя принимаемый сигнал не проходилчерез СФ 10 на амплитудный детектор 11. Цель достигается введениемсумматора 4, ключей 5 и 8, ф 6 идешифратора 7Приемопередатчик поп. 2 ф-лы отличается выполнением ф 6.1 з,п. ф-лы, 2 ил.Изобретение относится к технике телефонной связи и предназначено для использования в автоматических междугородних тепефонных станциях( для приема и передачи многочастотных сигналов в коде 2 и 6.Цель изобретения - повышение помехоустойчивости путем уменьшенияуровня шумов коммутации.На Фиг, 1 приведена структурнаясхема приемопередатчика многочастотных сигналов; на фиг. 2 - принципиальные электрические схемы формирователя аппроксимированного сигнала, сумматора и Формирователя импульсов коммутации,Приемопередатчик многочастотныхсигналов содержит счетчик 1 состояния, блок 2 управления коэффициентом 20деленияцелитель 3 частоты с переменным коэффициентом деления, сумматор 4, первый ключ 5, формирователь 6аппроксимированного сигнала, дешифратор 7, второй ключ 8, формирователь 9 импульсов коммутации, синхронный фильтр 10 и амплитудный детектор 11, Формирователь аппроксимированного сигнала содержит счетныйтриггер 12, и первый и второй 0-триггер 13 и 14, Сумматор состоит из первого, второго и третьего резисторов15 - 17. Формирователь импульсов коммутации содержит элемент И-НЕ 18,первый, второй и третий элементы ИЛИНЕ 19 - 21..Приемодатчик многочастотных сигналов работает следующим образом.В режиме ожидания происходит следующее. 40В исходном состоянии на делитель 3поступает внешняя тактовая частота,которая делится на соответствующийкоэффициент деления, который устанавливается счетчиком 1 через блок 2. 45Счетчик 1 находится в одном из допустимых состояний, каждое из которыхсоответствует принимаемой частоте.Частота, полученная в результате деления делителем 3, поступает на формирователь 6, Счетный триггер 12 формирователя 6 Формирует из пришедшейчастоты сигнал формы меандр Это необходимо для того, чтобы разделитьпериод принимаемого и формируемогосигналов на равные части, Первый ивторой Э-триггеры 13 и 14 формируютнепосредственно аппроксимированныйсигнал следующим образом, Второй 0-триггер 14 срабатывает от прямого плеча счетного триггера 12 и запрещает работу перрого 0-триггера 14 на время своей работы. С приходом следующего переднего фронта от прямого плеча счетного триггера 12 он сбрасывается и разрешает работу первого, П-триггера 13, который срабатывает через полпериода от инверсного плеча счетного триггера 12, блокируя, в свою очередь, второй П-триггер 14 на время своей работы. С приходом следующего переднего фронта от инверсного плеча счетного триггера 12 первый П-триггер 13 сбрасывается. В дальней- шем описанный процесс повторяется, Сигналы с инверсного и прямого плеча первого и второго Р-триггеров 13 и 14 поступают на сумматор 4, состоящий из первого, второго и третьего резисторов 15 - 17, Если сработал второй П-триггер 14, то на выходе сумматора 4 будет следующий потенциал, равный 2/3 входного потенциала.Если первый и второй 0-триггера 13 и 14 не включены, то входное напряжение будет равно 1/3 входного потенциала.Если первый 0-триггера 13 сработал, то выходное напряжение равно нулю.Таким образом, получили трехуровневый сигнал. Период формируемого сигнала разбит на шесть равных частей. Выбор количестВа участков разбиения (шесть участков) выходного сигнала за один период при заданных нелинейных искажениях (Кг 6 107 по требованиям МККТ, где Кг - коэффициент гармоник) определялся с помощью разложения функции в ряде Фурье. Для управления синхронным фильтром 10 служит формирователь 9, который делит период принимаемого сигнала на три равные части при помощи элемента И-НЕ 18 и первого, второго и третьего элементов ИЛИ-НЕ 19 - 21, Для того, чтобы уменьшить шумы коммутации в синхронном фильтре 10, конденсаторы, входящие в его состав, подключаются не полностью на одну треть, а на более короткое время. В остальное время дешифратор 7 блокирует формирователь 9 и открывает второй ключ 8, который шунтирует выход синхронного фильтра 10 для того, чтобы в это время принимаемый сигнал не проходил через синхронный фильтр 10 на1321326 15 20 25 30 ао 45 50 55 амплитудный детектор 11. В результате того, что время заряда конденсаторов в синхронном фильтре 10 мало, тов следующем подключении его перезарядбудет минимальным, т,е. шумы коммутации будут меньше, Уменьшение временизаряда конденсаторов приводит к повышению добротности синхронного фильтра 10,Описанный процесс повторяется циклически.В режиме приема происходит следующееПри поступлении на вход приемопередатчика многочастотных сигналовсинусоидального сигнала и при совпадении частоты коммутации синхронногофильтра 10 с частотой .этого сигналаон пропускает этот сигнал на входамплитудного детектора 11. Если уровень принимаемого сигнала больше опорного сигнала амплитудного детектора 11, то последний срабатывает и фиксирует счетчик 1, а также подает сигнал внешнему устройству, что принятачастота, код которой зафиксирован навыходах счетчика 1. Внешнее устройство может сосчитать код для дальнейшей его обработки. Как только на входе пропадет или сменится частота, амплитудный детектор 11 сбросится иразрешит работу счетчику 1. Процессприема следующей частоты повторится.1В режиме передачи происходит следующее, При приходе сигналов управления на первый ключ 5 и кода насчетчик 1 от внешнего устройствапередатчик многочастотных сигналовпереходит в режим передачи. Делитель 3 будет формировать только однучастоту, код которой выставлен насчетчик 1, который не воспринимаетсигналы от делителя 3 и амплитудного детектора 11, так как на его установочных входах стоит код. Синусоидальный сигнал с сумматора 4 черезпервый ключ 5 проходит на выход приемопередатчика многочастотных сигналов. формирование следующей частотыпроисходит аналогично,Формула изобретения 1, Приемопередатчик многочастотных сигналов, содержащий последовательно соединенные счетчик состояния, блок управления коэффициентом деления и делитель частоты с переменным коэффициентом деления, а также формирователь импульсов коммутации, первый,второй и третий выходы которого подключены к соответствующим первому, второму и третьему входам синхронного фильтра, выход которого подключен к входу амплитудного детектора, о т л и ч а ю щ и й с я тем, что, с целью повышения помехоустойчивости 10. лутем уменьшения уровня шумов коммутации, введены последовательно соединенные сумматор и первый ключ, а также последовательно соединенные формирователь аппроксимированного сигнала, дешифратор и второй ключ, выходкоторого соединен с нулевым проводом,информационный вход второго ключаподключен к выходу синхронного фильтра, управляющий вход которого подключен к выходу первого ключа, выход амплитудного детектора подключен к разрешающему входу счетчика состояния,информационный вход которого соединен с первым выходом делителя частоты с переменным коэффициентом деления, второй выход которого соединен с входом формирователя аппроксимированного сигнала, второй и третий выходы которого подключены соответственно к первому и второму входам формирователя импульсов коммутации,третий вход которого соединен с выходом дешифратора, второй и третий входы которого подключены соответственно к третьему и четвертому выходам 35делителя частотыс переменнымкоэффициентом деления, а четвертый и пятый выходы формирователя аппроксмированногосигнала подключенысоответственно к первому и Второму Входам сумматора.2. Приемопередатчик по п, 1, о тл и ч а ю щ и й с я тем, что формирователь аппроксимированного сигнала содержит счетный триггер . и последовательно соединенные первый и второй Э-триггеры, причем выход счетного триггера соединен со счетным входом второго 0-триггера и является первым выходом формирователя аппроксимированного сигнала, входом которого является вход счетного триггера, инверсный выход которого подключен к счетному входу первого Р-триггера, выход которого подключен к установочному входу второго Э-триггера, выходкоторого соединен с устайовочным входом первого В-триггера и являетсявторым выходом формирователя аппроксимированного сигнала, третьим выхо. Произв дом которого является инверсный выход первого П-триггера, соединенныйс его Р-входом, инверсный выход второго 0-триггера соединен с его 0-вхоТираж 638ПИ Государственного по делам изобретений 3035, Москва, Н(-35, Р дом, а второй и третий выходы формирователя аппроксимированного сигналапопарно объединены с его четвертыми пятым выходами,Подписноемитета СССРоткрытийская наб д

Смотреть

Заявка

4003335, 03.01.1986

ПРЕДПРИЯТИЕ ПЯ М-5209

КРЮКОВ ВАЛЕРИЙ ИГНАТЬЕВИЧ, СИТНИКОВ МИХАИЛ ГРИГОРЬЕВИЧ, КОНОВАЛОВ ЮРИЙ АНАТОЛЬЕВИЧ

МПК / Метки

МПК: H04Q 7/00

Метки: многочастотных, приемопередатчик, сигналов

Опубликовано: 30.07.1987

Код ссылки

<a href="https://patents.su/4-1327326-priemoperedatchik-mnogochastotnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Приемопередатчик многочастотных сигналов</a>

Похожие патенты