Трансформаторное постоянное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1310901
Авторы: Богачев, Клейман, Криворуцкий, Лемзаль, Рожкова
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 19) ц) Л) 4 Сг 11 С 170 ОПИСАНИЕ ИЗОБРЕТЕНИ ВИДЕТЕЛЬСТ К АВТОРСКОМ клейм ан,1 емзаль ницкий В. А., нные вычисли- строение, 1976,ССР1984.ПОСТОЯНТРОЙСТВО автоматике и ет быть ис- апоминаюших ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(57) Изобретение относитсявычислительной технике, мпользовано в постоянных устройствах и является усовершенствованием известного устройства по авт. св.1196951. Целью изобретения является повышение помехоустойчивости ПЗУ. Поставленная цель достигается тем, что блок 15 управления установкой в исходное состояние кодовых трансформаторов содержит элементы ИЛИ и элементы НЕ. На выходных обмотках 8 блока 1 кодовых трансформаторов напряжение помехи будет уменьшаться за счет промежуточного размагничивания групп трансформаторов 2 невыбранных линеек между окончанием тока опроса и началом следуюшего цикла обрашения, что расширяет область устойчивой работы постоянного запоминающего устройства при отклонении временных параметров, напряжения питания и других дестабилизируюших факторов. 1 3. п. ф-лы, 4 ил.5055 Изобретение относится к автоматике и вычислительной технике, а именно к постоянным запоминающим устройствам, преимущественно, электронных вычислительных м ашин и является усовершенствованием известного устройства, описанного в авт. св. Мо 1196951,Целью изобретения является повышение помехоустойчивости ПЗУ.На фиг. 1 представлена функциональная схема предлагаемого ПЗУ; на фиг. 2 - схема блока управления установкой в исходное состояние кодовых жгутов; на фиг. 3 - схема токового адресного дешифратора; на фиг. 4 - схема блока считывания.Постоянное запоминающее устройство содержит блок 1 кодовых трансформаторов, состоящий из гп групп тра нсформ аторов 2 по и разрядов в каждой группе, через которые проложены кодовые провода 3. Концы всех проводов соединены с выходами 4 токового адресного дешифратора 5. Начала всех кодовых проводов соединены через токоограничивающий элемент 6 с источником 7 электропитания, Начала всех обмоток считывания соединены с общей нулевой шиной, Концы 8 всех обмоток считывания соединены со входами 9 блока 1 О считывания. Информация из ПЗУ считывается с выходов 11 блока 10 считывания. Выборка кодового провода происходит согласно входам 12 и 13. Выборка линейки (гругпы трансформаторов) происходит согласно адресным входам 14.Блок 15 управления установкой в исходное состояние кодовых трансформаторов содержит элементы ИЛИ 16, первые входы 17 которых образуют группу входов блока 15 и являются входами запуска устройства, а вторые входы 18 объединены и являются синхронизирующим входом устройства, выходы 19 элементов ИЛИ 16 соединены с входами элементов НЕ 20, выходы которых 21 являются выходами блока 15. Токовый адресный дешифратор 5 содержит транзисторы 22 первой группы токовых ключей и транзисторы 23 второй группы токовых ключей, причем эмиттеры транзисторов 22 первой группы токовых ключей в каждом ряду соединены с коллектором соответствующего транзистора 23 второй группы токовых ключей и через резистор 24 соединены с источником 25 электропитания; базы транзисторов 22, образующих столбец, соединены с первыми входами 12 для подключения адресного дешифратора и через резистор 26 - с общей нулевой шиной; коллекторы транзисторов 22 являются выходами 4 токового адресного дешифратора; эмиттеры транзисторов 23 нижних токовых ключей подключены к общей нулевой шине, а базы транзисторов 23 являются вторыми входами 13 адресного дешифратора и через 10 15 20 25 30 35 40 45 резисторы 27 подключены к общей нулевой шине.Блок 10 считывания содержит элементы ИЛИ 28, элементы НЕ 29, триггеры 30, входы 31 Запуск которых соединены с выходами элементов ИЛИ 28, а входы 32 Сброс соединены с общей шиной 33 Сброс; выходы триггеров 30 соединены с числовыми выходами 11 блока 10 считывания,Токоограничивающий элемент может быть выполнен на резисторе.Постоянное запоминающее устройство работает следующим образом.При возбуждении одного из входов 12 и одного из входов 13 токового адресного дешифратора 5 положительными импульсами тока через токоограничивающий элемент 6 и выбранный кодовый провод блока кодового трансформаторного 1 протекает ток опроса. Считывание информации производится блоком 10 считывания по тем входам 9, которые расшунтированы в зависимости от того, на какой из входов 14 блока считывания поступил сигнал запуска от внешнего адресного дешифратора (не показан) через блок 15 управления. При этом в каждом цикле обращения после окончания тока опроса на все входы 14 блока 1 О считывания поступают одновременно сигналы запуска из схемы синхронизации через блок 15 управления, что вызовет расшунтирование всех входов 9 блока 10 считывания. Это приводит к быстрому размагничиванию всех кодовых трансформаторов 2 и снижению помехи в следующем цикле обращения.Блок 15 управления работает следующим образом,В исходном состоянии на вторых входах 18 элементов ИЛИ 16 отсутствует сигнал от схемы синхронизации постоянного запоминающего устройства и данная схема работает относительно входа 17 как элемент НЕ. Поэтому на выходах блока 15 управления находится импульсный сигнал, соответствующий значению входа 17. После окончания импульса тока опроса в токовом адресном дешифраторе 5 на вход 18 блока 15 управления поступает сигнал, который вызывает одновременное появление сигналов запуска на выходах блока 15 управления. Блок токового адресного дешифратора 5 работает следующим образом,В исходном состоянии все транзисторы 22 первой группы токовых ключей и транзисторы 23 второй группы закрыты. При возбуждении одного из входов 12 и одного из входов 13 внешними адресными дешифраторами открывается соответствующий транзистор 22 и транзистор 23 и через выход 4 токового адресного дешифратора течет ток опроса в соответствующий кодовый провод.Блок 10 считывания работает следующим образом.В исходном состоянии все элементы НЕ 29 открыты и поэтому на входы элементов ИЛИ 28 сигналы не поступают. В момент считывания информации через входы 14 происходит запирание элементов НЕ 29, соответствующих выбираемой линейке, и на входы соответствующих элементов ИЛИ 28 поступают сигналы с обмоток считывания блока 1 кодовых трансформаторов. Выходной сигнал элемента ИЛИ 28 устанавливает триггер 30 в положение 1, а общий сигнал Сброс по входу 32 устанавливает триггер 30 в положение О. Токоограничивающий элемент 6 определяет амплитуду тока опроса. Таким образом, на выходных обмотках 8 блока 1 напряжение помехи уменьшается за счет промежуточного размагничивания кодовых трансформаторов 2 невыбранных линеек между окончанием тока опроса и началом следующего цикла обращения, что расширяет область устойчивой работы постоянного запоминающего устройства при отклонении временных параметров, напряжения питания и других дестабилизирующих факторов.Формула изобретения1. Трансформаторное постоянное запоминающее устройство по авт. св.196951, отличающееся тем, что, с целью повышения помехоустойчивости устройства, оно содержит блок управления установкой в исходное состояние кодовых трансформаторов, выходы которого соединены с адресными входами блока считывания, а группа входов является входами запуска устройства, вход блока управления установкой в исходное состояние кодовых жгутов является синхронизирующим входом устройства,2. Устройство по п. 1, отличающееся тем, что блок управления установкой в исходное состояние кодовых трансформаторов содержит элементы ИЛИ и элементы НЕ, выходы которых являются выходами блока, а входы соединены с выходами соответствующих элементов ИЛИ, первые входы которых объединены и являются входом блока, а вторые входы являются группой входов блока.. Верес Корректор И. Эрдейи О Подписное изводствен Редактор Т. ПарЗаказ763/49ВНИИПИ Госуд Составнова Техред ИТираж 5ственного комитета С35, Москва, Ж - 35,полиграфическое пред Р по делам изобретений и открытушская наб., д. 4/5иятие, г. Ужгород, ул. Проектная
СмотретьЗаявка
3888907, 17.04.1985
ПРЕДПРИЯТИЕ ПЯ М-5769
БОГАЧЕВ АНАТОЛИЙ ФЕДОРОВИЧ, КЛЕЙМАН ЮРИЙ ХАСКЕЛЕВИЧ, КРИВОРУЦКИЙ ЮРА ХАЙМОВИЧ, ЛЕМЗАЛЬ ЮРИЙ РУДОЛЬФОВИЧ, РОЖКОВА НАТАЛЬЯ МИХАЙЛОВНА
МПК / Метки
МПК: G11C 17/00
Метки: запоминающее, постоянное, трансформаторное
Опубликовано: 15.05.1987
Код ссылки
<a href="https://patents.su/4-1310901-transformatornoe-postoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Трансформаторное постоянное запоминающее устройство</a>
Предыдущий патент: Ассоциативное запоминающее устройство
Следующий патент: Последовательный регистр
Случайный патент: Способ определения цветпости сахара в кристаллическом виде