Многоканальный формирователь последовательностей импульсов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСКИХРЕСПУ БЛИН 3 К 36 САНИЕ ИЗОБРЕТЕНОРСНОМУ СВИДЕТЕЛЬСТВУ ОПИ Н АВТ(56) Патент ФРГ Укл. Н 03 К 3/64, 1 Евграфов, В.В.ЗаА.Б.Иейнин 8) 831581. ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(54) МНОГОКАНАЛЬНЫЙ ФОРМИРОВАТЕЛЬПОСЛЕДОВАТЕЛЬНОСТЕЙ ИМПУЛЬСОВ(57) Изобретение относится к импульсной технике и может быть использова-но в устройствах для выработки периодических последовательностей импульсов, управляющих микросхемами с зарядоной связью. Целью изобретения явБО 1292164 ляется повышение быстродействия и повышение надежности за счет сокращения емкости блоков памяти. Устройство содержит генератортактовых импульсов, счетчик 7 адресов со счетным входом 8, входом 9 запуска и выходами разрядов 10-13, блок 14 памяти с выходом 15. Для достижения поставленной цели в формирователь введены блок 2 формирования периодических фазовых последовательностей импульсов с входом 3 и выходами 4-6, блок 16 оперативной памяти с входом 17 записи и выходами 18-20, образованы новые связи. Предложен пример конкретной реализации блока 2, 2 з.п. с ф-лы, 2 ил.Ж2164 2элементов И 24-26, вторые входы кото-рых соединены с выходами соответствую 129 довательностеи импульсо с д и выходами 4-6, счетчик 7 адресов со счетным входом 8, входом 9 запуска (входная шина) и выходами 10-13 разрядов, блок 14 памяти с выходом 15,25 блок 16 оперативной памяти с входом 17 записи и выходами 18-20.Выход генератора 1 соединен с входом 3 блока 2, выходы 4-6 которого соединены с входными шинами данных 30 блока 1 б оперативной памяти, Входная шина 9 запуска соединена с входом запуска счетчика 7 адресов, счетный вход 8 которого соединен с выходом 4блока 2. Выходы 10-13 разрядов счет чика 7 адресов соединены с соответствующими адресными входами блока 14 памяти, выход 15 которого соединен с входом 17 записи блока 16 оперативной памяти, выходы 18-20 которого являются выходами устройства,Блок 2 формирования периодических фазовых последовательностей импульсов (фиг.1). содержит элемент ИСКЛЮЧА 10 ЩЕЕ ИЛИ 21, сднигоный регистр 22 с входом 23 синхронизации, логические элементы И 24-26, 0-триггеры 27-29.Тактовые входы О-триггерон 27-29 объединены и соединены с входом 23 синх-;0 ронизации сдвигсзого регистра 22 и входом 3 блока 2. Первый и второй выходы разрядов сдвигового регистра 22 через элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 21 соединены с его входом последовательной записи данных, Выходы разрядов сдвигового регистра 22 соединены с информационными входами соответствующих П-триггеров 27-29 и первыми входами Изобретение относится к импульсной технике и может быть использовано в устройствах для выработки периодических последовательностей импульсов, управляющих микросхемами с зарядовой связью.Цель изобретения - повышение быстродействия и повышение надежности за счет сокращения емкости блоков памяти.На фиг.1 представлена .функциональная схема многоканального формирователя последовательностей импульсов; на фиг.2 - функциональная схема блока формирования периодических фазовых последовательностей импульсов (пример конкретной реализации).Устройство содержит генератор 1 тактовых импульсов, блок 2 формирования периодических фазовых послев нхо ом 3 5 10 15 20 щих 0-триггеров 27-29. Выходы элементов И 24-26 соединены с соответствующими выходами 4-6 блока 2,Блок 2 формирования периодическихфазовых последовательностей (фиг.2)содержит элемент ИСКЛ 10 ЧА 10 ЩЕЕ ИЛИ 30,сдвиговый регистр 31 с входом 32синхронизации, элементы И 33-35,сдвиговый регистр 36 с входом 37синхронизации, элемент ИСКЛЮЧА 1 ОЩЕЕИЛИ 38, инвертор 39.Выходы двух разрядов сдвиговогорегистра 31 через элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 38 соедйнены с его входомпоследовательной записи данных. Выходы двух разрядов сдвигового регистра 36 через элемент ИСКБОЧАЮ 11 ЯЕИЛИ 30 соединены с его входом последовательной записи данных. Первые входы элементов И 33-35 соединены с выходами разрядов сднигового регистра 31, а вторые входы - с выходами разрядов сдвигового регистра 36. Выходы элементов И 33-35 являются выходами 4-6 блока 2. Вход 32 синхронизации непосредственно, а вход 37 синхронизации через иннертор 39 сое динены с входом 3 блока 2.Устройство работает следующим образом. Последовательность импульсов с периодом Т с выхода генератора 1 поступает на вход 3 блока 2, По отрицательному йерепаду напряжения на входе 23 синхронизации сднигового регистра 22 происходит сдвиг информации на один разряд и запись в первый разряд сднигового регистра 22 нуля или единицы с выхода элемента ИСКЛОЧАЮЩЕЕ ИЛИ 21, при помощи П-триггеров 27- 29 и логических элементон И 24-26 обеспечивается перекрытие фазовых импульсов на вьходах 4-6 на длительность импульса С, поступающего на вход 23 синхронизации сдвигового регистра. 22. С приходом на входную шину 9 запуска логического нуля счетчик 7 адресов получает разрешение на подсчет числа входных импульсов. По счетному входу 8 счетчика 7 адресов производится подсчет числа импульсов одной из фаз, например первой с выхода 4, поступающих на входные шины данных блока 16 оперативной памяти, Блок 14 памяти запрограммирован таким образом, что по адресам мень 3 2921 шим Я в блоке 14 памяти записаны единицы, поступающие с выхода 15 блока 14 памяти на вход 7 записи блока 16 оперативной памяти, который работает в режиме сквозного пропускания импульсов с входных шин данных на выходы 18-20. По достижении адреса, соответствующего значению Я, на выходе 15 блока 14 памяти появляется нуль, при помощи которого в блок 16 1 О оперативной памяти записывается инФормация, присутствующая на входной шине данных блока 16 оперативной памяти в этот момент времени, и запрещается прохождение данных с вхо дов на выходы 18-20 блока 16 оперативной памяти (фиг.2).Работа устройства с блоком 2 по Фиг.2 аналогична описанному и оно работает следующим образом. 2011 о отрицательному перепаду напряжения на входе 32 синхронизации сдвигового регистра 31 происходит сдвиг информации в сдвиговом регистре 31 на один разряд и запись в его первый разряд нуля или единицы с выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 38.Тактовые импульсы с выхода генератора 1 в инвертированном виде через инвертор 39 поступают на вход 30 37 синхронизации сдвигового регистра 36, при этом импульсы на его выходах оказываются сдвинутыми относительно импульсов на выходах сдвигового регистра 31 на длительность им пульса С генератора 1. С помощью элементов И 33-35 обеспечивается формирование перекрытия выходных Фазовых импульсов блока 2, поступающих на выходы 18-20 устройства, на вели чину длительности импульса генератора 1 тактовых импульсов. Формула изобретения451. Многоканальный формирователь последовательностей импульсов, содержащий генератор тактовых импульсов, счетчик адресов, выходы разрядов которого соединены с соответствующими адресными входами блока памяти, о т л и ч а ю щ и й с я тем, что, с целью повышения быстродействия и повышения надежности, в него введены блок формирования периодических фазовых последовательностей импуль 64сов и блок оперативной памяти, причем выход генератора тактовых импульсов подключен к входу блока формирования периодических фазовых последовательностей импульсов, выходы которого подключены к соответствующим входным шинам данных блока оперативной памяти, счетный вход счетчика адресов подключен к первому выходу блока формирования периодических фазовых последовательностей импульсов, а выход блока памяти подключен к входу записи блока оперативной памяти, вход запуска счетчика адресов соединен с шиной запуска.2, Многоканальный формирователь по п. 1, о т л и ч а ю щ и й с я тем, что блок формирования периодических Фазовых последовательностей импульсов содержит сдвиговый регистр, выходы разрядов которого соединены с информационными входами соответствующих 0-триггеров и первыми входами соответствующих элементов И, вторые входы которых соединены с выходами соответствующих Р-триггеров, вход блока соединен с входом синхронизации сдвигового регистра и объединенными тактовыми входами Э-триггеров, первый и второй выходы сдвигового регистра через элемент ИСКЛЮЧАЮЩЕЕ ИЛИ соединены с его входом последовательной записи данных, выходы элементов И являются выходами блока.3. Многоканальный формирователь по п. 1, о т л и ч а ю щ и й с я тем, что блок формирования периодических фазовых последовательностей импульсов содержит первый сдвиговый регистр, выходы которого соединены . с первыми входами элементов И, второй сдвиговый регистр, выходы которого соединены с вторыми входами элементов И, первый и второй выходы разрядов каждого сдвигового регистра через элементы ИСКЛЮЧА 10 ЩЕЕ. ИЛИ соединены с их входами последовательной записи данных, вход блока соединен с входом синхронизации первого сдвигового регистра непосредственно, а с входом синхронизации второго сдвигового регистра через инвертор, выходы элементов И являются выходами блока.12921 Ь 4 Составитель И.СибирякРедактор С.Пекарь Техред В,Кадар ректо етни писн 4/5 изводственно-полиграФическое предприятие, г.ужгоро роектная, 4 аз 285/57 Тираж 902 ВНИИПИ Государственного по делам изобретений 113035, Москва, Ж, Ра
СмотретьЗаявка
3921453, 26.06.1985
МОСКОВСКИЙ ИНЖЕНЕРНО-ФИЗИЧЕСКИЙ ИНСТИТУТ, ПРЕДПРИЯТИЕ ПЯ А-3562
ВЕТО АЛЕКСАНДР ВЛАДИМИРОВИЧ, ЕВГРАФОВ ГЕННАДИЙ НИКОЛАЕВИЧ, ЗАРУБКИН ВЯЧЕСЛАВ ВИКТОРОВИЧ, СТЕНИН ВЛАДИМИР ЯКОВЛЕВИЧ, ШЕЙНИН АЛЕКСАНДР БОРИСОВИЧ
МПК / Метки
МПК: H03K 3/64
Метки: импульсов, многоканальный, последовательностей, формирователь
Опубликовано: 23.02.1987
Код ссылки
<a href="https://patents.su/4-1292164-mnogokanalnyjj-formirovatel-posledovatelnostejj-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Многоканальный формирователь последовательностей импульсов</a>
Предыдущий патент: Импульсно-кодовый модулятор для свч генератора м-типа
Следующий патент: Цифровой генератор синусоидальных колебаний с двумя значениями частоты
Случайный патент: Непрерывный стабилизатор напряжения постоянного тока