Демодулятор частотно-модулированного сигнала

Номер патента: 1281185

Автор: Жан

ZIP архив

Текст

СОКИ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК АЗ а) 4 Н 04 В 9/67 ЕТ ГОСУДАРСТВЕННЫЙ КОМИТЕТ ССС ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ ОПИСАНИЕ И ПАТЕНТУ(72) Жан Ив Морейон (РК)(57) Изобретение м.б. использованодля демодуляции цветовых сигналовв телевизионной системе СЕКАМ. Цельизобретения - уменьшение частотныхискажений. Устр-во содержит полосовой фильтр 1, дискретиэатор 2, АЦП 3,эл-ты 4,и 5 задержки на время1/4 Р, где Р - любое значение частоты из полосы частот частотно-модулированного сигнала, усреднитель 6, два вычислителя 7 и 9, эл-т 8 задержкина время 4 Т, блок 10 памяти, пере- множитель 11. Вычислитель 7 содержит два накопителя 12 и 13, вычислительный блок 14, определить 15 знака,сумматор 16 и коммутатор 17. 1 э.п. ф-лы.Изобретение относится к техникетелевидения и может использоватьсядля демодуляции цветовыхсигналов втелевизионной системе СЕКАМ,Цель изобретения - уменьшение 5частотных искажений.На чертеже приведена электрическаясхема демодулятора частотно-модулированного сигнала.Демодулятор частотно-модулированного сигнала содержит полосовойфильтр 1; дискретиэатор 2, аналогоцифровой преобразователь 3, первыйи второй элементы 4 и 5 задержки навремя= 1/4 Р, где Р - любое значенйе частоты из полосы частот частотно-модулированного сигнала, усредиитель 6, первый вычислитель 7, третий элемент 8 задержки на время 4 г,второй вычислитель 9, блок 10 памятии перемножитель 11.Первый вычислитель 7 содержит первый и второй накопители 12 и 13,вычислительный блок 14, определитель15 знака, сумматор 16 и коммутатор 17,Демодулятор частотно-модулированного сигнала работает следующим образом.Видеосигнал системы СЕКАМ фильтруется с помощью полосового фильтра1 для выделения сигнала цветности,Затем сигнал через дискретизатор 2поступает с частотой 4 Р на аналогоцифровой преобразователь 3, с выхода которого цифровые значенияподаются на последовательно соединенные первый и второй элементы 4 и5 задержки.Демодуляция сигнала цветностисистемы СЕКАМ сводится к определе 40нию частоты синусоиды, меняющейся вполосе 0,8 МГц с центром на частотеР, равной 4,3 МГц.Аналого-цифровой преобразователь3 с частотой 4 Г формирует цифровыезначения сигнала х(С), который может быть представлен в виде:х(С) = соз 2 П(Р+8 Р) С+ 9350= соз 9(С)Сигналы, задержанные на время1/4 Р и 2/4 Р, получающиеся на выходахэлементов 4 и 5 задержки, соответственно равны:х(С --- ) = соз 2%(Р+ф 1 4 Р.4 Р2 РР Среднее между х(С) и х(С --- )24 Р получается в усреднителе 6 и имеетвид: х(С) + х(С - в - )24 Гу (С) ее аааам еааа2 созО (С) сое ф ,8 Р 2 РГСчитая, что -1, можно вычислить оценочную величину 9 (С) угла 6(С) по формуле: 6(С) агсС 8 ,х (С) 1а юа ФааК БГсое (-- )2 Р С 8 В(С)1агсС 8 Коммутатор 17 подключает к выходу первого вычислителя выход вычислительного блока 14, на котором сформировано значение 0 (С), или выход сумматора, который формирует значение л,6 (С) 1 Й . Выбор соответствующего Данную операцию производит первый вычислитель 7, используя входные сигналы х(С) и у(С), запоминаемые накопителями 13 и 12 на время 1/Р. Вычислительный блок 14 производит вычисление величиныу (С)0 (С) = агсСя -т - - х(С)12811положения коммутатора осуществляется определителем 15 знака в зависимости от знака у И)ФДва значения угла О (С ) и л5 0(С + - ), действующие соответственно на выходах третьего элемента 8 задержки и первого вычислителя 7, позволяют второму вычислителю 9 опре" делить величину частотного отклонения:Г 1аР щ - 19 И + - ) -9 ( )1.2 Х 1 Г115В блоке 10 памяти записаны поправки 1- - Е, которые в зависимости отА л1сигналов аР и 9(С + - ) поступаютГна второй вход перемножителя 11. В результате на его выходе, получается окончательное значение частотного отклонения:аР- (1-) "ьГ,25 Формула изобретения1. Демодулятор частотно-модулированного сигнала, содержащий последовательно соединенные дискретизатор О и аналого-цифровой преобразователь, а также первый вычислитель, о т л и 85 ф ч а ю щ и й с я тем, что, с целью уменьшения частотных искажений, в него введены последовательнб соединенные первый и второй элементы эадержки с временем задержки1где Г - любое значение час 4 Гтоты из полосы частот частотно-модулированного сигнала, и усреднитель, выход которого подключен .к первому входу первого вычислителя, последовательно соединенные третий элемент задержки и второй вычислитель, причем второй вход усреднителя объединен с входом первого элемента задержки и соединен с выходом аналогоцифрового преобразователя, выход первого элемента задержки подключен к второму входу первого вычислителя, выход которого подключен к входу третьего элемента задержки и к второму входу второго вычислителя.2. Демодулятор по п. 1, о т л ич а ю щ и й с я тему что в него введены последовательно соединенные блок памяти и перемножитель, второй вход которого соединен с выходом второго вычислителя и с первым вхо-дом блока памяти, второй вход которого соединен с выходом первого вычислителя.1281185 Составитель А. Прозоровскийжнина Техред Л,Кравчук Корректор Г. Решетник дактор Заказ 7139/61 ВНИИ

Смотреть

Заявка

3322052, 12.08.1981

Томсон-ЦСФ

ЖАН ИВ МОРЕЙОН

МПК / Метки

МПК: H04N 9/67

Метки: демодулятор, сигнала, частотно-модулированного

Опубликовано: 30.12.1986

Код ссылки

<a href="https://patents.su/4-1281185-demodulyator-chastotno-modulirovannogo-signala.html" target="_blank" rel="follow" title="База патентов СССР">Демодулятор частотно-модулированного сигнала</a>

Похожие патенты