Цифроаналоговый логарифмический преобразователь
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1280402
Авторы: Глущенко, Домбровский, Смирнов
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН ц 4 С 06 С 7/ г,1 ИСАНИЕ ИЗОБРЕТЕНИ ТЕЛЬСТВУ ТОРСКОМУ, Техничес 15, чертеж ств вля старшихго числьсов,емента им-,й ОСУДАРСТ 8 ЕННЫЙ КОМИТЕТ ССС О ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТ,(57) Изобретение относится к автоматике и вычислительной технике и может быть использовано в устрой ахиндикации. Целью изобретения яется упрощение схемы логарифмического преобразователя. Преобразователь содержит блок выделениязначащих разрядов кода входнола, содержащий генератор импусчетчик, два триггера, два элИ, компаратор и распределительпульсов, группу мультиплексоров,блок определения характеристики логарифма, содержащий цифроаналоговыйпреобразователь, ключ и эапоминающи 801280402 конденсатор, блок определения мантиссы логарифма, содержащий три ключа, три запоминающих конденсатора,весовой аналоговый сумматор и аналоговый логарифмический преобразовательвыходной аналоговый сумматор, .выходкоторого является выходом преобразователя. Информационные входы группы мультиплексоров являются информационными входами преобразователя.Блок определения старших значащихразрядов кода входного числа осуществляет поразрядный опрос кода числа, поступившего на входы группымультиплексоров, и выделение трехстарших значащих разрядов кода входного числа преобразования, управляетвыработкой характеристики логарифмав блоке определения характеристикилогарифма. Значения трех старших значащих разрядов числа суммируются ипреобразуются в аналог значения мантиссы логарифма числа блоком определения мантиссы логарифма. Аналог значения характеристики логарифма и аналог мантиссы логарифма суммируютсявыходным аналоговым сумматором, навыходе которого получается аналоглогарифма входного числа преобразователя. 1 ил.Изобретение относится к автомати - ке, вычислительной и информационноиэмерительной технике и может быть использовано для преобразования выходных сигналов цифровых измеритель,ных приборов, представленных в виде разрядного двоично-десятичного кода, в аналоговый сигнал по логарифмическому закону.Цель изобретение - упрощение пре образ оват еля .На чертеже представлена блок схема устройства.Цифроаналоговый логарифимический преобразователь состоит из блока 1 выделения старших значащих разрядов кода входного числа преобразователя, группы мультиплексоров 2, цифроаналогового преобразователя 3, блока 4 определения характеристики логарифма, блока 5 определения мантиссы логарифма, выходного. сумматора 6. Блок 1 содержит генератор 7 импульсов, счетчик 8, два триггера 9 и 10, два элемента 11 и 12, компаратор 13, распределитель 14 импульсов. Блок 4 содержит цифроаналоговый преобразователь 15, ключ 16, запоминающий конденсатор 17. Блок 5 содержит три ключа 18, 19, 20, три запоминающих30 конденсатора 21, 22 и 23, весовой аналоговый сумматор 24, логарифмический преобразователь 25.Преобразователь работает следующим образом. 35Входной сигнал, представленный в И разрядном двоично-десятичном коде, подается на входы четырех мультиплексоров 2, которые поразрядно, начиная со старшего разряда, направ- ф ляют входной сигнал на входы четырех- разрядного цифроаналогового преобразователя 3, Преобразователь 3 преобразует цифровой сигнал каждого десятичного разряда в аналоговый сиг нал. Управление мультиплексорами осуществляется выходными сигналами счет" чика 8, поступающими с его инверсных 50 выходов на адресные входы мультиплек. соров 2. Число разрядов счетчика 8 равно 1 оя И, Нулевой адрес 1 наличие2тв юв сигналов соответствующих 1 н а инв ер сных выходах) соответствует под ключ е нию ст арше го разряда входного сигнала . Одновременно выходные сигналы счетчика 8 поступают на входы схемы 1 1 и на входы 1 о яИ разрядного цифроаналогового преобразователя 15. При выходных сигналах счетчика 8, соответствующих, например, нулевому адресу, на выходе элемента 11 формируется сигнал "1", который с помощьк триггера 1 О устанавливает на первом входе элемента 12 сигнал "1". На выходе преобразователя 15 формируется при этом аналоговый сигнал, величина которого пропорциональна выходному сигналу счетчика 8 и номеру подключенного к преобразователю 3 разряда входного сигнала.Синхронизация устройства осуществляется выходными сигналами генератора 7, При подключении к входам преобразователя 3 первого не равного нулю разряда входного сигнала компаратор 13 формирует сигнал, который с помощью триггера 9 устанавливает на втором входе элемента 12 сигналтем самым разрешая проход импульсных сигналов с выхода генерато" ра 7 на вход распределителя 1.Выходные сигналы распределителя 14 управляют ключами 16 и 18 следующим образом. С приходом первого импульса на вход распределителя 14 на его первом выходе формируется сигнал, замыкающий ключи 16 и 18. При этом величина выходного сигнала преобразователя 15, пропорциональна номеру старшего не равного нулю разряда, соответСтвует характеристике десятичного логарифма входного сигнала. Выходной сигнал преобразователя 15 при этом запоминается на конденсаторе 17 и поступает на первый вход сумматора 6. Выходной сиг" нал преобразователя 3, величина которого соответствует коду старшего не равного нулю разряда входного сигнала, запоминается на конденсаторе 21. С приходом второго импульса на вход распределителя 14 на его Втором выходе Формируется сигнал, замыкающий ключ 19, и аналоговый сигнал, величина. которого соответствует коду следующего разряда входного сигнала, запоминается на конденсаторе 22. С приходом третьего импульса на вход распределителя 14 на его третьем выходе формируется сигнал, замыкающий ключ 20, и аналоговый сигнал, величина которого пропорциональна коду следующего разряда входного сигнала, запоминается на конденсаторе 23. С приходом четвертого ,импульса на вход распределителя 91280402происходит сброс триггеров 9 и 1 О внулевое состояние и приход импульсовна вход распределителя 14 через элемент 12.прекращается. На этом заканчивается цикл цифроаналогового преобразования, следующий цикл начинается с появления на выходе счетчика 8кода, соответствующего нулевому адресу. Выходные сигналы запоминающихконденсаторов 21, 22 и 23 поступают Юна первый, второй и третий входысумматора 24, выходной сигнал которого, равный Нвьх 2 = 3 г,ы, + 0,10 г+ 0,010,г, поступает на вход логарифмического преобразователя. 25. 15Выходной сигнал преобразователя 25,пропорциональный десятичному логарифму выходного сигнала сумматора 241 ьыгз к 180 вы,Ал, соответствуетмантиссе логарифма входного сигнала 20и поступает на второй вход сумматора6. Сумматор 6 осуществляет суммирование мантиссы и характеристики логарифма входного сигнала. На выходесумматора 6, являющемся выходом устройства, формируется сигнал, соответствующий десятичному логарифму,входного сигнала.Формула изобретенияЦифроаналоговый логарифимический преобразователь, содержащий группу мультиплексоров, информационные входы которых являются информационным35 входом преобразователя, блок выделения старших значащих разрядов кода входного числа преобразователя, блок определения характеристик логарифма, блок определения мантиссы логарифма, 4 О о т л и ч а ю щ и й с я тем, что, с целью упрощения преобразователя, в него введены цифроаналоговый преобразователь и выходной сумматор, выход которого является выходом преобразователя, причем блок выделения старших значащих разрядов кода входного сигнала числа содержит генератор импульсов, счетчик, два элемента И, два триггера, компаратор и распределитель импульсов, первый выход которого соединен с входами установки в ноль первого и второго триггеров, выходы которых подключены к первому и второму входам пер 55 вого элемента И, соединенного выхо1280402 Составитель Н,Фирсоведактор И.Дылын Техред И.Ходанич орректор, В. Бутяга 7052/43 ТиражВНИИПИ Государствпо делам изобре113035 Иосква, Ж 671 Пнного комитета ССений и открытий35, Раушская наб,За дписное роектная,
СмотретьЗаявка
3804649, 23.10.1984
ПРЕДПРИЯТИЕ ПЯ М-5301
ГЛУЩЕНКО ЮРИЙ ИВАНОВИЧ, ДОМБРОВСКИЙ АНАТОЛИЙ ПЕТРОВИЧ, СМИРНОВ ВИТАЛИЙ ДМИТРИЕВИЧ
МПК / Метки
МПК: G06G 7/24
Метки: логарифмический, цифроаналоговый
Опубликовано: 30.12.1986
Код ссылки
<a href="https://patents.su/4-1280402-cifroanalogovyjj-logarifmicheskijj-preobrazovatel.html" target="_blank" rel="follow" title="База патентов СССР">Цифроаналоговый логарифмический преобразователь</a>
Предыдущий патент: Аналоговое множительное устройство
Следующий патент: Многоканальный аналоговый функциональный преобразователь
Случайный патент: Приспособление для направления троса в барабанных электросталях при его свивании и навивании на барабан и для предохранения от раскручивания на последнем